亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來(lái)到蟲(chóng)蟲(chóng)下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲(chóng)蟲(chóng)下載站

?? lcdmddr.map.rpt

?? 128×64單色點(diǎn)陣LCD的quartus工程文件
?? RPT
?? 第 1 頁(yè) / 共 2 頁(yè)
字號(hào):
Analysis & Synthesis report for lcdmddr
Thu Jul 13 14:21:29 2006
Version 4.1 Build 181 06/29/2004 SJ Full Version


---------------------
; Table of Contents ;
---------------------
  1. Legal Notice
  2. Analysis & Synthesis Summary
  3. Analysis & Synthesis Settings
  4. Multiplexer Restructuring Statistics (No Restructuring Performed)
  5. WYSIWYG Cells
  6. General Register Statistics
  7. Hierarchy
  8. Analysis & Synthesis Resource Utilization by Entity
  9. Analysis & Synthesis Equations
 10. Analysis & Synthesis Source Files Read
 11. Analysis & Synthesis Resource Usage Summary
 12. Analysis & Synthesis RAM Summary
 13. Analysis & Synthesis Messages



----------------
; Legal Notice ;
----------------
Copyright (C) 1991-2004 Altera Corporation
Any  megafunction  design,  and related netlist (encrypted  or  decrypted),
support information,  device programming or simulation file,  and any other
associated  documentation or information  provided by  Altera  or a partner
under  Altera's   Megafunction   Partnership   Program  may  be  used  only
to program  PLD  devices (but not masked  PLD  devices) from  Altera.   Any
other  use  of such  megafunction  design,  netlist,  support  information,
device programming or simulation file,  or any other  related documentation
or information  is prohibited  for  any  other purpose,  including, but not
limited to  modification,  reverse engineering,  de-compiling, or use  with
any other  silicon devices,  unless such use is  explicitly  licensed under
a separate agreement with  Altera  or a megafunction partner.  Title to the
intellectual property,  including patents,  copyrights,  trademarks,  trade
secrets,  or maskworks,  embodied in any such megafunction design, netlist,
support  information,  device programming or simulation file,  or any other
related documentation or information provided by  Altera  or a megafunction
partner, remains with Altera, the megafunction partner, or their respective
licensors. No other licenses, including any licenses needed under any third
party's intellectual property, are provided herein.



+------------------------------------------------------------------------+
; Analysis & Synthesis Summary                                           ;
+-----------------------------+------------------------------------------+
; Analysis & Synthesis Status ; Successful - Thu Jul 13 14:21:29 2006    ;
; Quartus II Version          ; 4.1 Build 181 06/29/2004 SJ Full Version ;
; Revision Name               ; lcdmddr                                  ;
; Top-level Entity Name       ; lcdmddr                                  ;
; Family                      ; Cyclone                                  ;
; Total logic elements        ; 88                                       ;
; Total pins                  ; 16                                       ;
; Total memory bits           ; 2,304                                    ;
; Total PLLs                  ; 0                                        ;
+-----------------------------+------------------------------------------+


+---------------------------------------------------------------------------------------------------+
; Analysis & Synthesis Settings                                                                     ;
+--------------------------------------------------------------------+--------------+---------------+
; Option                                                             ; Setting      ; Default Value ;
+--------------------------------------------------------------------+--------------+---------------+
; Device                                                             ; EP1C12Q240C8 ;               ;
; Family name                                                        ; Cyclone      ; Stratix       ;
; Restructure Multiplexers                                           ; Auto         ; Auto          ;
; Create Debugging Nodes for IP Cores                                ; off          ; off           ;
; Disk space/compilation speed tradeoff                              ; Normal       ; Normal        ;
; Preserve fewer node names                                          ; On           ; On            ;
; Disable OpenCore Plus hardware evaluation                          ; Off          ; Off           ;
; Verilog Version                                                    ; Verilog_2001 ; Verilog_2001  ;
; VHDL Version                                                       ; VHDL93       ; VHDL93        ;
; Top-level entity name                                              ; lcdmddr      ; lcdmddr       ;
; State Machine Processing                                           ; Auto         ; Auto          ;
; NOT Gate Push-Back                                                 ; On           ; On            ;
; Power-Up Don't Care                                                ; On           ; On            ;
; Remove Redundant Logic Cells                                       ; Off          ; Off           ;
; Remove Duplicate Registers                                         ; On           ; On            ;
; Ignore CARRY Buffers                                               ; Off          ; Off           ;
; Ignore CASCADE Buffers                                             ; Off          ; Off           ;
; Ignore GLOBAL Buffers                                              ; Off          ; Off           ;
; Ignore ROW GLOBAL Buffers                                          ; Off          ; Off           ;
; Ignore LCELL Buffers                                               ; Off          ; Off           ;
; Ignore SOFT Buffers                                                ; On           ; On            ;
; Limit AHDL Integers to 32 Bits                                     ; Off          ; Off           ;
; Optimization Technique -- Cyclone                                  ; Balanced     ; Balanced      ;
; Carry Chain Length -- Stratix/Stratix GX/Cyclone/MAX II/Cyclone II ; 70           ; 70            ;
; Auto Carry Chains                                                  ; On           ; On            ;
; Auto Open-Drain Pins                                               ; On           ; On            ;
; Remove Duplicate Logic                                             ; On           ; On            ;
; Perform WYSIWYG Primitive Resynthesis                              ; Off          ; Off           ;
; Perform gate-level register retiming                               ; Off          ; Off           ;
; Allow register retiming to trade off Tsu/Tco with Fmax             ; On           ; On            ;
; Auto ROM Replacement                                               ; On           ; On            ;
; Auto RAM Replacement                                               ; On           ; On            ;
; Auto Shift Register Replacement                                    ; On           ; On            ;
; Auto Clock Enable Replacement                                      ; On           ; On            ;
; Allows Synchronous Control Signal Usage in Normal Mode Logic Cells ; On           ; On            ;
; Auto Resource Sharing                                              ; Off          ; Off           ;
; Allow Any RAM Size For Recognition                                 ; Off          ; Off           ;
; Allow Any ROM Size For Recognition                                 ; Off          ; Off           ;
; Allow Any Shift Register Size For Recognition                      ; Off          ; Off           ;
+--------------------------------------------------------------------+--------------+---------------+


+-------------------------------------------------------------------------------------------------------------------------------------------------+
; Multiplexer Restructuring Statistics (No Restructuring Performed)                                                                               ;
+--------------------+-----------+---------------+----------------------+------------------------+------------+-----------------------------------+
; Multiplexer Inputs ; Bus Width ; Baseline Area ; Area if Restructured ; Saving if Restructured ; Registered ; Example Multiplexer Output        ;
+--------------------+-----------+---------------+----------------------+------------------------+------------+-----------------------------------+
; 2:1                ; 29 bits   ; 29 LEs        ; 29 LEs               ; 0 LEs                  ; Yes        ; |lcdmddr|lcdmpddr:inst|scount[20] ;
; 3:1                ; 9 bits    ; 18 LEs        ; 9 LEs                ; 9 LEs                  ; Yes        ; |lcdmddr|lcdmpddr:inst|cntm[0]    ;
; 8:1                ; 8 bits    ; 40 LEs        ; 32 LEs               ; 8 LEs                  ; Yes        ; |lcdmddr|lcdmpddr:inst|db[0]      ;
; 2:1                ; 2 bits    ; 2 LEs         ; 2 LEs                ; 0 LEs                  ; No         ; |lcdmddr|lcdmpddr:inst|promadr[7] ;
; 3:1                ; 7 bits    ; 14 LEs        ; 14 LEs               ; 0 LEs                  ; No         ; |lcdmddr|lcdmpddr:inst|promadr[0] ;
+--------------------+-----------+---------------+----------------------+------------------------+------------+-----------------------------------+


+----------------------------------------------------------------+
; WYSIWYG Cells                                                  ;
+--------------------------------------------------------+-------+
; Statistic                                              ; Value ;
+--------------------------------------------------------+-------+
; Number of WYSIWYG cells                                ; 37    ;
; Number of synthesis-generated cells                    ; 51    ;
; Number of WYSIWYG LUTs                                 ; 37    ;
; Number of synthesis-generated LUTs                     ; 48    ;
; Number of WYSIWYG registers                            ; 37    ;
; Number of synthesis-generated registers                ; 15    ;
; Number of cells with combinational logic only          ; 36    ;
; Number of cells with registers only                    ; 3     ;
; Number of cells with combinational logic and registers ; 49    ;
+--------------------------------------------------------+-------+


+------------------------------------------------------+
; General Register Statistics                          ;
+----------------------------------------------+-------+
; Statistic                                    ; Value ;

?? 快捷鍵說(shuō)明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號(hào) Ctrl + =
減小字號(hào) Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
久久综合给合久久狠狠狠97色69| 日韩午夜激情免费电影| 蜜臀a∨国产成人精品| 亚洲蜜臀av乱码久久精品| 国产天堂亚洲国产碰碰| 日韩精品中午字幕| 欧美一级黄色大片| 欧美电影在线免费观看| 欧美日韩国产大片| 欧美猛男gaygay网站| 欧美综合在线视频| 色屁屁一区二区| av资源网一区| 99久久精品国产网站| 91丨porny丨在线| 在线观看欧美日本| 欧美日韩mp4| 日韩视频一区二区三区 | 国产精品888| 国产91精品露脸国语对白| 国产成人在线视频网站| 91网站最新地址| 欧美在线观看你懂的| 欧美日韩你懂的| 精品国产网站在线观看| 欧美极品aⅴ影院| 一区二区中文视频| 丝袜美腿成人在线| 麻豆视频观看网址久久| 国产成人av电影免费在线观看| 97se亚洲国产综合自在线不卡| 91黄视频在线观看| 日韩欧美一区二区免费| 欧美激情一区二区三区| 亚洲国产一区二区视频| 久久99精品久久久久婷婷| 本田岬高潮一区二区三区| 欧美精品亚洲二区| 国产精品久久久久影视| 香蕉影视欧美成人| 成人av片在线观看| 日韩视频一区二区三区| 日本不卡一二三区黄网| 另类小说图片综合网| 日韩一区二区免费高清| 午夜精品视频一区| 精品久久久久久综合日本欧美| 偷窥少妇高潮呻吟av久久免费| 国内精品嫩模私拍在线| 色视频一区二区| 久久蜜桃一区二区| 性做久久久久久免费观看| 成人免费视频网站在线观看| 欧美少妇bbb| 国产三级一区二区三区| 天涯成人国产亚洲精品一区av| 国产精品996| 欧美一区二区三区人| 亚洲色欲色欲www| 国产乱人伦精品一区二区在线观看| 一本久久a久久精品亚洲| 日韩欧美国产一区二区三区 | 久久久天堂av| 国v精品久久久网| 91精品国产综合久久福利软件| 亚洲成人黄色小说| 91精品国产一区二区三区香蕉| 美女视频黄免费的久久| 欧美精品一区二区三区蜜臀| 国产激情偷乱视频一区二区三区| 精品国产一二三区| 国产高清亚洲一区| 中文字幕亚洲一区二区av在线 | 天堂一区二区在线| 日韩免费看的电影| 成人国产精品免费网站| 亚洲男人天堂av网| 日韩三级高清在线| 成人丝袜18视频在线观看| 亚洲久草在线视频| 日韩欧美在线影院| 99久久精品费精品国产一区二区| 亚洲一卡二卡三卡四卡| 久久一区二区三区四区| 欧美日韩一二区| 亚洲国产精品综合小说图片区| 91国内精品野花午夜精品| 国产91丝袜在线播放0| 麻豆精品视频在线观看免费| 亚洲va天堂va国产va久| 亚洲黄色录像片| 综合久久久久久| 成人免费小视频| 亚洲欧洲日韩综合一区二区| 国产欧美日韩激情| 久久久久久久久岛国免费| 欧美日韩高清一区二区不卡| 成人综合日日夜夜| 久久成人久久爱| 日韩国产高清影视| 伊人色综合久久天天人手人婷| 国产亚洲欧美日韩在线一区| 欧美视频完全免费看| 99国产精品一区| proumb性欧美在线观看| 亚洲国产精品一区二区www在线| 国产三级一区二区| 亚洲精品一线二线三线无人区| 欧亚一区二区三区| 欧美日精品一区视频| 欧美三级视频在线观看| 日本电影欧美片| 欧美影院精品一区| 欧美三级三级三级| 欧美一区二区三区免费视频| 欧美高清视频www夜色资源网| 欧美日韩一区二区三区高清 | 亚洲午夜精品久久久久久久久| 中文字幕一区二区三区精华液 | 一区二区三区国产精华| 国产精品成人网| 亚洲综合丝袜美腿| 日韩中文字幕麻豆| 看片的网站亚洲| 国产河南妇女毛片精品久久久| 丁香六月久久综合狠狠色| 丁香婷婷综合激情五月色| 97精品国产97久久久久久久久久久久| 91香蕉视频黄| 日韩欧美高清dvd碟片| 久久久99精品免费观看不卡| 国产精品美女久久久久久久久久久| 亚洲欧美视频一区| 日韩av不卡一区二区| 国产成人精品网址| 精品视频999| 国产精品久久久久永久免费观看 | 国产精品美女视频| 视频一区二区三区中文字幕| 高清不卡在线观看av| 欧美另类z0zxhd电影| 中文字幕不卡在线观看| 青草国产精品久久久久久| 成人avav影音| 久久精品视频在线免费观看| 亚洲一区二区三区中文字幕在线| 国产成人在线视频网址| 88在线观看91蜜桃国自产| 亚洲日本在线观看| 国产成人免费在线视频| 日韩欧美亚洲国产精品字幕久久久| 国产精品第一页第二页第三页| 国产一区二区看久久| 91精品在线观看入口| 亚洲高清视频在线| 91九色最新地址| 亚洲精品高清在线观看| 91蜜桃视频在线| 亚洲欧美怡红院| 不卡的电视剧免费网站有什么| 精品久久国产97色综合| 奇米色777欧美一区二区| 欧美日韩性生活| 亚洲综合在线视频| 欧美在线观看一二区| 亚洲一区电影777| 欧美另类z0zxhd电影| 日韩国产精品大片| 精品国产一二三| 成人免费视频播放| 伊人婷婷欧美激情| 7777精品伊人久久久大香线蕉的 | 国产一区二区三区免费| 国产亚洲制服色| 成人开心网精品视频| 亚洲免费色视频| 欧美军同video69gay| 久久99精品国产麻豆婷婷| 2020国产精品| 色视频成人在线观看免| 日韩中文字幕亚洲一区二区va在线| 亚洲精品一区二区三区香蕉 | 中文av一区二区| 在线日韩av片| 国产一二三精品| 亚洲黄色尤物视频| 26uuu成人网一区二区三区| 成人免费看的视频| 婷婷开心激情综合| 国产精品美女久久久久久2018 | 成人永久aaa| 日韩二区三区在线观看| 中文字幕一区二区三区四区| 在线播放/欧美激情| 成人av在线观| 激情文学综合插| 偷窥少妇高潮呻吟av久久免费| 国产精品不卡在线观看| 欧美videos中文字幕| 在线国产亚洲欧美|