亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? sdram_test_component.v

?? Altera公司開發板2s60 CF卡通用例程(初始化、讀、寫、測試等)
?? V
字號:
//Legal Notice: (C)2005 Altera Corporation. All rights reserved.  Your
//use of Altera Corporation's design tools, logic functions and other
//software and tools, and its AMPP partner logic functions, and any
//output files any of the foregoing (including device programming or
//simulation files), and any associated documentation or information are
//expressly subject to the terms and conditions of the Altera Program
//License Subscription Agreement or other applicable license agreement,
//including, without limitation, that your use is for the sole purpose
//of programming logic devices manufactured by Altera and sold by Altera
//or its authorized distributors.  Please refer to the applicable
//agreement for further details.

// synthesis translate_off
`timescale 1ns / 100ps
// synthesis translate_on
module sdram_test_component_ram_module (
                                         // inputs:
                                          data,
                                          rdaddress,
                                          rdclken,
                                          wraddress,
                                          wrclock,
                                          wren,

                                         // outputs:
                                          q
                                       );

  output  [ 31: 0] q;
  input   [ 31: 0] data;
  input   [ 21: 0] rdaddress;
  input            rdclken;
  input   [ 21: 0] wraddress;
  input            wrclock;
  input            wren;

  reg     [ 31: 0] mem_array [4194303: 0];
  wire    [ 31: 0] q;
  reg     [ 21: 0] read_address;

//synthesis translate_off
//////////////// SIMULATION-ONLY CONTENTS
  always @(rdaddress)
    begin
      if (1)
          read_address <= rdaddress;
    end


  // Data read is asynchronous.
  assign q = mem_array[read_address];

initial
    $readmemh("sdram.dat", mem_array);
  always @(posedge wrclock)
    begin
      // Write data
      if (wren)
          mem_array[wraddress] <= data;
    end



//////////////// END SIMULATION-ONLY CONTENTS

//synthesis translate_on
//synthesis read_comments_as_HDL on
//  always @(rdaddress)
//    begin
//      if (1)
//          read_address <= rdaddress;
//    end
//
//
//  lpm_ram_dp lpm_ram_dp_component
//    (
//      .data (data),
//      .q (q),
//      .rdaddress (read_address),
//      .rdclken (rdclken),
//      .wraddress (wraddress),
//      .wrclock (wrclock),
//      .wren (wren)
//    );
//
//  defparam lpm_ram_dp_component.lpm_file = "UNUSED",
//           lpm_ram_dp_component.lpm_hint = "USE_EAB=ON",
//           lpm_ram_dp_component.lpm_indata = "REGISTERED",
//           lpm_ram_dp_component.lpm_outdata = "UNREGISTERED",
//           lpm_ram_dp_component.lpm_rdaddress_control = "UNREGISTERED",
//           lpm_ram_dp_component.lpm_width = 32,
//           lpm_ram_dp_component.lpm_widthad = 22,
//           lpm_ram_dp_component.lpm_wraddress_control = "REGISTERED",
//           lpm_ram_dp_component.suppress_memory_conversion_warnings = "ON";
//
//synthesis read_comments_as_HDL off


endmodule


module sdram_test_component (
                              // inputs:
                               clk,
                               zs_addr,
                               zs_ba,
                               zs_cas_n,
                               zs_cke,
                               zs_cs_n,
                               zs_dqm,
                               zs_ras_n,
                               zs_we_n,

                              // outputs:
                               zs_dq
                            );

  inout   [ 31: 0] zs_dq;
  input            clk;
  input   [ 11: 0] zs_addr;
  input   [  1: 0] zs_ba;
  input            zs_cas_n;
  input            zs_cke;
  input            zs_cs_n;
  input   [  3: 0] zs_dqm;
  input            zs_ras_n;
  input            zs_we_n;

  wire    [ 23: 0] CODE;
  wire    [ 11: 0] a;
  wire    [  7: 0] addr_col;
  reg     [ 13: 0] addr_crb;
  wire    [  1: 0] ba;
  wire             cas_n;
  wire             cke;
  wire    [  2: 0] cmd_code;
  wire             cs_n;
  wire    [  3: 0] dqm;
  wire    [  2: 0] index;
  reg     [  2: 0] latency;
  wire    [  3: 0] mask;
  wire    [ 31: 0] mem_bytes;
  wire             ras_n;
  reg     [ 21: 0] rd_addr_pipe_0;
  reg     [ 21: 0] rd_addr_pipe_1;
  reg     [ 21: 0] rd_addr_pipe_2;
  reg     [  3: 0] rd_mask_pipe_0;
  reg     [  3: 0] rd_mask_pipe_1;
  reg     [  3: 0] rd_mask_pipe_2;
  reg     [  2: 0] rd_valid_pipe;
  wire    [ 21: 0] read_addr;
  wire    [ 31: 0] read_data;
  wire    [  3: 0] read_mask;
  wire    [ 31: 0] read_temp;
  wire             read_valid;
  wire    [ 31: 0] rmw_temp;
  wire    [ 21: 0] test_addr;
  wire    [ 23: 0] txt_code;
  wire             we_n;
  wire    [ 31: 0] zs_dq;
initial
  begin
    $write("\n");
    $write("************************************************************\n");
    $write("This testbench includes an SOPC Builder Generated Altera model:\n");
    $write("'sdram_test_component.v', to simulate accesses to SDRAM.\n");
    $write("Initial contents are loaded from the file: 'sdram.dat'.\n");
    $write("************************************************************\n");
  end
  //Synchronous write when (CODE == 24'h205752 (write))
  sdram_test_component_ram_module sdram_test_component_ram
    (
      .data      (rmw_temp),
      .q         (read_data),
      .rdaddress ((CODE == 24'h205752) ? test_addr : read_addr),
      .rdclken   (1'b1),
      .wraddress (test_addr),
      .wrclock   (clk),
      .wren      (CODE == 24'h205752)
    );

  assign cke = zs_cke;
  assign cs_n = zs_cs_n;
  assign ras_n = zs_ras_n;
  assign cas_n = zs_cas_n;
  assign we_n = zs_we_n;
  assign dqm = zs_dqm;
  assign ba = zs_ba;
  assign a = zs_addr;
  assign cmd_code = {ras_n, cas_n, we_n};
  assign CODE = (&cs_n) ? 24'h494e48 : txt_code;
  assign addr_col = a[7 : 0];
  assign test_addr = {addr_crb, addr_col};
  assign mem_bytes = read_data;
  assign rmw_temp[7 : 0] = dqm[0] ? mem_bytes[7 : 0] : zs_dq[7 : 0];
  assign rmw_temp[15 : 8] = dqm[1] ? mem_bytes[15 : 8] : zs_dq[15 : 8];
  assign rmw_temp[23 : 16] = dqm[2] ? mem_bytes[23 : 16] : zs_dq[23 : 16];
  assign rmw_temp[31 : 24] = dqm[3] ? mem_bytes[31 : 24] : zs_dq[31 : 24];
  // Handle Input.
  always @(posedge clk)
    begin
      // No Activity of Clock Disabled
      if (cke)
        begin
          // LMR: Get CAS_Latency.
          if (CODE == 24'h4c4d52)
              latency <= a[6 : 4];
          // ACT: Get Row/Bank Address.
          if (CODE == 24'h414354)
              addr_crb <= {ba[1], a, ba[0]};
          rd_valid_pipe[2] <= rd_valid_pipe[1];
          rd_valid_pipe[1] <= rd_valid_pipe[0];
          rd_valid_pipe[0] <= CODE == 24'h205244;
          rd_addr_pipe_2 <= rd_addr_pipe_1;
          rd_addr_pipe_1 <= rd_addr_pipe_0;
          rd_addr_pipe_0 <= test_addr;
          rd_mask_pipe_2 <= rd_mask_pipe_1;
          rd_mask_pipe_1 <= rd_mask_pipe_0;
          rd_mask_pipe_0 <= dqm;
        end
    end


  assign read_temp[7 : 0] = mask[0] ? 8'bz : read_data[7 : 0];
  assign read_temp[15 : 8] = mask[1] ? 8'bz : read_data[15 : 8];
  assign read_temp[23 : 16] = mask[2] ? 8'bz : read_data[23 : 16];
  assign read_temp[31 : 24] = mask[3] ? 8'bz : read_data[31 : 24];
  //use index to select which pipeline stage drives addr
  assign read_addr = (index == 0)? rd_addr_pipe_0 :
    (index == 1)? rd_addr_pipe_1 :
    rd_addr_pipe_2;

  //use index to select which pipeline stage drives mask
  assign read_mask = (index == 0)? rd_mask_pipe_0 :
    (index == 1)? rd_mask_pipe_1 :
    rd_mask_pipe_2;

  //use index to select which pipeline stage drives valid
  assign read_valid = (index == 0)? rd_valid_pipe[0] :
    (index == 1)? rd_valid_pipe[1] :
    rd_valid_pipe[2];

  assign index = latency - 1'b1;
  assign mask = read_mask;
  assign zs_dq = read_valid ? read_temp : {32{1'bz}};

//synthesis translate_off
//////////////// SIMULATION-ONLY CONTENTS
  assign txt_code = (cmd_code == 3'h0)? 24'h4c4d52 :
    (cmd_code == 3'h1)? 24'h415246 :
    (cmd_code == 3'h2)? 24'h505245 :
    (cmd_code == 3'h3)? 24'h414354 :
    (cmd_code == 3'h4)? 24'h205752 :
    (cmd_code == 3'h5)? 24'h205244 :
    (cmd_code == 3'h6)? 24'h425354 :
    (cmd_code == 3'h7)? 24'h4e4f50 :
    24'h424144;


//////////////// END SIMULATION-ONLY CONTENTS

//synthesis translate_on


endmodule

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
91精品国产综合久久精品麻豆| 欧美激情综合在线| 欧美激情一区二区三区在线| 亚洲黄色片在线观看| 男女男精品网站| a级高清视频欧美日韩| 日韩欧美一级特黄在线播放| 亚洲欧洲精品一区二区精品久久久 | 欧美不卡一区二区| 洋洋成人永久网站入口| 成人激情校园春色| 2022国产精品视频| 久久精品99久久久| 欧美一区二区三区影视| 亚洲成a人在线观看| 成人免费毛片a| 久久女同互慰一区二区三区| 久草中文综合在线| 欧美一区二区三区人| 亚洲国产美国国产综合一区二区| 成人爱爱电影网址| 国产精品久久精品日日| 国产精品1024| 国产拍揄自揄精品视频麻豆| 精品伊人久久久久7777人| 91精品国产综合久久福利软件 | 亚洲美女电影在线| youjizz国产精品| 欧美激情资源网| 懂色av一区二区夜夜嗨| 国产欧美日韩中文久久| 成人小视频免费观看| 亚洲国产精品成人综合| 成人午夜电影久久影院| 国产精品午夜免费| 99在线视频精品| 一区二区三区自拍| 欧美日本精品一区二区三区| 日日夜夜免费精品视频| 日韩一区二区三区视频在线观看| 美女精品一区二区| 久久久久成人黄色影片| 成人av资源站| 一区二区三区成人| 欧美肥妇bbw| 久久se精品一区精品二区| 国产人成一区二区三区影院| 成人午夜视频网站| 亚洲欧美日韩综合aⅴ视频| 日本韩国精品在线| 免费美女久久99| 久久综合九色综合欧美98 | 欧美日韩国产片| 麻豆成人久久精品二区三区小说| 欧美一区午夜精品| 国产精品99久久不卡二区| 亚洲色大成网站www久久九九| 欧美三级资源在线| 久久99在线观看| 国产精品欧美经典| 欧美久久久久免费| 国产成人a级片| 一区二区三区高清| 亚洲精品一区二区三区福利 | 欧美少妇一区二区| 国产一区二区三区电影在线观看| 国产精品嫩草99a| 欧美网站大全在线观看| 国产成人免费9x9x人网站视频| 国产精品三级视频| 91麻豆精品91久久久久同性| 国精产品一区一区三区mba桃花| 国产精品传媒入口麻豆| 欧美一级视频精品观看| 国产成人鲁色资源国产91色综| 一区二区三区在线观看欧美 | 国产精品综合一区二区三区| 亚洲日本中文字幕区| 日韩一级黄色片| 色综合天天综合在线视频| 久久国产综合精品| 亚洲国产综合91精品麻豆| 国产日韩综合av| 制服视频三区第一页精品| 91网上在线视频| 激情文学综合插| 亚洲成a人片在线不卡一二三区| 欧美激情中文字幕一区二区| 欧美区视频在线观看| 北条麻妃一区二区三区| 国产一区视频网站| 青草国产精品久久久久久| 亚洲已满18点击进入久久| 国产精品美女久久久久久久| 久久只精品国产| 日韩西西人体444www| 欧美日韩一区二区三区高清| 不卡视频免费播放| 国产精品亚洲视频| 激情文学综合丁香| 蜜桃av一区二区在线观看| 午夜久久福利影院| 一区二区三区不卡视频| 亚洲精品免费在线观看| 中文字幕中文字幕在线一区| 久久综合久久综合久久| 欧美不卡在线视频| 欧美成人一区二区三区片免费| 欧美精品xxxxbbbb| 在线播放日韩导航| 7777精品伊人久久久大香线蕉的| 91成人在线精品| 色综合久久中文字幕综合网| 91亚洲男人天堂| 91在线丨porny丨国产| 91麻豆视频网站| 色88888久久久久久影院按摩| 91丝袜高跟美女视频| 91成人免费电影| 欧美日韩在线播| 欧美精品日韩一本| 日韩一区二区三区在线视频| 精品国产麻豆免费人成网站| 欧美精品一区二区高清在线观看| 日韩一级完整毛片| 久久久久久99久久久精品网站| 久久久亚洲精华液精华液精华液| 久久精品亚洲乱码伦伦中文| 中文字幕精品一区二区精品绿巨人| 国产精品色婷婷| 一区二区日韩电影| 免费成人av在线| 东方欧美亚洲色图在线| 91美女精品福利| 欧美日韩日日摸| 精品久久国产97色综合| 国产欧美一区二区在线| 伊人一区二区三区| 日韩精品91亚洲二区在线观看| 久久99蜜桃精品| 成人免费视频一区| 欧美情侣在线播放| 国产日韩精品一区二区三区| 一区二区日韩电影| 国产在线一区观看| 一本大道久久a久久综合| 在线观看亚洲精品| 精品国产乱码91久久久久久网站| 国产精品久久三区| 日本午夜一本久久久综合| 国产成人av影院| 欧美日韩一区二区电影| 久久久精品tv| 日韩av不卡在线观看| 92精品国产成人观看免费| 制服丝袜国产精品| 亚洲欧美日韩国产综合在线 | 日本韩国欧美国产| 久久久久久久性| 午夜一区二区三区在线观看| 国产精品一区二区免费不卡| 欧美色男人天堂| 亚洲欧洲成人自拍| 精彩视频一区二区三区| 欧美日韩一区在线| 国产精品久久久久影院亚瑟| 青青草精品视频| 欧美性色综合网| 国产精品麻豆欧美日韩ww| 麻豆久久久久久久| 欧美日韩中字一区| 亚洲视频网在线直播| 国产高清在线精品| 日韩精品一区二区三区蜜臀| 亚洲一区国产视频| 97se亚洲国产综合自在线不卡 | 欧美一区二区精品| 亚洲一级二级在线| 91一区一区三区| 国产精品美女久久久久久久久久久| 美女视频网站久久| 日韩一区二区三区观看| 亚洲一区二区成人在线观看| 成av人片一区二区| 亚洲国产精品国自产拍av| 国产一区二区三区不卡在线观看| 91精品婷婷国产综合久久| 亚洲综合激情另类小说区| 色综合久久中文综合久久97| 亚洲欧美综合另类在线卡通| 国产成人午夜电影网| 久久你懂得1024| 国产激情视频一区二区在线观看 | 91精品国产乱| 午夜亚洲国产au精品一区二区| 在线免费精品视频| 亚洲欧美区自拍先锋| 色综合久久99| 亚洲一区二区在线视频| 欧美亚洲综合久久|