亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? uart1.v

?? Altera公司開發板2s60 CF卡通用例程(初始化、讀、寫、測試等)
?? V
?? 第 1 頁 / 共 3 頁
字號:
                    // outputs:
                     baud_divisor,
                     dataavailable,
                     do_force_break,
                     irq,
                     readdata,
                     readyfordata,
                     rx_rd_strobe,
                     status_wr_strobe,
                     tx_data,
                     tx_wr_strobe
                  );

  output  [  8: 0] baud_divisor;
  output           dataavailable;
  output           do_force_break;
  output           irq;
  output  [ 15: 0] readdata;
  output           readyfordata;
  output           rx_rd_strobe;
  output           status_wr_strobe;
  output  [  7: 0] tx_data;
  output           tx_wr_strobe;
  input   [  2: 0] address;
  input            break_detect;
  input            chipselect;
  input            clk;
  input            clk_en;
  input            framing_error;
  input            parity_error;
  input            read_n;
  input            reset_n;
  input            rx_char_ready;
  input   [  7: 0] rx_data;
  input            rx_overrun;
  input            tx_overrun;
  input            tx_ready;
  input            tx_shift_empty;
  input            write_n;
  input   [ 15: 0] writedata;

  wire             any_error;
  wire    [  8: 0] baud_divisor;
  reg     [  9: 0] control_reg;
  wire             control_wr_strobe;
  wire             cts_status_bit;
  reg              d1_rx_char_ready;
  reg              d1_tx_ready;
  wire             dataavailable;
  wire             dcts_status_bit;
  reg              delayed_unxtx_readyxx4;
  wire    [  8: 0] divisor_constant;
  wire             do_force_break;
  wire             do_write_char;
  wire             eop_status_bit;
  wire             ie_any_error;
  wire             ie_break_detect;
  wire             ie_framing_error;
  wire             ie_parity_error;
  wire             ie_rx_char_ready;
  wire             ie_rx_overrun;
  wire             ie_tx_overrun;
  wire             ie_tx_ready;
  wire             ie_tx_shift_empty;
  reg              irq;
  wire             qualified_irq;
  reg     [ 15: 0] readdata;
  wire             readyfordata;
  wire             rx_rd_strobe;
  wire    [ 15: 0] selected_read_data;
  wire    [ 12: 0] status_reg;
  wire             status_wr_strobe;
  reg     [  7: 0] tx_data;
  wire             tx_wr_strobe;
  always @(posedge clk or negedge reset_n)
    begin
      if (reset_n == 0)
          readdata <= 0;
      else if (clk_en)
          readdata <= selected_read_data;
    end


  always @(posedge clk or negedge reset_n)
    begin
      if (reset_n == 0)
          irq <= 0;
      else if (clk_en)
          irq <= qualified_irq;
    end


  assign rx_rd_strobe = chipselect && ~read_n  && (address == 3'd0);
  assign tx_wr_strobe = chipselect && ~write_n && (address == 3'd1);
  assign status_wr_strobe = chipselect && ~write_n && (address == 3'd2);
  assign control_wr_strobe = chipselect && ~write_n && (address == 3'd3);
  always @(posedge clk or negedge reset_n)
    begin
      if (reset_n == 0)
          tx_data <= 0;
      else if (tx_wr_strobe)
          tx_data <= writedata[7 : 0];
    end


  always @(posedge clk or negedge reset_n)
    begin
      if (reset_n == 0)
          control_reg <= 0;
      else if (control_wr_strobe)
          control_reg <= writedata[9 : 0];
    end


  assign baud_divisor = divisor_constant;
  assign cts_status_bit = 0;
  assign dcts_status_bit = 0;
  assign {do_force_break,
ie_any_error,
ie_rx_char_ready,
ie_tx_ready,
ie_tx_shift_empty,
ie_tx_overrun,
ie_rx_overrun,
ie_break_detect,
ie_framing_error,
ie_parity_error} = control_reg;
  assign any_error = tx_overrun ||
    rx_overrun ||
    parity_error ||
    framing_error ||
    break_detect;

  assign status_reg = {eop_status_bit,
    cts_status_bit,
    dcts_status_bit,
    1'b0,
    any_error,
    rx_char_ready,
    tx_ready,
    tx_shift_empty,
    tx_overrun,
    rx_overrun,
    break_detect,
    framing_error,
    parity_error};

  always @(posedge clk or negedge reset_n)
    begin
      if (reset_n == 0)
          d1_rx_char_ready <= 0;
      else if (clk_en)
          d1_rx_char_ready <= rx_char_ready;
    end


  always @(posedge clk or negedge reset_n)
    begin
      if (reset_n == 0)
          d1_tx_ready <= 0;
      else if (clk_en)
          d1_tx_ready <= tx_ready;
    end


  assign dataavailable = d1_rx_char_ready;
  assign readyfordata = d1_tx_ready;
  assign eop_status_bit = 1'b0;
  assign selected_read_data = ({16 {(address == 3'd0)}} & rx_data) |
    ({16 {(address == 3'd1)}} & tx_data) |
    ({16 {(address == 3'd2)}} & status_reg) |
    ({16 {(address == 3'd3)}} & control_reg);

  assign qualified_irq = (ie_any_error      && any_error      ) ||
    (ie_tx_shift_empty && tx_shift_empty ) ||
    (ie_tx_overrun     && tx_overrun     ) ||
    (ie_rx_overrun     && rx_overrun     ) ||
    (ie_break_detect   && break_detect   ) ||
    (ie_framing_error  && framing_error  ) ||
    (ie_parity_error   && parity_error   ) ||
    (ie_rx_char_ready  && rx_char_ready  ) ||
    (ie_tx_ready       && tx_ready       );


//synthesis translate_off
//////////////// SIMULATION-ONLY CONTENTS
  //delayed_unxtx_readyxx4, which is an e_register
  always @(posedge clk or negedge reset_n)
    begin
      if (reset_n == 0)
          delayed_unxtx_readyxx4 <= 0;
      else if (clk_en)
          delayed_unxtx_readyxx4 <= tx_ready;
    end


  assign do_write_char = (tx_ready) & ~(delayed_unxtx_readyxx4);
  always @(posedge clk)
    begin
      if (do_write_char)
          $write("%c", tx_data);
    end


  assign divisor_constant = 4;

//////////////// END SIMULATION-ONLY CONTENTS

//synthesis translate_on
//synthesis read_comments_as_HDL on
//  assign divisor_constant = 434;
//synthesis read_comments_as_HDL off


endmodule


module uart1 (
               // inputs:
                address,
                begintransfer,
                chipselect,
                clk,
                read_n,
                reset_n,
                rxd,
                write_n,
                writedata,

               // outputs:
                dataavailable,
                irq,
                readdata,
                readyfordata,
                txd
             );

  output           dataavailable;
  output           irq;
  output  [ 15: 0] readdata;
  output           readyfordata;
  output           txd;
  input   [  2: 0] address;
  input            begintransfer;
  input            chipselect;
  input            clk;
  input            read_n;
  input            reset_n;
  input            rxd;
  input            write_n;
  input   [ 15: 0] writedata;

  wire    [  8: 0] baud_divisor;
  wire             break_detect;
  wire             clk_en;
  wire             dataavailable;
  wire             do_force_break;
  wire             framing_error;
  wire             irq;
  wire             parity_error;
  wire    [ 15: 0] readdata;
  wire             readyfordata;
  wire             rx_char_ready;
  wire    [  7: 0] rx_data;
  wire             rx_overrun;
  wire             rx_rd_strobe;
  wire             status_wr_strobe;
  wire    [  7: 0] tx_data;
  wire             tx_overrun;
  wire             tx_ready;
  wire             tx_shift_empty;
  wire             tx_wr_strobe;
  wire             txd;
  assign clk_en = 1;
  uart1_tx the_uart1_tx
    (
      .baud_divisor     (baud_divisor),
      .begintransfer    (begintransfer),
      .clk              (clk),
      .clk_en           (clk_en),
      .do_force_break   (do_force_break),
      .reset_n          (reset_n),
      .status_wr_strobe (status_wr_strobe),
      .tx_data          (tx_data),
      .tx_overrun       (tx_overrun),
      .tx_ready         (tx_ready),
      .tx_shift_empty   (tx_shift_empty),
      .tx_wr_strobe     (tx_wr_strobe),
      .txd              (txd)
    );

  uart1_rx the_uart1_rx
    (
      .baud_divisor     (baud_divisor),
      .begintransfer    (begintransfer),
      .break_detect     (break_detect),
      .clk              (clk),
      .clk_en           (clk_en),
      .framing_error    (framing_error),
      .parity_error     (parity_error),
      .reset_n          (reset_n),
      .rx_char_ready    (rx_char_ready),
      .rx_data          (rx_data),
      .rx_overrun       (rx_overrun),
      .rx_rd_strobe     (rx_rd_strobe),
      .rxd              (rxd),
      .status_wr_strobe (status_wr_strobe)
    );

  uart1_regs the_uart1_regs
    (
      .address          (address),
      .baud_divisor     (baud_divisor),
      .break_detect     (break_detect),
      .chipselect       (chipselect),
      .clk              (clk),
      .clk_en           (clk_en),
      .dataavailable    (dataavailable),
      .do_force_break   (do_force_break),
      .framing_error    (framing_error),
      .irq              (irq),
      .parity_error     (parity_error),
      .read_n           (read_n),
      .readdata         (readdata),
      .readyfordata     (readyfordata),
      .reset_n          (reset_n),
      .rx_char_ready    (rx_char_ready),
      .rx_data          (rx_data),
      .rx_overrun       (rx_overrun),
      .rx_rd_strobe     (rx_rd_strobe),
      .status_wr_strobe (status_wr_strobe),
      .tx_data          (tx_data),
      .tx_overrun       (tx_overrun),
      .tx_ready         (tx_ready),
      .tx_shift_empty   (tx_shift_empty),
      .tx_wr_strobe     (tx_wr_strobe),
      .write_n          (write_n),
      .writedata        (writedata)
    );

  //s1, which is an e_avalon_slave

//synthesis translate_off
//////////////// SIMULATION-ONLY CONTENTS
  //uart1_log, which is an e_log
  uart1_log_module uart1_log
    (
      .clk    (clk),
      .data   (tx_data),
      .strobe (tx_wr_strobe),
      .valid  (~tx_ready)
    );


//////////////// END SIMULATION-ONLY CONTENTS

//synthesis translate_on


endmodule

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
亚洲欧美在线高清| 亚洲国产成人av网| 欧美日韩精品三区| 国产精品一区在线观看乱码| 亚洲一区二区三区四区在线免费观看 | 亚洲欧美色一区| 欧美大片日本大片免费观看| 日本高清免费不卡视频| 国产精品 欧美精品| 日本欧美加勒比视频| 亚洲视频一区二区免费在线观看| 日韩视频一区二区三区| 色综合久久88色综合天天6| 国产精品综合一区二区| 日本欧美肥老太交大片| 亚洲一区二三区| 中文字幕中文字幕一区| 精品免费一区二区三区| 欧美精品久久99| 91免费版在线看| 国产一区不卡精品| 热久久免费视频| 性做久久久久久免费观看| 亚洲天堂精品视频| 国产精品视频看| 欧美国产成人精品| 国产日本亚洲高清| 久久久久久99久久久精品网站| 欧美日韩精品福利| 欧洲一区在线电影| 精品乱码亚洲一区二区不卡| 欧美网站大全在线观看| 99精品视频在线免费观看| 国产盗摄精品一区二区三区在线| 蓝色福利精品导航| 久久成人久久爱| 男人的j进女人的j一区| 日本中文字幕一区二区视频| 午夜伊人狠狠久久| 日韩和欧美一区二区| 亚洲成人免费在线观看| 亚洲va天堂va国产va久| 日韩激情视频在线观看| 天天爽夜夜爽夜夜爽精品视频| 午夜a成v人精品| 亚洲午夜一区二区| 视频在线在亚洲| 日韩一区精品字幕| 精品夜夜嗨av一区二区三区| 精品一区二区三区香蕉蜜桃| 国产精品一二二区| 99久久伊人精品| 色天天综合色天天久久| 欧美色综合天天久久综合精品| 色丁香久综合在线久综合在线观看| 91在线一区二区| 欧美性受xxxx黑人xyx| 欧美日韩高清影院| 欧美不卡123| 国产精品亲子乱子伦xxxx裸| 成人免费在线播放视频| 一区二区三区免费看视频| 亚洲18色成人| 国内精品免费**视频| 成人美女视频在线观看18| 色菇凉天天综合网| 欧美一级高清片在线观看| 欧美成人在线直播| 1000部国产精品成人观看| 性做久久久久久| 久久精品国产精品亚洲精品| 成人av网站免费观看| 欧美视频在线一区| 日韩免费电影网站| 国产精品久久久久aaaa| 亚洲国产婷婷综合在线精品| 美脚の诱脚舐め脚责91 | 日韩亚洲欧美在线观看| 26uuu欧美日本| 亚洲精品日产精品乱码不卡| 肉丝袜脚交视频一区二区| 国产成人在线网站| 欧美三级欧美一级| 国产亚洲一本大道中文在线| 一区二区三区四区精品在线视频| 天堂精品中文字幕在线| 国产.精品.日韩.另类.中文.在线.播放| 91视频精品在这里| 亚洲精品一区二区三区福利| 亚洲视频免费看| 久久精品国产精品亚洲精品| 一本大道av伊人久久综合| 日韩欧美一级二级三级久久久| 国产精品乱人伦| 蜜桃视频一区二区三区在线观看| 99视频在线观看一区三区| 日韩欧美一二区| 亚洲天堂2014| 国产夫妻精品视频| 欧美久久久久免费| 日韩一区有码在线| 国产黄色精品视频| 91精品国产综合久久精品麻豆| 国产精品免费看片| 国产在线一区二区| 7777精品伊人久久久大香线蕉最新版| 日本一区二区三区四区| 美国十次了思思久久精品导航| 欧美在线啊v一区| 国产欧美一区二区在线| 麻豆成人免费电影| 欧美日韩国产bt| 亚洲精品第1页| 99精品视频在线观看免费| 亚洲国产高清不卡| 韩国女主播成人在线| 欧美高清视频不卡网| 亚洲乱码一区二区三区在线观看| 国产精品18久久久久久vr| 欧美一区二视频| 日韩av在线播放中文字幕| 欧美日韩一区二区在线观看 | 日韩综合在线视频| 91国产福利在线| 亚洲三级免费观看| 色婷婷激情一区二区三区| 欧美国产一区在线| 懂色中文一区二区在线播放| 久久亚洲精精品中文字幕早川悠里 | 亚洲免费大片在线观看| 9l国产精品久久久久麻豆| 日本亚洲三级在线| 91精品国产综合久久久蜜臀粉嫩| 亚洲一本大道在线| 欧美日韩视频专区在线播放| 夜色激情一区二区| 欧美午夜精品久久久久久孕妇| 亚洲综合成人网| 欧美日韩久久久| 日韩不卡一区二区三区| 日韩一级片在线播放| 久久精品国产亚洲一区二区三区 | 国产精品入口麻豆九色| 国产成人免费视频网站| 欧美激情在线观看视频免费| 成人午夜又粗又硬又大| 国产精品久久毛片av大全日韩| 不卡在线视频中文字幕| 亚洲日本成人在线观看| 欧美视频精品在线观看| 日本不卡1234视频| 久久伊人中文字幕| 成人免费av资源| 一区二区三区中文字幕电影 | 在线观看亚洲成人| 日韩和欧美的一区| 国产亚洲一区二区在线观看| 不卡的av电影在线观看| 成人免费在线播放视频| 欧美日韩免费视频| 蜜桃视频在线观看一区| 国产欧美视频一区二区| 91猫先生在线| 日本视频中文字幕一区二区三区| 日韩欧美一级片| 成人毛片视频在线观看| 亚洲永久免费视频| 日韩一级黄色片| 成人丝袜视频网| 亚洲国产另类精品专区| 欧美mv日韩mv| 99麻豆久久久国产精品免费| 天天综合天天做天天综合| 久久久久久免费网| 精品视频在线免费观看| 国产一区二区毛片| 一区二区三区四区视频精品免费 | 中文子幕无线码一区tr| 欧美日韩中文字幕精品| 久久99精品久久久久久国产越南 | 91精品国产综合久久久久| 久久色视频免费观看| 久久久亚洲精华液精华液精华液| 久久你懂得1024| 国产精品成人免费| 另类小说色综合网站| 国产一区啦啦啦在线观看| 国产一二精品视频| 色视频一区二区| 欧美一区二区三区四区在线观看 | 中文字幕不卡三区| 亚洲一区二区在线观看视频| 精品国产一区二区三区四区四 | 亚洲国产精品一区二区久久| 久久久久久电影| 在线综合+亚洲+欧美中文字幕| 不卡的av在线播放| 国产一区在线精品| 日韩黄色小视频| 亚洲一二三四在线|