亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? io652x.h

?? TDK 6521 SOC 芯片 DEMO程序
?? H
?? 第 1 頁 / 共 2 頁
字號:
/***************************************************************************
 * This code and information is provided "as is" without warranty of any   *
 * kind, either expressed or implied, including but not limited to the     *
 * implied warranties of merchantability and/or fitness for a particular   *
 * purpose.                                                                *
 *                                                                         *
 * Copyright (C) 2005 Teridian Semiconductor Corp. All Rights Reserved.    *
 ***************************************************************************/
//**************************************************************************
//  DESCRIPTION: 71M652x POWER METER - I/O memory mapped SFR definitions.
// 
//  AUTHOR:  MTF
//
//  HISTORY: See end of file
//**************************************************************************
// File: IO652x.H
//
/* io652x special functions registers. */

#ifndef IO652X_H
#define IO652X_H 1

//  CKTEST is any test input frequency.
//  CK32  is 32768 Hz from XTAL.
//  RTCLK is 32768 Hz from XTAL.
//  CKADC is CK32 x 150 or CKTEST when CK_EN.
//  CKFIR is CKADC delayed.
//  CKCE  is CKADC.
//  CKMPU is derived from CKCE and MPU_DIV.
//  CKEM  is CKMPU x 2.
//  CKLCD is derived from CKADC and LCD_CLK.
//  CK32 drives MUX.

#define IO_BASE 0x2000        // Base of IO SFR RAM.

//==========================00=CE0 bit definitions===========================//
#define EQU              0xE0   // Specifies power equation.  See options.h
enum eEQU { 
// Meter characteristics           // Phase A         | Phase B | Phase C
    _1element_2wire = 0x00,        // VA IA           | VA IB   | N/A
    _1element_3wire = 0x20,        // VA (IA - IB)/ 2 | N/A     | N/A
    _2element_3wire = 0x40,        // VA IA           | VB IB   | N/A
};  

#define  CE_EN           BIT4   // Compute Engine Enable.
#define CE_ENABLE()      CE0 |= CE_EN; \
    IFLAGS = ~(IE_XFER_ | IE_RTC_)
#define CE_DISABLE()     CE0 &= ~CE_EN
#define CE_BUSY          INT_CE_BUSY
#define CE_ACTIVE        (CE0 & CE_EN)

enum eTMUX 						// Selects one of 32 inputs for TMUXOUT.
{
    _DGND,      // 0x00     // (analog)
    _IBIAS,     // 0x01     // (analog)
    _DGND2,     // 0x02     // (analog, from ATMUX)
    _VTHPN,     // 0x03     // (analog, from ATMUX)
    _PLL_2P5V,  // 0x04     // (analog, from ATMUX)
    _LPSTOUT,   // 0x05     // (analog, from ATMUX)	
    _VBIAS,     // 0x06     // (analog)
                // 0x07     // (unused)
    _REG_OK = 8,// 0x08
    _FUSE_OK,   // 0x09
    _COLDSTART, // 0x0A
    _ATEST0,    // 0x0B
    _ATEST1,    // 0x0C
    _ATEST2,    // 0x0D
    _ATEST3,    // 0x0E
    _ATEST4,    // 0x0F
                // 0x10..0x13 unused
    _RTM = 0x14,// 0x14     // (real time output from CE)
    _WDTR_E,    // 0x15     // (Comparator 1 output and V1LT3)
    _ALL_FETCH, // 0x16     // even parity of MPU and CE flash fetches
    _CE_FETCH,  // 0x17     // even parity of CE flash fetches
    _RXD = 0x18,// 0x18     // (from Optical interface, after optional inversion)
    _MUX_SYNC,  // 0x19     // (from MUX_CTRL)
    _CK_10M,    // 0x1A     //
    _CK_MPU,    // 0x1B     //
    _PULSE_OUT, // 0x1C     //
    _RTCLK_2_5, // 0x1D     //
    _CE_BUSY,   // 0x1E     //
    _XFER_BUSY  // 0x1F     //
};

//==========================01=CE1 bit definitions===========================//
#define  PRE_SAMPS       0xC0  // Duration of the pre-summer, in samples.
enum ePRE_SAMPS { _42 = 0x00, _50 = 0x40, _84 = 0x80, _100 = 0xC0 };  

#define  SUM_CYCLES      0x3F  // # of pre-summer outputs in the final summer.  

//==========================02=CE2 bit definitions===========================//
#define  MUX_DIV         0xC0  // States per MUX cycle.
enum eMUX_DIV { _6 = 0x00, _4 = 0x40, _3 = 0x80, _2 = 0xC0 };  

#define  CHOP_EN         0x30  // Chop enable.
enum eCHOP_EN { _POSITIVE = 0x10, _REVERSED = 0x20,  _ENABLED = 0x30};

#define  RTM_EN          BIT3  // Real Time Monitor enable (When '0', the RTM output is low).
#define  WD_OVF          BIT2  // WatchDog overflow indicator.    
#define  EX_RTC          BIT1  // Enable RTC interrupt.
#define  EX_XFER         BIT0  // Enable XFER interrupt.

//==========================03=COMP0 bit definitions=========================//
#define  PLL_OK          BIT6  // System is powered up, PLL is settled.
#define  COMP_STAT       BIT0  // V1_OK.

//==========================04=CONFIG0 bit definitions=======================//
#define  VREF_CAL        BIT7  // Brings VREF to VREF pad, VREF_DIS disables.
#define  PLS_INV         BIT6  // Inverts Pulse (Make active high).
#define  CKOUT_EN        0x30  // CKOUT Enable.
enum eCKOUT { SEG19 = 0x00, MHZ_5 = 0x10,  CKOUT = 0x20 };

#define  VREF_DIS        BIT3  // Disables the internal voltage reference.
#define  MPU_DIV         0x07  // MPU clock divider (from CKCE).
enum eMPU_DIV { _4915200Hz, _2457600Hz, _1228800Hz, _614400Hz,
                _307200Hz,  _153600Hz,  _76800Hz,   _38400Hz };

//==========================05=CONFIG1 bit definitions=======================//
#define  VDDREFZ        BIT7  // When zero, changes input reference of ADC to V3P3A, else its VBIAS.
#define  VB_REF         BIT6  // ADC used VB as zero reference.
#define  ECK_DIS        BIT5  // Emulator clock disable. When one, emulator clock is disabled.
#define  FIR_LEN        BIT4  // ADC decimation FIR filter length; 1-384 cycles, 0-288 cycles.
enum eADC_SIZE { _21_BIT = 0x00, _22_BIT = 0x10 };  // ADC size is set by FIR length. 

#define  ADC_EN         BIT3  // Enable ADC and adds bias current.
#define  MUX_ALT        BIT2  // 1 => MUX needs to perform TEMPERATURE sample.
#define  FLSH66ZT       BIT1  // 1 => 33ns flash read pulse; 0 => 66ns.   
//                      BIT0  // Reserved.

//==========================06=Chip Version==================================//
// 0x10 = 6520A01

//==========================07=CONFIG2 bit definitions=======================//
#define OPT_TXE          0xC0  // Configure OPT_TX as output pin.
enum eOPT_TXE { _OPT_TX = 0x00, _DIO2 = 0x40, _WPULSE = 0x80, _VARPULSE = 0xC0 };

#define  EX_PLL          BIT5  // Enable PLL (Brownout) interrupts. 
#define  EX_FWCOL        BIT4  // Enable Firmware collision interrupts.
#define  TMUXA           0x0C
enum eTMUXA { _GND = 0x00, _RTCLK = 0x04, _PLL_2_5 = 0x08, _LPTSTOUT = 0x0C };

#define  OPT_FDC         0x03  // OPT_TX modulation duty cycle low.
enum eOPT_FDC { _50percent, _25percent, _12_5percent, _6_25percent };

//==========================08=DIO0 bit definitions==========================//
#define DIO_EEX          0xC0  // Configure EEPROM interface.
//           DIO 4 & 5;         2-wire EEPROM;     3-wire EEPROM.
enum eDIO { DIO_EEX_DSB = 0x00, DIO_EEX_2W = 0x40, DIO_EEX_3W = 0x80 };

#define OPT_RXDIS        BIT5  // 0 => OPT_RX as analog input to optical UART.
#define OPT_RXINV        BIT4  // 1 => Invert input from OPT_RX.
#define DIO_PW           BIT3  // WPULSE   tied to DIO_6.
#define DIO_PV           BIT2  // VARPULSE tied to DIO_7.
#define OPT_TXMOD        BIT1  // 1 => Enable OPT_TX modulation.
#define OPT_TXINV        BIT0  // 1 => Invert output from OPT_TX.

//==========================09=DIO01 PB Resource Assignments=================//
//==========================0A=DIO-- 02 Resource Assignments=================//
//==========================0B=DIO05 04 Resource Assignments=================//
//==========================0C=DIO07 06 Resource Assignments=================//
//==========================0D=DIO09 08 Resource Assignments=================//
//==========================0E=DIO11 10 Resource Assignments=================//
#define DIO_R_EVEN       0x0F  // DIO pins PB, 1, 2 & 4 thru 11.
#define DIO_R_ODD        0xF0

enum eDIO_RESOURCE
{ 
    _NO_RESOURCE,              // I/O pin not tied to any internal resource.
    _Reserved,                 // Reserved.
    _T0,                       // Timer0 counter or gate.
    _T1,                       // Timer1 counter or gate.
    _IO_INT0_RISING,           // IO_INT0 interrupt rising.
    _IO_INT1_RISING,           // IO_INT1 interrupt rising.
    _IO_INT0_FALLING,          // IO_INT0 interrupt falling.
    _IO_INT1_FALLING           // IO_INT1 interrupt falling.
};

//==========================15=RTC_SEC ======================================//
//==========================16=RTC_MIN ======================================//
//==========================17=RTC_HR  ======================================//
//==========================18=RTC_DAY ======================================//
enum eDAY { SUN = 1, MON, TUE, WED, THU, FRI, SAT };

//==========================19=RTC_DATE======================================//
//==========================1A=RTC_MO  ======================================//
enum eMONTH { JAN = 1, FEB, MAR, APR, MAY, JUN, JUL, AUG, SEP, OCT, NOV, DEC };

//==========================1B=RTC_YEAR======================================//
//==========================1C=RTC_ADJUST====================================//
#define RTC_DEC_SEC      BIT1
#define RTC_INC_SEC      BIT0

//==========================1F=WE============================================//
// Reserved.

//==========================20=LCDX==========================================//
#define  BME			 BIT6  //
#define  FUSE_MISSION	 BIT5  //
#define  LCD_NUM         0x1F  // # of dual-purpose DIO pins configured as LCD.

//==========================21=LCDY==========================================//
#define  LCD_Y           BIT6  // Blink frequency 1 => 1.0 Hz; 0 => 0.5 Hz.
#define  LCD_EN          BIT5  // Enables the LCD display.

#define  LCD_MODE        0x1C  // The LCD bias mode.  
enum eLCD_MODE 
{ 
    BIAS_3rd_4_STATES  = 0x00, BIAS_3rd_3_STATES  = 0x04,
    BIAS_half_2_STATES = 0x08, BIAS_half_3_STATES = 0x0C, BIAS_STATIC = 0x10
};

#define  LCD_CLK         0x03  // Sets the LCD clock frequency.
enum eLCD_CLK { _75HZ, _150HZ, _300HZ, _600HZ };

//==========================22=LCDZ==========================================//
// Unused.

//==========================30=LCD0-38=======================================//
#define LCD_SEGS         0x0F  // Commons active for each segment.

//==========================5A=LCD_BLINK=====================================//
#define LCD_BLKMAP19     0xF0  // 1 => SEG19:common blinking; 0 => not blinking.
#define LCD_BLKMAP18     0x0F  // 1 => SEG18:common blinking; 0 => not blinking.

//==========================60=RTM===========================================//

//==========================80=PULSE_WIDTH===================================//
// (2 * PULSE_WIDTH + 1) * PULSE_INTERVAL * 812 nsec.     

//==========================81=PULSE_INTERVAL================================//
// PULSE_INTERVAL * 812 nsec.

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
成人激情动漫在线观看| 99综合电影在线视频| 亚洲欧洲无码一区二区三区| 久久伊99综合婷婷久久伊| 日韩一区二区精品| 日韩欧美一级片| 亚洲精品一区二区三区蜜桃下载 | 中文在线免费一区三区高中清不卡| 欧美一区二区三区婷婷月色| 精品毛片乱码1区2区3区| 久久久亚洲国产美女国产盗摄| 精品成人一区二区| 中文字幕不卡在线播放| 久久网站最新地址| 亚洲激情六月丁香| 美腿丝袜一区二区三区| 久久国产精品免费| 成人免费av网站| 91精品综合久久久久久| 国产精品黄色在线观看| 亚洲午夜精品一区二区三区他趣| 极品尤物av久久免费看| 91蜜桃网址入口| 日本道在线观看一区二区| 久久久久国产精品麻豆| 中文字幕第一区| 日产欧产美韩系列久久99| 99久久伊人网影院| 欧美一区二区人人喊爽| 亚洲电影你懂得| 在线观看一区二区视频| 日韩一区二区三区四区 | 亚洲国产aⅴ成人精品无吗| 老司机午夜精品| 欧美亚洲免费在线一区| 亚洲欧美自拍偷拍| 91丨porny丨在线| 亚洲欧美经典视频| 色婷婷综合久久久中文字幕| 国产欧美日韩在线看| 丁香一区二区三区| 亚洲区小说区图片区qvod| 99久久精品免费看| 一区二区三区资源| 欧美性猛交xxxx乱大交退制版| 国产精品丝袜在线| 国产综合色视频| 日韩天堂在线观看| 国产一区二区三区久久久| 国产精品女主播av| 欧美日韩一二区| 免费成人结看片| 精品国产电影一区二区| 风间由美一区二区三区在线观看| 一区二区在线观看视频| 欧美日韩国产免费一区二区| 国产成a人亚洲| 偷拍日韩校园综合在线| 欧美一级欧美一级在线播放| 色综合久久综合网97色综合| 国产精品影音先锋| 免费在线观看不卡| 有码一区二区三区| 国产精品全国免费观看高清| 91精品久久久久久久久99蜜臂| 色婷婷国产精品综合在线观看| 国产一区二区三区蝌蚪| 伦理电影国产精品| 日韩黄色在线观看| 午夜视频一区在线观看| 亚洲免费三区一区二区| 中文字幕av不卡| 久久久久国色av免费看影院| 久久影院午夜片一区| 欧美一卡二卡在线观看| 欧美日韩精品欧美日韩精品一综合| 91麻豆国产福利精品| 99久久国产综合精品麻豆| 91视视频在线观看入口直接观看www| 亚洲伦在线观看| 亚洲欧美激情一区二区| 亚洲码国产岛国毛片在线| 爽爽淫人综合网网站| 调教+趴+乳夹+国产+精品| 日韩一级免费观看| 精品精品国产高清a毛片牛牛| 中文字幕乱码一区二区免费| 国产精品九色蝌蚪自拍| 亚洲精品福利视频网站| 日韩高清欧美激情| 国产精品一区二区无线| 日本精品一区二区三区四区的功能| 色哟哟国产精品免费观看| 91精品办公室少妇高潮对白| 久久久国产午夜精品| 肉丝袜脚交视频一区二区| 色婷婷久久久久swag精品| 国产精品狼人久久影院观看方式| 麻豆成人免费电影| 一本久久综合亚洲鲁鲁五月天 | 国内久久婷婷综合| 欧美日韩国产片| 亚洲午夜精品一区二区三区他趣| 在线免费视频一区二区| 一区二区视频免费在线观看| 91玉足脚交白嫩脚丫在线播放| 中文字幕av不卡| 色综合天天综合网天天狠天天 | 亚洲v精品v日韩v欧美v专区| 91国偷自产一区二区使用方法| 亚洲欧美激情视频在线观看一区二区三区| 国产成人精品一区二区三区四区| 国产欧美日韩视频在线观看| 国产成人av自拍| 国产精品成人一区二区三区夜夜夜| 国产精品一区二区无线| 亚洲日本va午夜在线影院| 在线免费视频一区二区| 日产国产欧美视频一区精品 | 精品在线你懂的| 国产三级精品三级在线专区| 欧美午夜不卡视频| 欧美国产成人在线| 2020国产精品自拍| 精品久久久久香蕉网| 国产成人av影院| 青青草91视频| 亚洲三级电影全部在线观看高清| 欧美男女性生活在线直播观看| 岛国一区二区在线观看| 亚洲成人免费视| 亚洲人成人一区二区在线观看| 国产精品动漫网站| 亚洲丝袜美腿综合| 亚洲黄色片在线观看| 中文字幕av免费专区久久| 国产精品国产三级国产aⅴ中文| 久久伊人蜜桃av一区二区| 中文字幕日本不卡| 久久精品一区二区| 色偷偷成人一区二区三区91| 成人免费高清在线观看| 亚洲麻豆国产自偷在线| 51精品秘密在线观看| av电影天堂一区二区在线| 成人免费视频app| 91老师片黄在线观看| 在线综合亚洲欧美在线视频| 欧美做爰猛烈大尺度电影无法无天| 青青草国产精品亚洲专区无| 久久久久久9999| 欧美成人精品1314www| 欧美日韩一区在线观看| 99视频精品全部免费在线| 一个色妞综合视频在线观看| 欧美精品一级二级三级| 成人污视频在线观看| 精品午夜久久福利影院| 激情综合色综合久久| 免费观看30秒视频久久| 99久久久国产精品免费蜜臀| 性感美女久久精品| 国产喂奶挤奶一区二区三区| 国产亚洲婷婷免费| 国产精品久线在线观看| 亚洲激情在线激情| 欧美人妇做爰xxxⅹ性高电影| 97精品视频在线观看自产线路二| 亚洲综合免费观看高清在线观看| 亚洲欧美日韩综合aⅴ视频| 亚洲一区在线视频观看| 亚洲欧美激情插| 亚洲国产经典视频| 久久婷婷综合激情| 精品国产在天天线2019| 久久久久99精品国产片| 精品一区二区在线看| 亚洲精品在线观| 91免费观看在线| 国产精品视频九色porn| 亚洲国产三级在线| 9色porny自拍视频一区二区| 久久精品亚洲精品国产欧美kt∨ | 成人免费视频视频在线观看免费| 国产精品18久久久久久久久 | 日韩欧美不卡在线观看视频| 亚洲国产精品久久不卡毛片| 精品中文字幕一区二区| 欧美日韩不卡一区二区| 最新国产精品久久精品| 丁香另类激情小说| 国产精品福利一区| 91啪亚洲精品| 亚洲一区二区不卡免费| 91精品国产综合久久久久久久| 亚洲va国产天堂va久久en| 日韩午夜电影av| 成人免费黄色在线| 26uuu精品一区二区| 国产麻豆一精品一av一免费|