?? keypadscan.xml
字號:
<document><ascFile>KeypadScan.rpt</ascFile><devFile>C:/Xilinx63/xbr/data/xc2c32a.chp</devFile><mfdFile>KeypadScan.mfd</mfdFile><htmlFile logo="coolrunnerII_logo.jpg" pin_legend="pinlegend.htm" logic_legend="logiclegend.htm"/><header pkg="CP56" date=" 3- 4-2005" time=" 1:07PM" speed="-6" design="KeypadScan" device="XC2C32A" status="1" eqnType="2" version="1.0" statusStr="Successful" swVersion="G.38"/><inputs id="column0_SPECSIG"/><inputs id="column1_SPECSIG"/><inputs id="column2_SPECSIG"/><inputs id="column3_SPECSIG"/><inputs id="column4_SPECSIG"/><inputs id="column5_SPECSIG"/><inputs id="column6_SPECSIG"/><inputs id="column7_SPECSIG"/><global_inputs id="clk" use="GCK"/><pin id="FB1_MC1_PINF1" use="O" iostd="LVCMOS18" pinnum="F1" signal="row0_SPECSIG"/><pin id="FB1_MC2_PINE3" use="O" iostd="LVCMOS18" pinnum="E3" signal="row1_SPECSIG"/><pin id="FB1_MC3_PINE1" use="O" iostd="LVCMOS18" pinnum="E1" signal="row2_SPECSIG"/><pin id="FB1_MC4_PIND1" use="O" iostd="LVCMOS18" pinnum="D1" signal="row3_SPECSIG"/><pin id="FB1_MC5_PINC1" use="O" iostd="LVCMOS18" pinnum="C1" signal="row4_SPECSIG"/><pin id="FB1_MC6_PINA3" use="O" iostd="LVCMOS18" pinnum="A3" signal="row5_SPECSIG"/><pin id="FB1_MC7_PINA2" use="O" iostd="LVCMOS18" pinnum="A2" signal="row6_SPECSIG"/><pin id="FB1_MC8_PINB1" use="O" iostd="LVCMOS18" pinnum="B1" signal="row7_SPECSIG"/><pin id="FB1_MC9_PINA1" use="O" iostd="LVCMOS18" pinnum="A1" signal="out0_SPECSIG"/><pin id="FB1_MC10_PINC4" use="I" iostd="LVCMOS18" pinnum="C4" signal="column0_SPECSIG" iostyle="PU"/><pin id="FB1_MC11_PINC5" use="I" iostd="LVCMOS18" pinnum="C5" signal="column1_SPECSIG" iostyle="PU"/><pin id="FB1_MC12_PINC8" use="I" iostd="LVCMOS18" pinnum="C8" signal="column2_SPECSIG" iostyle="PU"/><pin id="FB1_MC13_PINA10" use="I" iostd="LVCMOS18" pinnum="A10" signal="column3_SPECSIG" iostyle="PU"/><pin id="FB1_MC14_PINB10" use="I" iostd="LVCMOS18" pinnum="B10" signal="column4_SPECSIG" iostyle="PU"/><pin id="FB1_MC15_PINC10" use="I" iostd="LVCMOS18" pinnum="C10" signal="column5_SPECSIG" iostyle="PU"/><pin id="FB1_MC16_PINE8" use="I" iostd="LVCMOS18" pinnum="E8" signal="column6_SPECSIG" iostyle="PU"/><pin id="FB2_MC1_PING1" use="O" iostd="LVCMOS18" pinnum="G1" signal="out1_SPECSIG"/><pin id="FB2_MC2_PINF3" use="O" iostd="LVCMOS18" pinnum="F3" signal="out2_SPECSIG"/><pin id="FB2_MC3_PINH1" use="O" iostd="LVCMOS18" pinnum="H1" signal="out3_SPECSIG"/><pin id="FB2_MC4_PING3" use="O" iostd="LVCMOS18" pinnum="G3" signal="out4_SPECSIG"/><pin id="FB2_MC5_PINJ1" use="GCK" iostd="LVCMOS18" pinnum="J1" signal="clk" iostyle="PU"/><pin id="FB2_MC6_PINK1" use="O" iostd="LVCMOS18" pinnum="K1" signal="out5_SPECSIG"/><pin id="FB2_MC7_PINK2" use="I" iostd="LVCMOS18" pinnum="K2" signal="column7_SPECSIG" iostyle="PU"/><pin id="FB2_MC8_PINK3" pinnum="K3"/><pin id="FB2_MC9_PINH3" pinnum="H3"/><pin id="FB2_MC10_PINK5" pinnum="K5"/><pin id="FB2_MC11_PINH5" pinnum="H5"/><pin id="FB2_MC12_PINH8" pinnum="H8"/><pin id="FB2_MC13_PINK8" pinnum="K8"/><pin id="FB2_MC14_PINH10" use="b_SPECSIG" pinnum="H10" signal="outreg5_SPECSIG"/><pin id="FB2_MC15_PING10" use="b_SPECSIG" pinnum="G10" signal="outreg4_SPECSIG"/><pin id="FB2_MC16_PINF10" use="b_SPECSIG" pinnum="F10" signal="outreg3_SPECSIG"/><pin id="FB_PIND3" use="VCCAUX" pinnum="D3"/><pin id="FB_PINH6" use="VCCIO-1.8" pinnum="H6"/><pin id="FB_PING8" use="VCC" pinnum="G8"/><pin id="FB_PINC6" use="VCCIO-1.8" pinnum="C6"/><fblock id="FB1" pinUse="16"><macrocell id="FB1_MC1" pin="FB1_MC1_PINF1" sigUse="9" signal="row0_SPECSIG"><eq_pterm ptindx="FB1_0"/><eq_pterm ptindx="FB1_10"/></macrocell><macrocell id="FB1_MC2" pin="FB1_MC2_PINE3" sigUse="9" signal="row1_SPECSIG"><eq_pterm ptindx="FB1_1"/><eq_pterm ptindx="FB1_10"/></macrocell><macrocell id="FB1_MC3" pin="FB1_MC3_PINE1" sigUse="9" signal="row2_SPECSIG"><eq_pterm ptindx="FB1_2"/><eq_pterm ptindx="FB1_10"/></macrocell><macrocell id="FB1_MC4" pin="FB1_MC4_PIND1" sigUse="9" signal="row3_SPECSIG"><eq_pterm ptindx="FB1_3"/><eq_pterm ptindx="FB1_10"/></macrocell><macrocell id="FB1_MC5" pin="FB1_MC5_PINC1" sigUse="9" signal="row4_SPECSIG"><eq_pterm ptindx="FB1_5"/><eq_pterm ptindx="FB1_10"/></macrocell><macrocell id="FB1_MC6" pin="FB1_MC6_PINA3" sigUse="9" signal="row5_SPECSIG"><eq_pterm ptindx="FB1_6"/><eq_pterm ptindx="FB1_10"/></macrocell><macrocell id="FB1_MC7" pin="FB1_MC7_PINA2" sigUse="9" signal="row6_SPECSIG"><eq_pterm ptindx="FB1_7"/><eq_pterm ptindx="FB1_10"/></macrocell><macrocell id="FB1_MC8" pin="FB1_MC8_PINB1" sigUse="9" signal="row7_SPECSIG"><eq_pterm ptindx="FB1_8"/><eq_pterm ptindx="FB1_10"/></macrocell><macrocell id="FB1_MC9" pin="FB1_MC9_PINA1" sigUse="9" signal="out0_SPECSIG"><eq_pterm ptindx="FB1_9"/><eq_pterm ptindx="FB1_10"/></macrocell><macrocell id="FB1_MC10" pin="FB1_MC10_PINC4" sigUse="10" signal="outreg2_SPECSIG"><eq_pterm ptindx="FB1_32"/><eq_pterm ptindx="FB1_24"/><eq_pterm ptindx="FB1_23"/><eq_pterm ptindx="FB1_21"/></macrocell><macrocell id="FB1_MC11" pin="FB1_MC11_PINC5" sigUse="10" signal="outreg1_SPECSIG"><eq_pterm ptindx="FB1_32"/><eq_pterm ptindx="FB1_27"/><eq_pterm ptindx="FB1_26"/><eq_pterm ptindx="FB1_21"/></macrocell><macrocell id="FB1_MC12" pin="FB1_MC12_PINC8" sigUse="10" signal="outreg0_SPECSIG"><eq_pterm ptindx="FB1_29"/><eq_pterm ptindx="FB1_26"/><eq_pterm ptindx="FB1_23"/><eq_pterm ptindx="FB1_21"/></macrocell><macrocell id="FB1_MC13" pin="FB1_MC13_PINA10" sigUse="8" signal="_n010237"><eq_pterm ptindx="FB1_30"/><eq_pterm ptindx="FB1_29"/><eq_pterm ptindx="FB1_27"/><eq_pterm ptindx="FB1_26"/><eq_pterm ptindx="FB1_24"/><eq_pterm ptindx="FB1_23"/><eq_pterm ptindx="FB1_21"/></macrocell><macrocell id="FB1_MC14" pin="FB1_MC14_PINB10" sigUse="8" signal="_n009837"><eq_pterm ptindx="FB1_17"/><eq_pterm ptindx="FB1_12"/><eq_pterm ptindx="FB1_20"/><eq_pterm ptindx="FB1_15"/><eq_pterm ptindx="FB1_14"/><eq_pterm ptindx="FB1_18"/><eq_pterm ptindx="FB1_11"/></macrocell><macrocell id="FB1_MC15" pin="FB1_MC15_PINC10" sigUse="8" signal="N_PZ_98"><eq_pterm ptindx="FB1_52"/></macrocell><macrocell id="FB1_MC16" pin="FB1_MC16_PINE8" sigUse="8" signal="N_PZ_96"><eq_pterm ptindx="FB1_55"/></macrocell><fbinput id="FB1_I1" signal="N_PZ_96"/><fbinput id="FB1_I2" signal="_n010237"/><fbinput id="FB1_I3" signal="column0_SPECSIG"/><fbinput id="FB1_I4" signal="column1_SPECSIG"/><fbinput id="FB1_I5" signal="column2_SPECSIG"/><fbinput id="FB1_I6" signal="column3_SPECSIG"/><fbinput id="FB1_I7" signal="column4_SPECSIG"/><fbinput id="FB1_I8" signal="column5_SPECSIG"/><fbinput id="FB1_I9" signal="column6_SPECSIG"/><fbinput id="FB1_I10" signal="column7_SPECSIG"/><fbinput id="FB1_I11" signal="outreg0_SPECSIG"/><fbinput id="FB1_I12" signal="row0_SPECSIG"/><fbinput id="FB1_I13" signal="row1_SPECSIG"/><fbinput id="FB1_I14" signal="row2_SPECSIG"/><fbinput id="FB1_I15" signal="row3_SPECSIG"/><fbinput id="FB1_I16" signal="row4_SPECSIG"/><fbinput id="FB1_I17" signal="row5_SPECSIG"/><fbinput id="FB1_I18" signal="row6_SPECSIG"/><fbinput id="FB1_I19" signal="row7_SPECSIG"/><PAL><pterm id="FB1_0"><signal id="row7_SPECSIG"/></pterm><pterm id="FB1_1"><signal id="row0_SPECSIG"/></pterm><pterm id="FB1_2"><signal id="row1_SPECSIG"/></pterm><pterm id="FB1_3"><signal id="row2_SPECSIG"/></pterm><pterm id="FB1_4"><signal id="_n010237" negated="ON"/><signal id="N_PZ_96" negated="ON"/></pterm><pterm id="FB1_5"><signal id="row3_SPECSIG"/></pterm><pterm id="FB1_6"><signal id="row4_SPECSIG"/></pterm><pterm id="FB1_7"><signal id="row5_SPECSIG"/></pterm><pterm id="FB1_8"><signal id="row6_SPECSIG"/></pterm><pterm id="FB1_9"><signal id="outreg0_SPECSIG"/></pterm><pterm id="FB1_10"><signal id="column7_SPECSIG"/><signal id="column6_SPECSIG"/><signal id="column5_SPECSIG"/><signal id="column4_SPECSIG"/><signal id="column3_SPECSIG"/><signal id="column2_SPECSIG"/><signal id="column1_SPECSIG"/><signal id="column0_SPECSIG"/></pterm><pterm id="FB1_11"><signal id="row2_SPECSIG" negated="ON"/><signal id="row3_SPECSIG"/><signal id="row4_SPECSIG"/><signal id="row5_SPECSIG"/><signal id="row6_SPECSIG"/><signal id="row7_SPECSIG"/><signal id="row0_SPECSIG"/><signal id="row1_SPECSIG"/></pterm><pterm id="FB1_12"><signal id="row2_SPECSIG"/><signal id="row3_SPECSIG"/><signal id="row4_SPECSIG"/><signal id="row5_SPECSIG"/><signal id="row6_SPECSIG"/><signal id="row7_SPECSIG"/><signal id="row0_SPECSIG" negated="ON"/><signal id="row1_SPECSIG"/></pterm><pterm id="FB1_13"><signal id="column7_SPECSIG"/><signal id="column6_SPECSIG"/><signal id="column5_SPECSIG"/><signal id="column4_SPECSIG"/><signal id="column3_SPECSIG"/><signal id="column2_SPECSIG"/><signal id="column1_SPECSIG"/><signal id="column0_SPECSIG"/></pterm><pterm id="FB1_14"><signal id="row2_SPECSIG"/><signal id="row3_SPECSIG"/><signal id="row4_SPECSIG" negated="ON"/><signal id="row5_SPECSIG"/><signal id="row6_SPECSIG"/><signal id="row7_SPECSIG"/><signal id="row0_SPECSIG"/><signal id="row1_SPECSIG"/></pterm><pterm id="FB1_15"><signal id="row2_SPECSIG"/><signal id="row3_SPECSIG"/><signal id="row4_SPECSIG"/><signal id="row5_SPECSIG" negated="ON"/><signal id="row6_SPECSIG"/><signal id="row7_SPECSIG"/><signal id="row0_SPECSIG"/><signal id="row1_SPECSIG"/></pterm><pterm id="FB1_16"><signal id="column7_SPECSIG"/><signal id="column6_SPECSIG"/><signal id="column5_SPECSIG"/><signal id="column4_SPECSIG"/><signal id="column3_SPECSIG"/><signal id="column2_SPECSIG"/><signal id="column1_SPECSIG"/><signal id="column0_SPECSIG"/></pterm><pterm id="FB1_17"><signal id="row2_SPECSIG"/><signal id="row3_SPECSIG"/><signal id="row4_SPECSIG"/><signal id="row5_SPECSIG"/><signal id="row6_SPECSIG"/><signal id="row7_SPECSIG"/><signal id="row0_SPECSIG"/><signal id="row1_SPECSIG" negated="ON"/></pterm><pterm id="FB1_18"><signal id="row2_SPECSIG"/><signal id="row3_SPECSIG" negated="ON"/><signal id="row4_SPECSIG"/><signal id="row5_SPECSIG"/><signal id="row6_SPECSIG"/><signal id="row7_SPECSIG"/><signal id="row0_SPECSIG"/><signal id="row1_SPECSIG"/></pterm><pterm id="FB1_19"><signal id="column7_SPECSIG"/><signal id="column6_SPECSIG"/><signal id="column5_SPECSIG"/><signal id="column4_SPECSIG"/><signal id="column3_SPECSIG"/><signal id="column2_SPECSIG"/><signal id="column1_SPECSIG"/><signal id="column0_SPECSIG"/></pterm><pterm id="FB1_20"><signal id="row2_SPECSIG"/><signal id="row3_SPECSIG"/><signal id="row4_SPECSIG"/><signal id="row5_SPECSIG"/><signal id="row6_SPECSIG"/><signal id="row7_SPECSIG" negated="ON"/><signal id="row0_SPECSIG"/><signal id="row1_SPECSIG"/></pterm><pterm id="FB1_21"><signal id="column7_SPECSIG" negated="ON"/><signal id="column6_SPECSIG"/><signal id="column5_SPECSIG"/><signal id="column4_SPECSIG"/><signal id="column3_SPECSIG"/><signal id="column2_SPECSIG"/><signal id="column1_SPECSIG"/><signal id="column0_SPECSIG"/></pterm><pterm id="FB1_22"><signal id="column7_SPECSIG"/><signal id="column6_SPECSIG"/><signal id="column5_SPECSIG"/><signal id="column4_SPECSIG"/><signal id="column3_SPECSIG"/><signal id="column2_SPECSIG"/><signal id="column1_SPECSIG"/><signal id="column0_SPECSIG"/></pterm><pterm id="FB1_23"><signal id="column7_SPECSIG"/><signal id="column6_SPECSIG"/><signal id="column5_SPECSIG" negated="ON"/><signal id="column4_SPECSIG"/><signal id="column3_SPECSIG"/><signal id="column2_SPECSIG"/><signal id="column1_SPECSIG"/><signal id="column0_SPECSIG"/></pterm><pterm id="FB1_24"><signal id="column7_SPECSIG"/><signal id="column6_SPECSIG"/><signal id="column5_SPECSIG"/><signal id="column4_SPECSIG" negated="ON"/><signal id="column3_SPECSIG"/><signal id="column2_SPECSIG"/><signal id="column1_SPECSIG"/><signal id="column0_SPECSIG"/></pterm><pterm id="FB1_25"><signal id="column7_SPECSIG"/><signal id="column6_SPECSIG"/><signal id="column5_SPECSIG"/><signal id="column4_SPECSIG"/><signal id="column3_SPECSIG"/><signal id="column2_SPECSIG"/><signal id="column1_SPECSIG"/><signal id="column0_SPECSIG"/></pterm><pterm id="FB1_26"><signal id="column7_SPECSIG"/><signal id="column6_SPECSIG"/><signal id="column5_SPECSIG"/><signal id="column4_SPECSIG"/><signal id="column3_SPECSIG" negated="ON"/><signal id="column2_SPECSIG"/><signal id="column1_SPECSIG"/><signal id="column0_SPECSIG"/></pterm><pterm id="FB1_27"><signal id="column7_SPECSIG"/><signal id="column6_SPECSIG"/><signal id="column5_SPECSIG"/><signal id="column4_SPECSIG"/><signal id="column3_SPECSIG"/><signal id="column2_SPECSIG" negated="ON"/><signal id="column1_SPECSIG"/><signal id="column0_SPECSIG"/></pterm><pterm id="FB1_28"><signal id="column7_SPECSIG"/><signal id="column6_SPECSIG"/><signal id="column5_SPECSIG"/><signal id="column4_SPECSIG"/><signal id="column3_SPECSIG"/><signal id="column2_SPECSIG"/><signal id="column1_SPECSIG"/><signal id="column0_SPECSIG"/></pterm><pterm id="FB1_29"><signal id="column7_SPECSIG"/><signal id="column6_SPECSIG"/><signal id="column5_SPECSIG"/><signal id="column4_SPECSIG"/><signal id="column3_SPECSIG"/><signal id="column2_SPECSIG"/><signal id="column1_SPECSIG" negated="ON"/><signal id="column0_SPECSIG"/></pterm><pterm id="FB1_30"><signal id="column7_SPECSIG"/><signal id="column6_SPECSIG"/><signal id="column5_SPECSIG"/><signal id="column4_SPECSIG"/><signal id="column3_SPECSIG"/><signal id="column2_SPECSIG"/><signal id="column1_SPECSIG"/><signal id="column0_SPECSIG" negated="ON"/></pterm><pterm id="FB1_31"><signal id="column7_SPECSIG"/><signal id="column6_SPECSIG"/><signal id="column5_SPECSIG"/><signal id="column4_SPECSIG"/><signal id="column3_SPECSIG"/><signal id="column2_SPECSIG"/><signal id="column1_SPECSIG"/><signal id="column0_SPECSIG"/></pterm><pterm id="FB1_32"><signal id="N_PZ_96"/></pterm><pterm id="FB1_52"><signal id="row2_SPECSIG"/><signal id="row3_SPECSIG"/><signal id="row4_SPECSIG"/><signal id="row5_SPECSIG"/><signal id="row6_SPECSIG" negated="ON"/><signal id="row7_SPECSIG"/><signal id="row0_SPECSIG"/><signal id="row1_SPECSIG"/></pterm><pterm id="FB1_55"><signal id="column7_SPECSIG"/><signal id="column6_SPECSIG" negated="ON"/><signal id="column5_SPECSIG"/><signal id="column4_SPECSIG"/><signal id="column3_SPECSIG"/><signal id="column2_SPECSIG"/><signal id="column1_SPECSIG"/><signal id="column0_SPECSIG"/></pterm></PAL><bct id="FB1_bct4"><eq_pterm ptindx="FB1_4"/></bct><equation id="row0_SPECSIG" regUse="DEFFS_SPECSIG"><d2><eq_pterm ptindx="FB1_0"/></d2><clk><fastsig signal="clk"/></clk><ce><eq_pterm ptindx="FB1_10"/></ce><prld ptindx="VCC"/></equation><equation id="row1_SPECSIG" regUse="DEFFS_SPECSIG"><d2><eq_pterm ptindx="FB1_1"/></d2><clk><fastsig signal="clk"/></clk><ce><eq_pterm ptindx="FB1_10"/></ce><prld ptindx="VCC"/></equation><equation id="row2_SPECSIG" regUse="DEFFS_SPECSIG"><d2><eq_pterm ptindx="FB1_2"/></d2><clk><fastsig signal="clk"/></clk><ce><eq_pterm ptindx="FB1_10"/></ce><prld ptindx="VCC"/></equation><equation id="row3_SPECSIG" regUse="DEFFS_SPECSIG"><d2><eq_pterm ptindx="FB1_3"/></d2><clk><fastsig signal="clk"/></clk><ce><eq_pterm ptindx="FB1_10"/></ce><prld ptindx="VCC"/></equation><equation id="row4_SPECSIG" regUse="DEFFS_SPECSIG"><d2><eq_pterm ptindx="FB1_5"/></d2><clk><fastsig signal="clk"/></clk><ce><eq_pterm ptindx="FB1_10"/></ce><prld ptindx="VCC"/></equation><equation id="row5_SPECSIG" regUse="DEFFS_SPECSIG"><d2><eq_pterm ptindx="FB1_6"/></d2><clk><fastsig signal="clk"/></clk><ce><eq_pterm ptindx="FB1_10"/></ce><prld ptindx="VCC"/></equation><equation id="row6_SPECSIG" regUse="DEFFS_SPECSIG"><d2><eq_pterm ptindx="FB1_7"/></d2><clk><fastsig signal="clk"/></clk><ce><eq_pterm ptindx="FB1_10"/></ce><prld ptindx="VCC"/></equation><equation id="row7_SPECSIG" regUse="DEFF"><d2><eq_pterm ptindx="FB1_8"/></d2><clk><fastsig signal="clk"/></clk><ce><eq_pterm ptindx="FB1_10"/></ce><prld ptindx="GND"/></equation><equation id="out0_SPECSIG"><d2><eq_pterm ptindx="FB1_9"/><eq_pterm ptindx="FB1_10"/></d2></equation><equation id="outreg2_SPECSIG" regUse="LATCH"><d2><eq_pterm ptindx="FB1_32"/><eq_pterm ptindx="FB1_24"/><eq_pterm ptindx="FB1_23"/><eq_pterm ptindx="FB1_21"/></d2><clk negated="ON"><eq_pterm ptindx="FB1_4"/></clk><prld ptindx="GND"/></equation><equation id="outreg1_SPECSIG" regUse="LATCH"><d2><eq_pterm ptindx="FB1_32"/><eq_pterm ptindx="FB1_27"/><eq_pterm ptindx="FB1_26"/><eq_pterm ptindx="FB1_21"/></d2><clk negated="ON"><eq_pterm ptindx="FB1_4"/></clk><prld ptindx="GND"/></equation><equation id="outreg0_SPECSIG" regUse="LATCH"><d2><eq_pterm ptindx="FB1_29"/><eq_pterm ptindx="FB1_26"/><eq_pterm ptindx="FB1_23"/><eq_pterm ptindx="FB1_21"/></d2><clk negated="ON"><eq_pterm ptindx="FB1_4"/></clk><prld ptindx="GND"/></equation><equation id="_n010237"><d2><eq_pterm ptindx="FB1_30"/><eq_pterm ptindx="FB1_29"/><eq_pterm ptindx="FB1_27"/><eq_pterm ptindx="FB1_26"/><eq_pterm ptindx="FB1_24"/><eq_pterm ptindx="FB1_23"/><eq_pterm ptindx="FB1_21"/></d2></equation><equation id="_n009837"><d2><eq_pterm ptindx="FB1_17"/><eq_pterm ptindx="FB1_12"/><eq_pterm ptindx="FB1_20"/><eq_pterm ptindx="FB1_15"/><eq_pterm ptindx="FB1_14"/><eq_pterm ptindx="FB1_18"/><eq_pterm ptindx="FB1_11"/></d2></equation><equation id="N_PZ_98"><d1><eq_pterm ptindx="FB1_52"/></d1></equation><equation id="N_PZ_96"><d1><eq_pterm ptindx="FB1_55"/></d1></equation></fblock><fblock id="FB2" pinUse="6"><macrocell id="FB2_MC1" pin="FB2_MC1_PING1" sigUse="9" signal="out1_SPECSIG"><eq_pterm ptindx="FB2_1"/><eq_pterm ptindx="FB2_0"/></macrocell><macrocell id="FB2_MC2" pin="FB2_MC2_PINF3" sigUse="9" signal="out2_SPECSIG"><eq_pterm ptindx="FB2_2"/><eq_pterm ptindx="FB2_0"/></macrocell><macrocell id="FB2_MC3" pin="FB2_MC3_PINH1" sigUse="9" signal="out3_SPECSIG"><eq_pterm ptindx="FB2_3"/><eq_pterm ptindx="FB2_0"/></macrocell><macrocell id="FB2_MC4" pin="FB2_MC4_PING3" sigUse="9" signal="out4_SPECSIG"><eq_pterm ptindx="FB2_5"/><eq_pterm ptindx="FB2_0"/></macrocell><macrocell id="FB2_MC5" pin="FB2_MC5_PINJ1"/><macrocell id="FB2_MC6" pin="FB2_MC6_PINK1" sigUse="9" signal="out5_SPECSIG"><eq_pterm ptindx="FB2_6"/><eq_pterm ptindx="FB2_0"/></macrocell><macrocell id="FB2_MC7" pin="FB2_MC7_PINK2"/><macrocell id="FB2_MC8" pin="FB2_MC8_PINK3"/><macrocell id="FB2_MC9" pin="FB2_MC9_PINH3"/><macrocell id="FB2_MC10" pin="FB2_MC10_PINK5"/><macrocell id="FB2_MC11" pin="FB2_MC11_PINH5"/><macrocell id="FB2_MC12" pin="FB2_MC12_PINH8"/><macrocell id="FB2_MC13" pin="FB2_MC13_PINK8"/><macrocell id="FB2_MC14" pin="FB2_MC14_PINH10" sigUse="10" signal="outreg5_SPECSIG"><eq_pterm ptindx="FB2_12"/><eq_pterm ptindx="FB2_10"/><eq_pterm ptindx="FB2_7"/><eq_pterm ptindx="FB2_13"/></macrocell><macrocell id="FB2_MC15" pin="FB2_MC15_PING10" sigUse="10" signal="outreg4_SPECSIG"><eq_pterm ptindx="FB2_12"/><eq_pterm ptindx="FB2_10"/><eq_pterm ptindx="FB2_9"/><eq_pterm ptindx="FB2_11"/></macrocell><macrocell id="FB2_MC16" pin="FB2_MC16_PINF10" sigUse="10" signal="outreg3_SPECSIG"><eq_pterm ptindx="FB2_8"/><eq_pterm ptindx="FB2_10"/><eq_pterm ptindx="FB2_7"/><eq_pterm ptindx="FB2_9"/></macrocell><fbinput id="FB2_I1" signal="N_PZ_98"/><fbinput id="FB2_I2" signal="_n009837"/><fbinput id="FB2_I3" signal="column0_SPECSIG"/><fbinput id="FB2_I4" signal="column1_SPECSIG"/><fbinput id="FB2_I5" signal="column2_SPECSIG"/><fbinput id="FB2_I6" signal="column3_SPECSIG"/><fbinput id="FB2_I7" signal="column4_SPECSIG"/><fbinput id="FB2_I8" signal="column5_SPECSIG"/><fbinput id="FB2_I9" signal="column6_SPECSIG"/><fbinput id="FB2_I10" signal="column7_SPECSIG"/><fbinput id="FB2_I11" signal="outreg1_SPECSIG"/><fbinput id="FB2_I12" signal="outreg2_SPECSIG"/><fbinput id="FB2_I13" signal="outreg3_SPECSIG"/><fbinput id="FB2_I14" signal="outreg4_SPECSIG"/><fbinput id="FB2_I15" signal="outreg5_SPECSIG"/><fbinput id="FB2_I16" signal="row0_SPECSIG"/><fbinput id="FB2_I17" signal="row1_SPECSIG"/><fbinput id="FB2_I18" signal="row2_SPECSIG"/><fbinput id="FB2_I19" signal="row3_SPECSIG"/><fbinput id="FB2_I20" signal="row4_SPECSIG"/><fbinput id="FB2_I21" signal="row5_SPECSIG"/><fbinput id="FB2_I22" signal="row6_SPECSIG"/><fbinput id="FB2_I23" signal="row7_SPECSIG"/><PAL><pterm id="FB2_0"><signal id="column7_SPECSIG"/><signal id="column6_SPECSIG"/><signal id="column5_SPECSIG"/><signal id="column4_SPECSIG"/><signal id="column3_SPECSIG"/><signal id="column2_SPECSIG"/><signal id="column1_SPECSIG"/><signal id="column0_SPECSIG"/></pterm><pterm id="FB2_1"><signal id="outreg1_SPECSIG"/></pterm><pterm id="FB2_2"><signal id="outreg2_SPECSIG"/></pterm><pterm id="FB2_3"><signal id="outreg3_SPECSIG"/></pterm><pterm id="FB2_4"><signal id="_n009837" negated="ON"/><signal id="N_PZ_98" negated="ON"/></pterm><pterm id="FB2_5"><signal id="outreg4_SPECSIG"/></pterm><pterm id="FB2_6"><signal id="outreg5_SPECSIG"/></pterm><pterm id="FB2_7"><signal id="row2_SPECSIG"/><signal id="row3_SPECSIG"/><signal id="row4_SPECSIG"/><signal id="row5_SPECSIG" negated="ON"/><signal id="row6_SPECSIG"/><signal id="row7_SPECSIG"/><signal id="row0_SPECSIG"/><signal id="row1_SPECSIG"/></pterm><pterm id="FB2_8"><signal id="row2_SPECSIG"/><signal id="row3_SPECSIG"/><signal id="row4_SPECSIG"/><signal id="row5_SPECSIG"/><signal id="row6_SPECSIG"/><signal id="row7_SPECSIG"/><signal id="row0_SPECSIG"/><signal id="row1_SPECSIG" negated="ON"/></pterm><pterm id="FB2_9"><signal id="row2_SPECSIG"/><signal id="row3_SPECSIG" negated="ON"/><signal id="row4_SPECSIG"/><signal id="row5_SPECSIG"/><signal id="row6_SPECSIG"/><signal id="row7_SPECSIG"/><signal id="row0_SPECSIG"/><signal id="row1_SPECSIG"/></pterm><pterm id="FB2_10"><signal id="row2_SPECSIG"/><signal id="row3_SPECSIG"/><signal id="row4_SPECSIG"/><signal id="row5_SPECSIG"/><signal id="row6_SPECSIG"/><signal id="row7_SPECSIG" negated="ON"/><signal id="row0_SPECSIG"/><signal id="row1_SPECSIG"/></pterm><pterm id="FB2_11"><signal id="row2_SPECSIG" negated="ON"/><signal id="row3_SPECSIG"/><signal id="row4_SPECSIG"/><signal id="row5_SPECSIG"/><signal id="row6_SPECSIG"/><signal id="row7_SPECSIG"/><signal id="row0_SPECSIG"/><signal id="row1_SPECSIG"/></pterm><pterm id="FB2_12"><signal id="N_PZ_98"/></pterm><pterm id="FB2_13"><signal id="row2_SPECSIG"/><signal id="row3_SPECSIG"/><signal id="row4_SPECSIG" negated="ON"/><signal id="row5_SPECSIG"/><signal id="row6_SPECSIG"/><signal id="row7_SPECSIG"/><signal id="row0_SPECSIG"/><signal id="row1_SPECSIG"/></pterm></PAL><bct id="FB2_bct4"><eq_pterm ptindx="FB2_4"/></bct><equation id="out1_SPECSIG"><d2><eq_pterm ptindx="FB2_1"/><eq_pterm ptindx="FB2_0"/></d2></equation><equation id="out2_SPECSIG"><d2><eq_pterm ptindx="FB2_2"/><eq_pterm ptindx="FB2_0"/></d2></equation><equation id="out3_SPECSIG"><d2><eq_pterm ptindx="FB2_3"/><eq_pterm ptindx="FB2_0"/></d2></equation><equation id="out4_SPECSIG"><d2><eq_pterm ptindx="FB2_5"/><eq_pterm ptindx="FB2_0"/></d2></equation><equation id="out5_SPECSIG"><d2><eq_pterm ptindx="FB2_6"/><eq_pterm ptindx="FB2_0"/></d2></equation><equation id="outreg5_SPECSIG" regUse="LATCH"><d2><eq_pterm ptindx="FB2_12"/><eq_pterm ptindx="FB2_10"/><eq_pterm ptindx="FB2_7"/><eq_pterm ptindx="FB2_13"/></d2><clk negated="ON"><eq_pterm ptindx="FB2_4"/></clk><prld ptindx="GND"/></equation><equation id="outreg4_SPECSIG" regUse="LATCH"><d2><eq_pterm ptindx="FB2_12"/><eq_pterm ptindx="FB2_10"/><eq_pterm ptindx="FB2_9"/><eq_pterm ptindx="FB2_11"/></d2><clk negated="ON"><eq_pterm ptindx="FB2_4"/></clk><prld ptindx="GND"/></equation><equation id="outreg3_SPECSIG" regUse="LATCH"><d2><eq_pterm ptindx="FB2_8"/><eq_pterm ptindx="FB2_10"/><eq_pterm ptindx="FB2_7"/><eq_pterm ptindx="FB2_9"/></d2><clk negated="ON"><eq_pterm ptindx="FB2_4"/></clk><prld ptindx="GND"/></equation></fblock><vcc/><gnd/><compOpts loc="ON" part="xc2c32a-6-CP56" prld="LOW" slew="FAST" inreg="ON" iostd="LVCMOS18" mlopt="ON" gsropt="ON" gtsopt="ON" inputs="32" keepio="OFF" pterms="28" unused="PULLUP" exhaust="OFF" gclkopt="ON" wysiwyg="OFF" blkfanin="38" datagate="ON" ignoredg="OFF" ignorets="OFF" optimize="DENSITY" terminate="PULLUP"/><specSig value="column<0>" signal="column0_SPECSIG"/><specSig value="column<1>" signal="column1_SPECSIG"/><specSig value="column<2>" signal="column2_SPECSIG"/><specSig value="column<3>" signal="column3_SPECSIG"/><specSig value="column<4>" signal="column4_SPECSIG"/><specSig value="column<5>" signal="column5_SPECSIG"/><specSig value="column<6>" signal="column6_SPECSIG"/><specSig value="column<7>" signal="column7_SPECSIG"/><specSig value="row<0>" signal="row0_SPECSIG"/><specSig value="row<1>" signal="row1_SPECSIG"/><specSig value="row<2>" signal="row2_SPECSIG"/><specSig value="row<3>" signal="row3_SPECSIG"/><specSig value="row<4>" signal="row4_SPECSIG"/><specSig value="row<5>" signal="row5_SPECSIG"/><specSig value="row<6>" signal="row6_SPECSIG"/><specSig value="row<7>" signal="row7_SPECSIG"/><specSig value="out<0>" signal="out0_SPECSIG"/><specSig value="out<1>" signal="out1_SPECSIG"/><specSig value="out<2>" signal="out2_SPECSIG"/><specSig value="out<3>" signal="out3_SPECSIG"/><specSig value="out<4>" signal="out4_SPECSIG"/><specSig value="out<5>" signal="out5_SPECSIG"/><specSig value="(b)" signal="b_SPECSIG"/><specSig value="outreg<5>" signal="outreg5_SPECSIG"/><specSig value="outreg<4>" signal="outreg4_SPECSIG"/><specSig value="outreg<3>" signal="outreg3_SPECSIG"/><specSig value="outreg<2>" signal="outreg2_SPECSIG"/><specSig value="outreg<1>" signal="outreg1_SPECSIG"/><specSig value="outreg<0>" signal="outreg0_SPECSIG"/><specSig value="DEFF/S" signal="DEFFS_SPECSIG"/></document>
?? 快捷鍵說明
復制代碼
Ctrl + C
搜索代碼
Ctrl + F
全屏模式
F11
切換主題
Ctrl + Shift + D
顯示快捷鍵
?
增大字號
Ctrl + =
減小字號
Ctrl + -