?? data_mux.fit.rpt
字號:
; 5 ; 4 ; -- ; Q[0] ; output ; TTL ; ; N ;
; 6 ; 5 ; -- ; A4[3] ; input ; TTL ; ; N ;
; 7 ; 6 ; -- ; +TDI ; input ; TTL ; ; N ;
; 8 ; 7 ; -- ; Q[1] ; output ; TTL ; ; N ;
; 9 ; 8 ; -- ; A4[1] ; input ; TTL ; ; N ;
; 10 ; 9 ; -- ; GND ; gnd ; ; ; ;
; 11 ; 10 ; -- ; Q[3] ; output ; TTL ; ; N ;
; 12 ; 11 ; -- ; A1[2] ; input ; TTL ; ; N ;
; 13 ; 12 ; -- ; +TMS ; input ; TTL ; ; N ;
; 14 ; 13 ; -- ; Q[2] ; output ; TTL ; ; N ;
; 15 ; 14 ; -- ; VCC ; power ; ; ; ;
; 16 ; 15 ; -- ; A5[2] ; input ; TTL ; ; N ;
; 17 ; 16 ; -- ; A5[1] ; input ; TTL ; ; N ;
; 18 ; 17 ; -- ; A0[1] ; input ; TTL ; ; N ;
; 19 ; 18 ; -- ; A0[2] ; input ; TTL ; ; N ;
; 20 ; 19 ; -- ; A5[0] ; input ; TTL ; ; N ;
; 21 ; 20 ; -- ; disp_select[1] ; input ; TTL ; ; N ;
; 22 ; 21 ; -- ; GND ; gnd ; ; ; ;
; 23 ; 22 ; -- ; VCC ; power ; ; ; ;
; 24 ; 23 ; -- ; disp_select[2] ; input ; TTL ; ; N ;
; 25 ; 24 ; -- ; A0[3] ; input ; TTL ; ; N ;
; 26 ; 25 ; -- ; A3[3] ; input ; TTL ; ; N ;
; 27 ; 26 ; -- ; A3[2] ; input ; TTL ; ; N ;
; 28 ; 27 ; -- ; A3[1] ; input ; TTL ; ; N ;
; 29 ; 28 ; -- ; A0[0] ; input ; TTL ; ; N ;
; 30 ; 29 ; -- ; GND ; gnd ; ; ; ;
; 31 ; 30 ; -- ; A1[3] ; input ; TTL ; ; N ;
; 32 ; 31 ; -- ; +TCK ; input ; TTL ; ; N ;
; 33 ; 32 ; -- ; A5[3] ; input ; TTL ; ; N ;
; 34 ; 33 ; -- ; A1[1] ; input ; TTL ; ; N ;
; 35 ; 34 ; -- ; VCC ; power ; ; ; ;
; 36 ; 35 ; -- ; A4[0] ; input ; TTL ; ; N ;
; 37 ; 36 ; -- ; A1[0] ; input ; TTL ; ; N ;
; 38 ; 37 ; -- ; *TDO ; output ; TTL ; ; N ;
; 39 ; 38 ; -- ; A4[2] ; input ; TTL ; ; N ;
; 40 ; 39 ; -- ; A2[2] ; input ; TTL ; ; N ;
; 41 ; 40 ; -- ; RESERVED ; ; ; ; ;
; 42 ; 41 ; -- ; GND ; gnd ; ; ; ;
; 43 ; 42 ; -- ; A2[1] ; input ; TTL ; ; N ;
; 44 ; 43 ; -- ; disp_select[0] ; input ; TTL ; ; N ;
+----------+------------+----------+----------------+--------+--------------+---------+-----------------+
+--------------------------------------------------------------------------------------------------+
; I/O Standard ;
+--------------+------------+----------------------+-------------------+-------------------+-------+
; I/O Standard ; Input Vref ; Dedicated Input Pins ; Pins in I/O Bank1 ; Pins in I/O Bank2 ; Total ;
+--------------+------------+----------------------+-------------------+-------------------+-------+
; TTL ; - ; 4 ; 0 ; 0 ; 4 ;
+--------------+------------+----------------------+-------------------+-------------------+-------+
+------------------------------------------------------------------------------+
; Dedicated Inputs I/O ;
+----------------+-------+-------+-------+--------------+------------+---------+
; Name ; Pin # ; Type ; VCCIO ; I/O Standard ; Input Vref ; Current ;
+----------------+-------+-------+-------+--------------+------------+---------+
; A2[1] ; 43 ; Input ; -- ; TTL ; - ; 0 mA ;
; A2[3] ; 1 ; Input ; -- ; TTL ; - ; 0 mA ;
; A3[0] ; 2 ; Input ; -- ; TTL ; - ; 0 mA ;
; disp_select[0] ; 44 ; Input ; -- ; TTL ; - ; 0 mA ;
+----------------+-------+-------+-------+--------------+------------+---------+
+----------------------------------------------+
; Output Pin Default Load For Reported TCO ;
+--------------+------+------------------------+
; I/O Standard ; Load ; Termination Resistance ;
+--------------+------+------------------------+
; TTL ; 0 pF ; Not Available ;
+--------------+------+------------------------+
+----------------------------------------------------------------------+
; Fitter Resource Utilization by Entity ;
+----------------------------+------------+------+---------------------+
; Compilation Hierarchy Node ; Macrocells ; Pins ; Full Hierarchy Name ;
+----------------------------+------------+------+---------------------+
; |data_mux ; 8 ; 35 ; |data_mux ;
+----------------------------+------------+------+---------------------+
+---------------------------------+
; Non-Global High Fan-Out Signals ;
+----------------+----------------+
; Name ; Fan-Out ;
+----------------+----------------+
; disp_select[0] ; 8 ;
; disp_select[1] ; 8 ;
; disp_select[2] ; 8 ;
; A5[0] ; 1 ;
; A5[1] ; 1 ;
; A5[2] ; 1 ;
; A5[3] ; 1 ;
; A4[0] ; 1 ;
; A4[1] ; 1 ;
; A4[2] ; 1 ;
; A4[3] ; 1 ;
; A3[0] ; 1 ;
; A3[1] ; 1 ;
; A3[2] ; 1 ;
; A3[3] ; 1 ;
; A2[0] ; 1 ;
; A2[1] ; 1 ;
; A2[2] ; 1 ;
; A2[3] ; 1 ;
; A1[0] ; 1 ;
; A1[1] ; 1 ;
; A1[2] ; 1 ;
; A1[3] ; 1 ;
; A0[0] ; 1 ;
; A0[1] ; 1 ;
; A0[2] ; 1 ;
; A0[3] ; 1 ;
; Select~1552 ; 1 ;
; Select~1550 ; 1 ;
; Select~1548 ; 1 ;
; Select~1546 ; 1 ;
; Select~1545 ; 1 ;
; Select~1539 ; 1 ;
; Select~1533 ; 1 ;
; Select~1527 ; 1 ;
+----------------+----------------+
+-----------------------------------------------+
; Interconnect Usage Summary ;
+----------------------------+------------------+
; Interconnect Resource Type ; Usage ;
+----------------------------+------------------+
; Output enables ; 0 / 6 ( 0 % ) ;
; PIA buffers ; 27 / 72 ( 37 % ) ;
+----------------------------+------------------+
+----------------------------------------------------------------------+
; LAB Macrocells ;
+----------------------------------------+-----------------------------+
; Number of Macrocells (Average = 4.00) ; Number of LABs (Total = 1) ;
+----------------------------------------+-----------------------------+
; 0 ; 1 ;
; 1 ; 0 ;
; 2 ; 0 ;
; 3 ; 0 ;
; 4 ; 0 ;
; 5 ; 0 ;
; 6 ; 0 ;
; 7 ; 0 ;
; 8 ; 1 ;
+----------------------------------------+-----------------------------+
+---------------------------------------------------------+
; Parallel Expander ;
+--------------------------+------------------------------+
; Parallel Expander Length ; Number of Parallel Expanders ;
+--------------------------+------------------------------+
; 0 ; 0 ;
; 1 ; 4 ;
+--------------------------+------------------------------+
+---------------------------------------------------------------------------------------------------------------------------------+
; Logic Cell Interconnection ;
+-----+------------+------------------------------------------------------------------------------------------------+-------------+
; LAB ; Logic Cell ; Input ; Output ;
+-----+------------+------------------------------------------------------------------------------------------------+-------------+
; A ; LC7 ; Select~1546, A2[3], disp_select[0], disp_select[1], disp_select[2], A5[3], A4[3], A0[3], A1[3] ; Q[3] ;
; A ; LC10 ; Select~1548, A2[2], disp_select[1], disp_select[2], disp_select[0], A5[2], A3[2], A0[2], A1[2] ; Q[2] ;
; A ; LC5 ; Select~1550, A2[1], disp_select[1], disp_select[2], disp_select[0], A5[1], A4[1], A0[1], A1[1] ; Q[1] ;
; A ; LC2 ; Select~1552, A2[0], disp_select[1], disp_select[2], disp_select[0], A5[0], A3[0], A0[0], A1[0] ; Q[0] ;
; A ; LC6 ; A3[3], disp_select[0], disp_select[1], disp_select[2] ; Select~1527 ;
; A ; LC9 ; A4[2], disp_select[1], disp_select[2], disp_select[0] ; Select~1533 ;
; A ; LC4 ; A3[1], disp_select[1], disp_select[2], disp_select[0] ; Select~1539 ;
; A ; LC1 ; A4[0], disp_select[1], disp_select[2], disp_select[0] ; Select~1545 ;
+-----+------------+------------------------------------------------------------------------------------------------+-------------+
+-----------------+
; Fitter Messages ;
+-----------------+
Info: *******************************************************************
Info: Running Quartus II Fitter
Info: Version 4.2 Build 157 12/07/2004 SJ Full Version
Info: Processing started: Mon Jul 17 22:48:42 2006
Info: Command: quartus_fit --import_settings_files=off --export_settings_files=off data_mux -c data_mux
Info: Automatically selected device EPM7032SLC44-5 for design data_mux
Info: Quartus II Fitter was successful. 0 errors, 0 warnings
Info: Processing ended: Mon Jul 17 22:48:42 2006
Info: Elapsed time: 00:00:01
?? 快捷鍵說明
復制代碼
Ctrl + C
搜索代碼
Ctrl + F
全屏模式
F11
切換主題
Ctrl + Shift + D
顯示快捷鍵
?
增大字號
Ctrl + =
減小字號
Ctrl + -