?? fdiv.v
字號:
module fdiv(
Reset,
Clock_8MHz,
F_65536Hz,
F_1Hz
);
output F_65536Hz;
output F_1Hz;
input Reset;
input Clock_8MHz;
reg [22:0] CNT;
//全局時鐘經(jīng)過100分頻后得到65536Hz時鐘信號
always @(posedge Clock_8MHz)
begin
if(Reset == 1'b1)
CNT <= 23'b0;
else
begin
if(CNT < 23'b1111) //仿真中的分頻值
//if(CNT < 23'b11111111111111111111111) //實際中的分頻值
CNT <= CNT + 23'b1;
else
CNT <= 23'b0;
end
end
//以下是仿真中采用的值
assign F_65536Hz = CNT[1];
assign F_1Hz = CNT[3];
/*以下是實際系統(tǒng)的值*/
//assign F_65536Hz = CNT[6];
//assign F_1Hz = CNT[23];
endmodule
?? 快捷鍵說明
復(fù)制代碼
Ctrl + C
搜索代碼
Ctrl + F
全屏模式
F11
切換主題
Ctrl + Shift + D
顯示快捷鍵
?
增大字號
Ctrl + =
減小字號
Ctrl + -