亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? main.map.rpt

?? 采用Verilog HDL語言編寫的步進電機位置系統
?? RPT
?? 第 1 頁 / 共 2 頁
字號:
Analysis & Synthesis report for main
Wed Aug 02 16:41:20 2006
Version 4.2 Build 157 12/07/2004 SJ Full Version


---------------------
; Table of Contents ;
---------------------
  1. Legal Notice
  2. Analysis & Synthesis Summary
  3. Analysis & Synthesis Settings
  4. Hierarchy
  5. User-Specified and Inferred Latches
  6. General Register Statistics
  7. WYSIWYG Cells
  8. Analysis & Synthesis Resource Utilization by Entity
  9. Analysis & Synthesis Equations
 10. Analysis & Synthesis Source Files Read
 11. Analysis & Synthesis Resource Usage Summary
 12. Analysis & Synthesis Messages



----------------
; Legal Notice ;
----------------
Copyright (C) 1991-2004 Altera Corporation
Any  megafunction  design,  and related netlist (encrypted  or  decrypted),
support information,  device programming or simulation file,  and any other
associated  documentation or information  provided by  Altera  or a partner
under  Altera's   Megafunction   Partnership   Program  may  be  used  only
to program  PLD  devices (but not masked  PLD  devices) from  Altera.   Any
other  use  of such  megafunction  design,  netlist,  support  information,
device programming or simulation file,  or any other  related documentation
or information  is prohibited  for  any  other purpose,  including, but not
limited to  modification,  reverse engineering,  de-compiling, or use  with
any other  silicon devices,  unless such use is  explicitly  licensed under
a separate agreement with  Altera  or a megafunction partner.  Title to the
intellectual property,  including patents,  copyrights,  trademarks,  trade
secrets,  or maskworks,  embodied in any such megafunction design, netlist,
support  information,  device programming or simulation file,  or any other
related documentation or information provided by  Altera  or a megafunction
partner, remains with Altera, the megafunction partner, or their respective
licensors. No other licenses, including any licenses needed under any third
party's intellectual property, are provided herein.



+------------------------------------------------------------------------+
; Analysis & Synthesis Summary                                           ;
+-----------------------------+------------------------------------------+
; Analysis & Synthesis Status ; Successful - Wed Aug 02 16:41:20 2006    ;
; Quartus II Version          ; 4.2 Build 157 12/07/2004 SJ Full Version ;
; Revision Name               ; main                                     ;
; Top-level Entity Name       ; main                                     ;
; Family                      ; ACEX1K                                   ;
; Total logic elements        ; 212                                      ;
; Total pins                  ; 60                                       ;
; Total memory bits           ; 0                                        ;
; Total PLLs                  ; 0                                        ;
+-----------------------------+------------------------------------------+


+-------------------------------------------------------------------------------------+
; Analysis & Synthesis Settings                                                       ;
+------------------------------------------------------+--------------+---------------+
; Option                                               ; Setting      ; Default Value ;
+------------------------------------------------------+--------------+---------------+
; Family name                                          ; ACEX1K       ; Stratix       ;
; Use smart compilation                                ; Normal       ; Normal        ;
; Create Debugging Nodes for IP Cores                  ; off          ; off           ;
; Preserve fewer node names                            ; On           ; On            ;
; Disable OpenCore Plus hardware evaluation            ; Off          ; Off           ;
; Verilog Version                                      ; Verilog_2001 ; Verilog_2001  ;
; VHDL Version                                         ; VHDL93       ; VHDL93        ;
; Top-level entity name                                ; main         ; main          ;
; State Machine Processing                             ; Auto         ; Auto          ;
; Extract Verilog State Machines                       ; On           ; On            ;
; Extract VHDL State Machines                          ; On           ; On            ;
; NOT Gate Push-Back                                   ; On           ; On            ;
; Power-Up Don't Care                                  ; On           ; On            ;
; Remove Redundant Logic Cells                         ; Off          ; Off           ;
; Remove Duplicate Registers                           ; On           ; On            ;
; Ignore CARRY Buffers                                 ; Off          ; Off           ;
; Ignore CASCADE Buffers                               ; Off          ; Off           ;
; Ignore GLOBAL Buffers                                ; Off          ; Off           ;
; Ignore ROW GLOBAL Buffers                            ; Off          ; Off           ;
; Ignore LCELL Buffers                                 ; Off          ; Off           ;
; Ignore SOFT Buffers                                  ; On           ; On            ;
; Limit AHDL Integers to 32 Bits                       ; Off          ; Off           ;
; Auto Implement in ROM                                ; Off          ; Off           ;
; Optimization Technique -- FLEX 10K/10KE/10KA/ACEX 1K ; Area         ; Area          ;
; Carry Chain Length -- FLEX 10K                       ; 32           ; 32            ;
; Cascade Chain Length                                 ; 2            ; 2             ;
; Auto Carry Chains                                    ; On           ; On            ;
; Auto Open-Drain Pins                                 ; On           ; On            ;
; Remove Duplicate Logic                               ; On           ; On            ;
; Auto ROM Replacement                                 ; On           ; On            ;
; Auto RAM Replacement                                 ; On           ; On            ;
; Auto Clock Enable Replacement                        ; On           ; On            ;
; Auto Resource Sharing                                ; Off          ; Off           ;
; Allow Any RAM Size For Recognition                   ; Off          ; Off           ;
; Allow Any ROM Size For Recognition                   ; Off          ; Off           ;
+------------------------------------------------------+--------------+---------------+


+-----------+
; Hierarchy ;
+-----------+
main
 |-- fdiv:inst
      |-- lpm_counter:CNT_rtl_1
           |-- alt_counter_f10ke:wysi_counter
 |-- counter_16_bits:inst1
      |-- lpm_counter:counter_out_rtl_2
           |-- alt_counter_f10ke:wysi_counter
 |-- pulse_16:inst2
 |-- second_pulse_latch:inst3
      |-- lpm_add_sub:add_rtl_4
           |-- addcore:adder
                |-- a_csnbuffer:cout_node
                |-- a_csnbuffer:oflow_node
                |-- a_csnbuffer:result_node
           |-- altshift:carry_ext_latency_ffs
           |-- altshift:oflow_ext_latency_ffs
           |-- altshift:result_ext_latency_ffs
      |-- lpm_add_sub:add_rtl_5
           |-- addcore:adder
                |-- a_csnbuffer:cout_node
                |-- a_csnbuffer:oflow_node
                |-- a_csnbuffer:result_node
           |-- altshift:carry_ext_latency_ffs
           |-- altshift:oflow_ext_latency_ffs
           |-- altshift:result_ext_latency_ffs
 |-- pulse_sum:inst4
 |-- sum_control:inst5
      |-- lpm_add_sub:add_rtl_3
           |-- addcore:adder
                |-- a_csnbuffer:cout_node
                |-- a_csnbuffer:oflow_node
                |-- a_csnbuffer:result_node
           |-- altshift:carry_ext_latency_ffs
           |-- altshift:oflow_ext_latency_ffs
           |-- altshift:result_ext_latency_ffs
      |-- lpm_counter:step_counter_rtl_0
           |-- alt_counter_f10ke:wysi_counter


+----------------------------------------------------+
; User-Specified and Inferred Latches                ;
+-----------------------------------------------+----+
; Latch Name                                    ;    ;
+-----------------------------------------------+----+
; pulse_sum:inst4|pulse_1[14]                   ;    ;
; pulse_sum:inst4|pulse_1[13]                   ;    ;
; pulse_sum:inst4|pulse_1[12]                   ;    ;
; pulse_sum:inst4|pulse_1[11]                   ;    ;
; pulse_sum:inst4|pulse_1[10]                   ;    ;
; pulse_sum:inst4|pulse_1[9]                    ;    ;
; pulse_sum:inst4|pulse_1[8]                    ;    ;
; pulse_sum:inst4|pulse_1[7]                    ;    ;
; pulse_sum:inst4|pulse_1[6]                    ;    ;
; pulse_sum:inst4|pulse_1[5]                    ;    ;
; pulse_sum:inst4|pulse_1[4]                    ;    ;
; pulse_sum:inst4|pulse_1[3]                    ;    ;
; pulse_sum:inst4|pulse_1[2]                    ;    ;
; pulse_sum:inst4|pulse_1[1]                    ;    ;
; pulse_sum:inst4|pulse_1[0]                    ;    ;
; Number of user-specified and inferred latches ; 15 ;
+-----------------------------------------------+----+


+------------------------------------------------------+
; General Register Statistics                          ;
+----------------------------------------------+-------+
; Statistic                                    ; Value ;
+----------------------------------------------+-------+
; Total registers                              ; 79    ;
; Number of registers using Synchronous Clear  ; 63    ;
; Number of registers using Synchronous Load   ; 0     ;
; Number of registers using Asynchronous Clear ; 0     ;
; Number of registers using Asynchronous Load  ; 0     ;
; Number of registers using Clock Enable       ; 24    ;
; Number of registers using Output Enable      ; 0     ;
; Number of registers using Preset             ; 0     ;
+----------------------------------------------+-------+


?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
日韩欧美一区二区免费| 国产精品少妇自拍| 久久婷婷色综合| 国产区在线观看成人精品 | 久久婷婷国产综合精品青草 | 亚洲精品日日夜夜| 日日摸夜夜添夜夜添亚洲女人| 视频一区中文字幕国产| 麻豆一区二区在线| 不卡视频在线观看| 欧美三级日韩在线| 欧美精品一区二区不卡| 中文字幕在线观看一区二区| 亚洲高清免费一级二级三级| 久久精品国产秦先生| 91网页版在线| 日韩精品在线看片z| 亚洲素人一区二区| 日本aⅴ精品一区二区三区 | 久久久午夜电影| 亚洲在线免费播放| 欧美日韩国产综合久久| 日韩欧美一区在线| 国产精品国产三级国产三级人妇 | 欧美片网站yy| 久久久久久久免费视频了| 午夜久久久影院| 99免费精品在线观看| 欧美成人精精品一区二区频| 亚洲色大成网站www久久九九| 午夜视频一区二区三区| 成人精品视频一区二区三区| 欧美第一区第二区| 午夜精品国产更新| 91久久国产最好的精华液| 国产亚洲一本大道中文在线| 日韩av电影免费观看高清完整版在线观看| 成人污视频在线观看| 久久久综合视频| 国产乱人伦偷精品视频免下载| 欧美一区二区不卡视频| 亚洲成人免费在线| 欧美日韩亚洲综合在线 | 欧美撒尿777hd撒尿| 亚洲自拍偷拍网站| 欧美日韩亚洲综合一区二区三区| 亚洲乱码国产乱码精品精小说| 成人a级免费电影| 国产精品国产三级国产有无不卡| 成人黄色在线视频| 亚洲乱码国产乱码精品精小说| 91蜜桃婷婷狠狠久久综合9色| 亚洲人成伊人成综合网小说| 91色乱码一区二区三区| 夜色激情一区二区| 日韩午夜精品视频| 国产又黄又大久久| 日本精品视频一区二区三区| 中文字幕av一区二区三区高| 欧美日韩视频一区二区| www.欧美日韩| 一区二区三区免费| 欧美午夜精品一区二区蜜桃 | 亚洲mv大片欧洲mv大片精品| 97精品国产露脸对白| 国产精品二区一区二区aⅴ污介绍| 国产精品一区一区三区| 亚洲一区二区三区四区在线免费观看 | 亚洲美女免费视频| 久久久久久久久久美女| 欧美一区二区三区公司| 一本久久a久久免费精品不卡| 国产91精品免费| 国产精品一二三区在线| 国产一区二区91| 国产精品一区免费在线观看| 日本大胆欧美人术艺术动态| 亚洲午夜激情av| 亚洲乱码国产乱码精品精可以看| 欧美精品一区二区久久婷婷| 在线亚洲一区观看| 色激情天天射综合网| 国产精品66部| 国产美女精品在线| 另类调教123区| 日韩1区2区3区| 麻豆精品一区二区av白丝在线| 一区二区三区电影在线播| 亚洲国产高清aⅴ视频| 亚洲国产精品成人综合色在线婷婷 | 精品国产区一区| 欧美一区二区视频免费观看| 91国产精品成人| 欧美在线观看禁18| 欧美视频中文字幕| 色先锋久久av资源部| 色婷婷综合在线| 欧美日韩在线播放一区| 欧美亚洲一区二区在线观看| 色哟哟在线观看一区二区三区| 日韩一区二区三区电影| 欧美视频精品在线观看| 9191成人精品久久| 精品少妇一区二区| 亚洲图片另类小说| 日日嗨av一区二区三区四区| 老司机午夜精品| 国产乱码精品一品二品| eeuss鲁一区二区三区| 欧美视频一区二区三区| 欧美一区二区大片| 国产精品丝袜在线| 热久久免费视频| 国产不卡高清在线观看视频| 色88888久久久久久影院按摩| 欧美最猛黑人xxxxx猛交| 91精品国产aⅴ一区二区| 久久九九99视频| 亚洲二区在线观看| 国产激情视频一区二区在线观看 | 亚洲成人一区二区在线观看| 日本不卡一二三| 色吊一区二区三区| 日韩精品一区二区三区四区视频 | 久久婷婷久久一区二区三区| 亚洲免费观看高清在线观看| 九九精品一区二区| 欧美性猛片xxxx免费看久爱| 国产精品理伦片| 激情欧美日韩一区二区| 精品剧情v国产在线观看在线| 日韩av不卡一区二区| 91精品蜜臀在线一区尤物| 蜜桃视频在线观看一区二区| 日韩美一区二区三区| 国产精品99精品久久免费| 久久综合九色综合97婷婷| 免费成人在线网站| 欧美精品在线观看一区二区| 一区二区三区资源| 91麻豆免费观看| 中文字幕中文字幕在线一区| 国产99精品国产| 日本一区二区三区国色天香| 精品一区二区三区香蕉蜜桃| 欧美丝袜丝交足nylons图片| 一区二区在线免费观看| 色偷偷久久人人79超碰人人澡| 亚洲另类色综合网站| 91丨porny丨国产入口| 亚洲视频一区二区免费在线观看| 成人福利在线看| 亚洲精品你懂的| 欧美人xxxx| 国产真实乱偷精品视频免| 欧美xfplay| av午夜精品一区二区三区| 亚洲欧美偷拍卡通变态| 在线免费观看日本欧美| 波多野洁衣一区| 欧美三级电影网| 国产在线精品一区二区| 香蕉影视欧美成人| 国产精品午夜在线| 欧美午夜电影在线播放| 视频一区二区国产| 91黄视频在线| 亚洲无人区一区| 91精品福利在线一区二区三区 | 国产一区二区三区精品视频| 亚洲国产精品高清| 日韩一二三区不卡| 欧美亚洲免费在线一区| 成人午夜短视频| 精品一区二区久久久| 一区二区三区蜜桃| 国产精品美女久久久久久2018| 日韩你懂的在线播放| 在线成人免费视频| 91豆麻精品91久久久久久| 成人午夜碰碰视频| 国产乱国产乱300精品| 国产尤物一区二区| 久久国产乱子精品免费女| 日本不卡123| 免费三级欧美电影| 日韩欧美第一区| 欧洲精品中文字幕| 一区二区久久久久久| 欧美偷拍一区二区| 夜夜精品视频一区二区| 欧美精品久久一区| 日本欧美一区二区| 国产欧美一区二区精品久导航| 国模大尺度一区二区三区| 久久久99久久| 在线观看网站黄不卡| 日韩精品国产欧美| 久久久99精品久久| 成人午夜av电影|