亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? 9_mvl7_types.vhd

?? 該源碼為用VHDL(硬件描述語言)編寫的100個實例的源代碼
?? VHD
?? 第 1 頁 / 共 3 頁
字號:
		alias RV: MVL7_VECTOR (R'length-1 downto 0) is R;
		variable result: MVL7_VECTOR (L'length-1 downto 0);
--synopsys synthesis_on
	begin
--synopsys synthesis_off
		assert L'length = R'length;
		for i in result'range loop
			result (i) := tbl_NOT(tbl_OR(LV (i), RV (i)));
		end loop;
		return result;
--synopsys synthesis_on
	end "nor";


	function "xor" (L, R: MVL7_VECTOR) return MVL7_VECTOR is
	  -- pragma built_in SYN_XOR
--synopsys synthesis_off
		alias LV: MVL7_VECTOR (L'length-1 downto 0) is L;
		alias RV: MVL7_VECTOR (R'length-1 downto 0) is R;
		variable result: MVL7_VECTOR (L'length-1 downto 0);
--synopsys synthesis_on
	begin
--synopsys synthesis_off
		assert L'length = R'length;
		for i in result'range loop
			result (i) := tbl_XOR(LV (i), RV (i));
		end loop;
		return result;
--synopsys synthesis_on
	end "xor";


	function nxor (L, R: MVL7_VECTOR) return MVL7_VECTOR is
	  -- pragma built_in SYN_XNOR
--synopsys synthesis_off
		alias LV: MVL7_VECTOR (L'length-1 downto 0) is L;
		alias RV: MVL7_VECTOR (R'length-1 downto 0) is R;
		variable result: MVL7_VECTOR (L'length-1 downto 0);
--synopsys synthesis_on
	begin
--synopsys synthesis_off
		assert L'length = R'length;
		for i in result'range loop
			 result(i) := tbl_NOT(tbl_XOR(LV(i), RV(i)));
		end loop;
		return result;
--synopsys synthesis_on
	end nxor;


	function "not" (R: MVL7_VECTOR) return MVL7_VECTOR is
	  -- pragma built_in SYN_NOT
--synopsys synthesis_off
		alias RV: MVL7_VECTOR (R'length-1 downto 0) is R;
		variable result: MVL7_VECTOR (R'length-1 downto 0);
--synopsys synthesis_on
	begin
--synopsys synthesis_off
		for i in result'range loop
			result (i) := tbl_NOT( RV(i) );
		end loop;
		return result;
--synopsys synthesis_on
	end "not";


	function buf (R: MVL7_VECTOR) return MVL7_VECTOR is
	  -- pragma built_in SYN_BUF
--synopsys synthesis_off
		alias RV: MVL7_VECTOR (R'length-1 downto 0) is R;
		variable result: MVL7_VECTOR (R'length-1 downto 0);
--synopsys synthesis_on
	begin
--synopsys synthesis_off
		for i in result'range loop
		 	 result(i) := tbl_BUF( RV(i) );
		end loop;
		return result;
--synopsys synthesis_on
	end buf;




	-----------------------------------------------------------------------
	--
	-- resolution functions for wired signals 
	--
	-----------------------------------------------------------------------


	function WiredX (V: MVL7_VECTOR) return MVL7 is
	  -- pragma resolution_method three_state

		variable result: MVL7;
	begin
--synopsys synthesis_off
		result := 'Z';
		for i in V'range loop
			result := tbl_WIREDX(result, V(i));
			exit when result = 'X';		
		end loop;
		return result;
--synopsys synthesis_on
	end WiredX;

	function WiredOr (V: MVL7_VECTOR) return MVL7 is

		variable result: MVL7;
	begin
--synopsys synthesis_off
		result := 'Z';
		for i in V'range loop
			result := tbl_WIREDOr(result, V(i));
			exit when result = '1';		
		end loop;
		return result;
--synopsys synthesis_on
	end WiredOr;



-- synopsys synthesis_off

	-----------------------------------------------------------------------
	--
	-- conversion functions for driving various types
	--
	-----------------------------------------------------------------------



	function Drive (V: BusX) return MVL7_VECTOR is
	begin
		return MVL7_VECTOR(V);
	end Drive;




	function Drive (V: MVL7_VECTOR) return BusX is
	begin
		return BusX(V);
	end Drive;


	-----------------------------------------------------------------------
	--
	-- conversion functions for sensing various types
	--
	-- (the second argument allows the user to specify the value to
	--  be returned when the network is undriven)
	--
	-----------------------------------------------------------------------

	function Sense (V: MVL7; vZ: MVL7) return MVL7 is
	begin
		if V = 'Z' then
			return vZ;
		else
			return V;
		end if;
	end Sense;


	function Sense (V: MVL7_VECTOR; vZ: MVL7) return MVL7_VECTOR is
		alias Value: MVL7_VECTOR (V'length-1 downto 0) is V;
		variable Result: MVL7_VECTOR (V'length-1 downto 0);
	begin
		for i in Value'range loop
			if ( Value(i) = 'Z' ) then
				Result(i) := vZ;
			else
				Result(i) := Value(i);
			end if;
		end loop;
		return Result;
	end Sense;


	function Sense (V: BusX; vZ: MVL7) return MVL7_VECTOR is
		alias Value: BusX (V'length-1 downto 0) is V;
		variable Result: MVL7_VECTOR (V'length-1 downto 0);
	begin
		for i in Value'range loop
			if ( Value(i) = 'Z' ) then
				Result(i) := vZ;
			else
				Result(i) := Value(i);
			end if;
		end loop;
		return Result;
	end Sense;

-- synopsys synthesis_on

	-----------------------------------------------------------------------
	--
	--	Function: BVtoMVL7V
	--
	--	Purpose: Conversion function from BIT_VECTOR to MVL7_VECTOR
	--
	--	Mapping:	0 --> 0
	--			1 --> 1
	--
	-----------------------------------------------------------------------

	function BVtoMVL7V (V: BIT_VECTOR) return MVL7_VECTOR is
	  -- pragma built_in SYN_FEED_THRU
--synopsys synthesis_off
		alias Value: BIT_VECTOR (V'length-1 downto 0) is V;
		variable Result: MVL7_VECTOR (V'length-1 downto 0);
--synopsys synthesis_on
	begin
--synopsys synthesis_off
		for i in Value'range loop
			if ( Value(i) = '0' ) then
				Result(i) := '0';
			else
				Result(i) := '1';
			end if;
		end loop;
		return Result;
--synopsys synthesis_on
	end BVtoMVL7V;



	-----------------------------------------------------------------------
	--
	--	Function: MVL7VtoBV
	--
	--	Purpose: Conversion function from MVL7_VECTOR to BIT_VECTOR
	--
	--	Mapping:	0, L --> 0
	--			1, H --> 1
	--			X --> vX if Xflag is TRUE
	--			X --> 0  if Xflag is FALSE
	--			Z --> vZ if Zflag is TRUE
	--			Z --> 0  if Zflag is FALSE
	--
	-----------------------------------------------------------------------

	function MVL7VtoBV (V: MVL7_VECTOR
--synopsys synthesis_off
		; vX, vZ: BIT := '0'; Xflag, Zflag: BOOLEAN := FALSE
--synopsys synthesis_on
			   ) return BIT_VECTOR is
	  -- pragma built_in SYN_FEED_THRU
--synopsys synthesis_off
		alias Value: MVL7_VECTOR (V'length-1 downto 0) is V;
		variable Result: BIT_VECTOR (V'length-1 downto 0);
--synopsys synthesis_on
	begin
--synopsys synthesis_off
		for i in Value'range loop
			case Value(i) is
				when '0' | 'L' =>
					Result(i) := '0';
				when '1' | 'H' =>
					Result(i) := '1';
				when 'X' | 'W' =>
					if ( Xflag ) then
						Result(i) := vX;
					else
						Result(i) := '0';
				 		assert FALSE
					 	    report "MVL7VtoBV: X --> 0"
					 	    severity WARNING;
					end if;
				when others =>
					if ( Zflag ) then
						Result(i) := vZ;
					else
						Result(i) := '0';
						assert FALSE
						    report "MVL7VtoBV: Z --> 0"
						    severity WARNING;
					end if;
			end case;
		end loop;
		return Result;
--synopsys synthesis_on
	end MVL7VtoBV;



	-----------------------------------------------------------------------
	--
	--	Function: BITtoMVL7
	--
	--	Purpose: Conversion function from BIT to MVL7
	--
	--	Mapping:	0 --> 0
	--			1 --> 1
	--
	-----------------------------------------------------------------------

	function BITtoMVL7 (V: BIT) return MVL7 is
		variable Result: MVL7;
	  -- pragma built_in SYN_FEED_THRU
	begin
		if ( V = '0' ) then
			Result := '0';
		else
			Result := '1';
		end if;
		return Result;
	end BITtoMVL7;




	-----------------------------------------------------------------------
	--
	--	Function: MVL7toBIT
	--
	--	Purpose: Conversion function from MVL7 to BIT
	--
	--	Mapping:	0, L --> 0
	--			1, H --> 1
	--			X --> vX if Xflag is TRUE
	--			X --> 0  if Xflag is FALSE
	--			Z --> vZ if Zflag is TRUE
	--			Z --> 0  if Zflag is FALSE
	--
	-----------------------------------------------------------------------

	function MVL7toBIT (V: MVL7
--synopsys synthesis_off
		; vX, vZ: BIT := '0'; Xflag, Zflag: BOOLEAN := FALSE
--synopsys synthesis_on
			   ) return BIT is
	  -- pragma built_in SYN_FEED_THRU
		variable Result: BIT;
	begin
--synopsys synthesis_off
		case V is
			when '0' | 'L' =>
				Result := '0';
			when '1' | 'H' =>
				Result := '1';
			when 'X' | 'W' =>
				if ( Xflag ) then
					Result := vX;
				else
					Result := '0';
			 		assert FALSE
				 	    report "MVL7toBIT: X --> 0"
				 	    severity WARNING;
				end if;
			when others =>
				if ( Zflag ) then
					Result := vZ;
				else
					Result := '0';
					assert FALSE
					    report "MVL7toBIT: Z --> 0"
					    severity WARNING;
				end if;
		end case;
		return Result;
--synopsys synthesis_on
	end MVL7toBIT;

end TYPES;

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
老鸭窝一区二区久久精品| 成人黄色软件下载| 国产a视频精品免费观看| 久久99精品网久久| 丝袜美腿亚洲一区二区图片| 亚洲www啪成人一区二区麻豆| 91免费版在线| 欧美精品日韩一本| 欧洲精品在线观看| 欧美探花视频资源| 日韩av成人高清| 国产精品久久久久久妇女6080| 日一区二区三区| 成人免费精品视频| 成人av免费观看| 成人国产精品免费观看视频| 99热在这里有精品免费| 99国产精品视频免费观看| 99久久精品费精品国产一区二区| 91美女视频网站| 欧美日韩一级黄| 欧美一级在线免费| 亚洲精品一区二区三区99| 久久综合狠狠综合久久激情| 国产欧美日韩在线看| 国产精品久久久久四虎| 亚洲色图丝袜美腿| 一区二区免费视频| 日韩国产欧美在线播放| 国产综合色视频| 99热精品国产| 欧美日韩亚洲综合在线| 精品久久久久久久久久久久久久久久久 | 日韩一区二区三区四区五区六区| 日韩欧美亚洲一区二区| 国产天堂亚洲国产碰碰| 亚洲免费在线观看视频| 亚洲第一精品在线| 精品一区二区在线观看| 成人18视频在线播放| 欧美日韩精品系列| 久久综合丝袜日本网| 亚洲黄色性网站| 免费av成人在线| 福利一区在线观看| 欧美日韩一区二区三区免费看| 久久亚洲精品小早川怜子| 亚洲女人的天堂| 另类调教123区| 91亚洲精品久久久蜜桃| 精品少妇一区二区三区免费观看| 亚洲精品福利视频网站| 麻豆国产一区二区| 国产精品萝li| 国产69精品久久久久777| 国产一区二区三区美女| 国产自产v一区二区三区c| 久久av中文字幕片| 91蜜桃视频在线| 欧美精品 日韩| 国产欧美一区二区精品仙草咪| 亚洲精品国产a| 成人在线视频首页| 欧美片在线播放| 欧美国产日本韩| 青青草视频一区| 色悠悠久久综合| 久久亚洲综合色| 亚洲电影中文字幕在线观看| 国产成人免费视频一区| 欧美日韩视频在线观看一区二区三区| 日本一区二区免费在线 | 亚洲精品日日夜夜| 国产91丝袜在线观看| 91麻豆精品国产| 亚洲欧美aⅴ...| 成人免费av在线| 精品盗摄一区二区三区| 视频一区在线播放| 在线观看一区日韩| 亚洲日本va午夜在线影院| 国产精品亚洲成人| 欧美成人r级一区二区三区| 亚洲国产一区视频| 91亚洲精品一区二区乱码| 国产欧美一区二区精品性| 久久国产精品72免费观看| 777午夜精品免费视频| 亚洲精品免费看| 成人午夜视频在线| 精品久久久久av影院| 亚洲午夜电影在线观看| 日本大胆欧美人术艺术动态| 欧洲激情一区二区| 中文字幕精品一区二区三区精品| 日韩av不卡一区二区| 色8久久精品久久久久久蜜| 亚洲国产电影在线观看| 美女视频黄a大片欧美| 欧美日本在线看| 亚洲高清在线精品| 色94色欧美sute亚洲线路二| 国产精品久久久久久久久果冻传媒| 国产精品亚洲а∨天堂免在线| 精品奇米国产一区二区三区| 亚洲精品国产a| 欧美中文字幕久久| 亚洲激情综合网| 99精品桃花视频在线观看| 国产精品天美传媒| 东方欧美亚洲色图在线| 欧美大片一区二区| 看国产成人h片视频| 欧美日韩情趣电影| 亚洲国产日韩精品| 欧美三级中文字| 婷婷丁香激情综合| 欧美专区在线观看一区| 亚洲成av人片www| 欧美乱妇23p| 日韩av在线播放中文字幕| 欧美日韩国产小视频| 亚洲午夜免费电影| 欧美日韩在线三级| 蜜臀av性久久久久蜜臀aⅴ| 777午夜精品视频在线播放| 日韩不卡一区二区| 日韩免费高清av| 精品一区二区三区在线观看国产| 91麻豆自制传媒国产之光| 亚洲福利电影网| 欧美一区二区三区性视频| 麻豆精品一区二区av白丝在线| 日韩欧美国产综合在线一区二区三区| 麻豆一区二区99久久久久| 在线播放亚洲一区| 国产精品91一区二区| 国产精品午夜在线| 色综合久久久久| 亚洲成人午夜电影| 日韩一区二区三| 美女看a上一区| 久久老女人爱爱| 成人伦理片在线| 一区二区三区四区视频精品免费 | 精品国产免费一区二区三区四区 | 欧美一区二区视频在线观看2022| 免费成人在线视频观看| 91精品国产色综合久久不卡蜜臀| 国产高清成人在线| 亚洲欧洲av色图| 欧美日韩免费观看一区三区| 亚洲一二三四区| 欧美一级生活片| 经典一区二区三区| 国产精品女上位| 欧美群妇大交群的观看方式| 国产一区二区三区蝌蚪| 亚洲免费电影在线| 国产亚洲福利社区一区| 91麻豆国产福利在线观看| 日本视频在线一区| 国产午夜亚洲精品理论片色戒| 色噜噜久久综合| 日韩国产一区二| 亚洲区小说区图片区qvod| 欧美一区二区福利视频| av影院午夜一区| 免费成人深夜小野草| 日本一区二区三区国色天香| 欧美一卡2卡3卡4卡| av电影一区二区| 免费人成精品欧美精品| **性色生活片久久毛片| 9191国产精品| 在线亚洲一区二区| 国产一区二区三区免费在线观看| 亚洲最新视频在线播放| 2017欧美狠狠色| 欧美日韩一区二区三区不卡| 一本一道综合狠狠老| 经典三级视频一区| 亚洲午夜精品网| 国产精品欧美经典| 欧美成人综合网站| 欧美久久久影院| 91欧美一区二区| 国产精品一卡二| 男人的j进女人的j一区| 国产精品盗摄一区二区三区| 久久久久久久久久久黄色| 欧美一区二区在线观看| 色狠狠av一区二区三区| 成人午夜碰碰视频| 国产不卡视频在线播放| 久久66热偷产精品| 偷拍与自拍一区| 亚洲激情在线激情| 久久久久久**毛片大全| 精品第一国产综合精品aⅴ|