?? vgainterface.fit.rpt
字號(hào):
; 76 ; 60 ; 3 ; GND* ; ; ; ; Row I/O ; ;
; 77 ; 61 ; 3 ; GND* ; ; ; ; Row I/O ; ;
; 78 ; 62 ; 3 ; GND* ; ; ; ; Row I/O ; ;
; 79 ; 63 ; 3 ; GND* ; ; ; ; Row I/O ; ;
; 80 ; ; 1 ; GND ; gnd ; ; ; -- ; ;
; 81 ; ; 3 ; VCCIO3 ; power ; ; 3.3V ; -- ; ;
; 82 ; 64 ; 3 ; GND* ; ; ; ; Row I/O ; ;
; 83 ; 65 ; 3 ; GND* ; ; ; ; Row I/O ; ;
; 84 ; 66 ; 3 ; GND* ; ; ; ; Row I/O ; ;
; 85 ; 67 ; 3 ; GND* ; ; ; ; Row I/O ; ;
; 86 ; 68 ; 3 ; ^CONF_DONE ; ; ; ; -- ; ;
; 87 ; 69 ; 3 ; ^nSTATUS ; ; ; ; -- ; ;
; 88 ; 70 ; 3 ; #TCK ; input ; ; ; -- ; ;
; 89 ; 71 ; 3 ; #TMS ; input ; ; ; -- ; ;
; 90 ; 72 ; 3 ; #TDO ; output ; ; ; -- ; ;
; 91 ; 73 ; 3 ; GND* ; ; ; ; Row I/O ; ;
; 92 ; 74 ; 3 ; GND+ ; ; ; ; Row I/O ; ;
; 93 ; 75 ; 3 ; GND+ ; ; ; ; Row I/O ; ;
; 94 ; 76 ; 3 ; GND* ; ; ; ; Row I/O ; ;
; 95 ; 77 ; 3 ; #TDI ; input ; ; ; -- ; ;
; 96 ; 78 ; 3 ; GND* ; ; ; ; Row I/O ; ;
; 97 ; 79 ; 3 ; GND* ; ; ; ; Row I/O ; ;
; 98 ; 80 ; 3 ; GND* ; ; ; ; Row I/O ; ;
; 99 ; 81 ; 3 ; GND* ; ; ; ; Row I/O ; ;
; 100 ; 82 ; 3 ; GND* ; ; ; ; Row I/O ; ;
; 101 ; ; 1 ; GND ; gnd ; ; ; -- ; ;
; 102 ; ; 3 ; VCCIO3 ; power ; ; 3.3V ; -- ; ;
; 103 ; 83 ; 3 ; GND* ; ; ; ; Row I/O ; ;
; 104 ; 84 ; 3 ; GND* ; ; ; ; Row I/O ; ;
; 105 ; 85 ; 3 ; GND* ; ; ; ; Row I/O ; ;
; 106 ; 86 ; 3 ; GND* ; ; ; ; Row I/O ; ;
; 107 ; 87 ; 3 ; GND* ; ; ; ; Row I/O ; ;
; 108 ; 88 ; 3 ; GND* ; ; ; ; Row I/O ; ;
; 109 ; 89 ; 2 ; GND* ; ; ; ; Column I/O ; ;
; 110 ; 90 ; 2 ; GND* ; ; ; ; Column I/O ; ;
; 111 ; 91 ; 2 ; GND* ; ; ; ; Column I/O ; ;
; 112 ; 92 ; 2 ; GND* ; ; ; ; Column I/O ; ;
; 113 ; 93 ; 2 ; GND* ; ; ; ; Column I/O ; ;
; 114 ; 94 ; 2 ; GND* ; ; ; ; Column I/O ; ;
; 115 ; ; 2 ; VCCIO2 ; power ; ; 3.3V ; -- ; ;
; 116 ; ; 1 ; GND ; gnd ; ; ; -- ; ;
; 117 ; ; ; VCCINT ; power ; ; 1.5V ; -- ; ;
; 118 ; ; 1 ; GND ; gnd ; ; ; -- ; ;
; 119 ; 95 ; 2 ; GND* ; ; ; ; Column I/O ; ;
; 120 ; 96 ; 2 ; GND* ; ; ; ; Column I/O ; ;
; 121 ; 97 ; 2 ; GND* ; ; ; ; Column I/O ; ;
; 122 ; 98 ; 2 ; GND* ; ; ; ; Column I/O ; ;
; 123 ; 99 ; 2 ; clock0 ; input ; LVTTL ; ; Column I/O ; Y ;
; 124 ; 100 ; 2 ; clock2 ; input ; LVTTL ; ; Column I/O ; Y ;
; 125 ; 101 ; 2 ; GND* ; ; ; ; Column I/O ; ;
; 126 ; 102 ; 2 ; GND* ; ; ; ; Column I/O ; ;
; 127 ; 103 ; 2 ; GND* ; ; ; ; Column I/O ; ;
; 128 ; 104 ; 2 ; GND* ; ; ; ; Column I/O ; ;
; 129 ; 105 ; 2 ; GND* ; ; ; ; Column I/O ; ;
; 130 ; 106 ; 2 ; GND* ; ; ; ; Column I/O ; ;
; 131 ; 107 ; 2 ; vga_read_dispaly ; output ; LVTTL ; ; Column I/O ; Y ;
; 132 ; 108 ; 2 ; vga_green_dispaly ; output ; LVTTL ; ; Column I/O ; Y ;
; 133 ; 109 ; 2 ; GND* ; ; ; ; Column I/O ; ;
; 134 ; 110 ; 2 ; vga_blue_dispaly ; output ; LVTTL ; ; Column I/O ; Y ;
; 135 ; ; ; VCCINT ; power ; ; 1.5V ; -- ; ;
; 136 ; ; 1 ; GND ; gnd ; ; ; -- ; ;
; 137 ; ; 2 ; VCCIO2 ; power ; ; 3.3V ; -- ; ;
; 138 ; ; 1 ; GND ; gnd ; ; ; -- ; ;
; 139 ; 111 ; 2 ; vga_hs_control ; output ; LVTTL ; ; Column I/O ; Y ;
; 140 ; 112 ; 2 ; vga_vs_control ; output ; LVTTL ; ; Column I/O ; Y ;
; 141 ; 113 ; 2 ; GND* ; ; ; ; Column I/O ; ;
; 142 ; 114 ; 2 ; GND* ; ; ; ; Column I/O ; ;
; 143 ; 115 ; 2 ; GND* ; ; ; ; Column I/O ; ;
; 144 ; 116 ; 2 ; GND* ; ; ; ; Column I/O ; ;
+----------+------------+----------+-------------------+--------+--------------+---------+------------+-----------------+
+------------------------------------------------------------------+
; Output Pin Load For Reported TCO ;
+---------------------+-------+------------------------------------+
; I/O Standard ; Load ; Termination Resistance ;
+---------------------+-------+------------------------------------+
; LVTTL ; 10 pF ; Not Available ;
; LVCMOS ; 10 pF ; Not Available ;
; 2.5 V ; 10 pF ; Not Available ;
; 1.8 V ; 10 pF ; Not Available ;
; 1.5 V ; 10 pF ; Not Available ;
; SSTL-3 Class I ; 30 pF ; 50 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-3 Class II ; 30 pF ; 25 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-2 Class I ; 30 pF ; 50 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-2 Class II ; 30 pF ; 25 Ohm (Parallel), 25 Ohm (Serial) ;
; Differential SSTL-2 ; 30 pF ; (See SSTL-2) ;
; LVDS ; 4 pF ; 100 Ohm ;
; RSDS ; 0 pF ; 100 Ohm ;
+---------------------+-------+------------------------------------+
+-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Fitter Resource Utilization by Entity ;
+------------------------------------------+-------------+--------------+-------------+------+--------------+--------------+-------------------+------------------+-----------------+-----------------------------------------------------------------------------------------+
; Compilation Hierarchy Node ; Logic Cells ; LC Registers ; Memory Bits ; Pins ; Virtual Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Carry Chain LCs ; Full Hierarchy Name ;
+------------------------------------------+-------------+--------------+-------------+------+--------------+--------------+-------------------+------------------+-----------------+-----------------------------------------------------------------------------------------+
; |vgainterface ; 90 (88) ; 51 ; 16384 ; 8 ; 0 ; 39 (39) ; 20 (20) ; 31 (29) ; 24 (24) ; |vgainterface ;
; |tsinghua:u1| ; 2 (0) ; 2 ; 16384 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 2 (0) ; 0 (0) ; |vgainterface|tsinghua:u1 ;
; |altsyncram:altsyncram_component| ; 2 (0) ; 2 ; 16384 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 2 (0) ; 0 (0) ; |vgainterface|tsinghua:u1|altsyncram:altsyncram_component ;
; |altsyncram_qcr:auto_generated| ; 2 (2) ; 2 ; 16384 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 2 (2) ; 0 (0) ; |vgainterface|tsinghua:u1|altsyncram:altsyncram_component|altsyncram_qcr:auto_generated ;
+------------------------------------------+-------------+--------------+-------------+------+--------------+--------------+-------------------+------------------+-----------------+-----------------------------------------------------------------------------------------+
+--------------------------------------------------------------------------------------------+
; Delay Chain Summary ;
+-------------------+----------+---------------+---------------+-----------------------+-----+
; Name ; Pin Type ; Pad to Core 0 ; Pad to Core 1 ; Pad to Input Register ; TCO ;
+-------------------+----------+---------------+---------------+-----------------------+-----+
; reset ; Input ; ON ; ON ; -- ; -- ;
; clock0 ; Input ; ON ; ON ; -- ; -- ;
; clock2 ; Input ; ON ; ON ; -- ; -- ;
; vga_hs_control ; Output ; -- ; -- ; -- ; -- ;
; vga_vs_control ; Output ; -- ; -- ; -- ; -- ;
; vga_read_dispaly ; Output ; -- ; -- ; -- ; -- ;
; vga_green_dispaly ; Output ; -- ; -- ; -- ; -- ;
; vga_blue_dispaly ; Output ; -- ; -- ; -- ; -- ;
+-------------------+----------+---------------+---------------+-----------------------+-----+
+---------------------------------------------------------------------------------------------------------------------------------+
; Pad To Core Delay Chain Fanout ;
+---------------------------------------------------------------------------------------------------+-------------------+---------+
; Source Pin / Fanout ; Pad To Core Index ; Setting ;
+---------------------------------------------------------------------------------------------------+-------------------+---------+
; reset ; ; ;
; - vga_hs_control~reg0 ; 0 ; ON ;
; - vga_vs_control~reg0 ; 0 ; ON ;
; - vga_read_dispaly~reg0 ; 0 ; ON ;
; - vga_green_dispaly~reg0 ; 0 ; ON ;
; - vga_blue_dispaly~reg0 ; 0 ; ON ;
; - vga_h_sync ; 0 ; ON ;
; - clock_25mhz ; 0 ; ON ;
; - vga_v_sync ; 0 ; ON ;
; - vga_read ; 0 ; ON ;
; - vga_green ; 0 ; ON ;
; - vga_blue ; 0 ; ON ;
; - count_x[8] ; 0 ; ON ;
; - count_x[9] ; 0 ; ON ;
; - count_y[8] ; 0 ; ON ;
; - count_y[7] ; 0 ; ON ;
; - count_y[6] ; 0 ; ON ;
; - count_y[5] ; 0 ; ON ;
; - count_z[2] ; 0 ; ON ;
?? 快捷鍵說(shuō)明
復(fù)制代碼
Ctrl + C
搜索代碼
Ctrl + F
全屏模式
F11
切換主題
Ctrl + Shift + D
顯示快捷鍵
?
增大字號(hào)
Ctrl + =
減小字號(hào)
Ctrl + -