亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? sine_generator.tan.rpt

?? 在quartus 11 5.1 里用VHDL編寫的正弦波發生器
?? RPT
?? 第 1 頁 / 共 4 頁
字號:
Timing Analyzer report for sine_generator
Thu Apr 17 10:04:15 2008
Version 5.1 Build 176 10/26/2005 SJ Full Version


---------------------
; Table of Contents ;
---------------------
  1. Legal Notice
  2. Timing Analyzer Summary
  3. Timing Analyzer Settings
  4. Clock Settings Summary
  5. Clock Setup: 'CLK'
  6. tsu
  7. tco
  8. th
  9. Timing Analyzer Messages



----------------
; Legal Notice ;
----------------
Copyright (C) 1991-2005 Altera Corporation
Your use of Altera Corporation's design tools, logic functions 
and other software and tools, and its AMPP partner logic 
functions, and any output files any of the foregoing 
(including device programming or simulation files), and any 
associated documentation or information are expressly subject 
to the terms and conditions of the Altera Program License 
Subscription Agreement, Altera MegaCore Function License 
Agreement, or other applicable license agreement, including, 
without limitation, that your use is for the sole purpose of 
programming logic devices manufactured by Altera and sold by 
Altera or its authorized distributors.  Please refer to the 
applicable agreement for further details.



+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Timing Analyzer Summary                                                                                                                                                                        ;
+------------------------------+-------+---------------+----------------------------------+-------------------------------+-------------------------------+------------+----------+--------------+
; Type                         ; Slack ; Required Time ; Actual Time                      ; From                          ; To                            ; From Clock ; To Clock ; Failed Paths ;
+------------------------------+-------+---------------+----------------------------------+-------------------------------+-------------------------------+------------+----------+--------------+
; Worst-case tsu               ; N/A   ; None          ; 4.423 ns                         ; CE                            ; generator_reg6:U2|TEMP_Q_0[0] ; --         ; CLK      ; 0            ;
; Worst-case tco               ; N/A   ; None          ; 7.531 ns                         ; generator_reg8:U7|TEMP_Q_1[6] ; Q[6]                          ; CLK        ; --       ; 0            ;
; Worst-case th                ; N/A   ; None          ; -1.886 ns                        ; DATA[2]                       ; generator_reg6:U1|TEMP_Q_0[2] ; --         ; CLK      ; 0            ;
; Clock Setup: 'CLK'           ; N/A   ; None          ; 203.09 MHz ( period = 4.924 ns ) ; generator_acc6:U4|REG_Q[3]    ; generator_reg8:U7|TEMP_Q_1[4] ; CLK        ; CLK      ; 0            ;
; Total number of failed paths ;       ;               ;                                  ;                               ;                               ;            ;          ; 0            ;
+------------------------------+-------+---------------+----------------------------------+-------------------------------+-------------------------------+------------+----------+--------------+


+------------------------------------------------------------------------------------------------------+
; Timing Analyzer Settings                                                                             ;
+-------------------------------------------------------+--------------------+------+----+-------------+
; Option                                                ; Setting            ; From ; To ; Entity Name ;
+-------------------------------------------------------+--------------------+------+----+-------------+
; Device Name                                           ; EP1S10F484C5       ;      ;    ;             ;
; Timing Models                                         ; Final              ;      ;    ;             ;
; Number of source nodes to report per destination node ; 10                 ;      ;    ;             ;
; Number of destination nodes to report                 ; 10                 ;      ;    ;             ;
; Number of paths to report                             ; 200                ;      ;    ;             ;
; Report Minimum Timing Checks                          ; Off                ;      ;    ;             ;
; Use Fast Timing Models                                ; Off                ;      ;    ;             ;
; Report IO Paths Separately                            ; Off                ;      ;    ;             ;
; Default hold multicycle                               ; Same As Multicycle ;      ;    ;             ;
; Cut paths between unrelated clock domains             ; On                 ;      ;    ;             ;
; Cut off read during write signal paths                ; On                 ;      ;    ;             ;
; Cut off feedback from I/O pins                        ; On                 ;      ;    ;             ;
; Report Combined Fast/Slow Timing                      ; Off                ;      ;    ;             ;
; Ignore Clock Settings                                 ; Off                ;      ;    ;             ;
; Analyze latches as synchronous elements               ; On                 ;      ;    ;             ;
; Enable Recovery/Removal analysis                      ; Off                ;      ;    ;             ;
; Enable Clock Latency                                  ; Off                ;      ;    ;             ;
+-------------------------------------------------------+--------------------+------+----+-------------+


+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Settings Summary                                                                                                                                                             ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
; Clock Node Name ; Clock Setting Name ; Type     ; Fmax Requirement ; Early Latency ; Late Latency ; Based on ; Multiply Base Fmax by ; Divide Base Fmax by ; Offset ; Phase offset ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
; CLK             ;                    ; User Pin ; None             ; 0.000 ns      ; 0.000 ns     ; --       ; N/A                   ; N/A                 ; N/A    ;              ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+


+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Setup: 'CLK'                                                                                                                                                                                                                 ;
+-------+------------------------------------------------+-------------------------------+-------------------------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; Slack ; Actual fmax (period)                           ; From                          ; To                            ; From Clock ; To Clock ; Required Setup Relationship ; Required Longest P2P Time ; Actual Longest P2P Time ;
+-------+------------------------------------------------+-------------------------------+-------------------------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; N/A   ; 203.09 MHz ( period = 4.924 ns )               ; generator_acc6:U4|REG_Q[3]    ; generator_reg8:U7|TEMP_Q_1[4] ; CLK        ; CLK      ; None                        ; None                      ; 4.768 ns                ;
; N/A   ; 204.92 MHz ( period = 4.880 ns )               ; generator_acc6:U4|REG_Q[3]    ; generator_reg8:U7|TEMP_Q_1[1] ; CLK        ; CLK      ; None                        ; None                      ; 4.724 ns                ;
; N/A   ; 206.57 MHz ( period = 4.841 ns )               ; generator_acc6:U4|REG_Q[0]    ; generator_reg8:U7|TEMP_Q_1[4] ; CLK        ; CLK      ; None                        ; None                      ; 4.685 ns                ;
; N/A   ; 207.04 MHz ( period = 4.830 ns )               ; generator_acc6:U4|REG_Q[3]    ; generator_reg8:U7|TEMP_Q_1[5] ; CLK        ; CLK      ; None                        ; None                      ; 4.674 ns                ;
; N/A   ; 208.16 MHz ( period = 4.804 ns )               ; generator_acc6:U4|REG_Q[3]    ; generator_reg8:U7|TEMP_Q_1[2] ; CLK        ; CLK      ; None                        ; None                      ; 4.648 ns                ;
; N/A   ; 208.46 MHz ( period = 4.797 ns )               ; generator_acc6:U4|REG_Q[0]    ; generator_reg8:U7|TEMP_Q_1[1] ; CLK        ; CLK      ; None                        ; None                      ; 4.641 ns                ;
; N/A   ; 209.38 MHz ( period = 4.776 ns )               ; generator_reg6:U1|TEMP_Q_0[1] ; generator_reg8:U7|TEMP_Q_1[4] ; CLK        ; CLK      ; None                        ; None                      ; 4.620 ns                ;
; N/A   ; 210.08 MHz ( period = 4.760 ns )               ; generator_acc6:U4|REG_Q[3]    ; generator_reg8:U7|TEMP_Q_1[0] ; CLK        ; CLK      ; None                        ; None                      ; 4.604 ns                ;
; N/A   ; 210.66 MHz ( period = 4.747 ns )               ; generator_acc6:U4|REG_Q[0]    ; generator_reg8:U7|TEMP_Q_1[5] ; CLK        ; CLK      ; None                        ; None                      ; 4.591 ns                ;
; N/A   ; 211.33 MHz ( period = 4.732 ns )               ; generator_reg6:U1|TEMP_Q_0[1] ; generator_reg8:U7|TEMP_Q_1[1] ; CLK        ; CLK      ; None                        ; None                      ; 4.576 ns                ;
; N/A   ; 211.64 MHz ( period = 4.725 ns )               ; generator_reg6:U1|TEMP_Q_0[0] ; generator_reg8:U7|TEMP_Q_1[4] ; CLK        ; CLK      ; None                        ; None                      ; 4.569 ns                ;
; N/A   ; 211.82 MHz ( period = 4.721 ns )               ; generator_acc6:U4|REG_Q[0]    ; generator_reg8:U7|TEMP_Q_1[2] ; CLK        ; CLK      ; None                        ; None                      ; 4.565 ns                ;
; N/A   ; 211.91 MHz ( period = 4.719 ns )               ; generator_reg6:U1|TEMP_Q_0[2] ; generator_reg8:U7|TEMP_Q_1[4] ; CLK        ; CLK      ; None                        ; None                      ; 4.563 ns                ;
; N/A   ; 213.58 MHz ( period = 4.682 ns )               ; generator_reg6:U1|TEMP_Q_0[1] ; generator_reg8:U7|TEMP_Q_1[5] ; CLK        ; CLK      ; None                        ; None                      ; 4.526 ns                ;
; N/A   ; 213.63 MHz ( period = 4.681 ns )               ; generator_reg6:U1|TEMP_Q_0[0] ; generator_reg8:U7|TEMP_Q_1[1] ; CLK        ; CLK      ; None                        ; None                      ; 4.525 ns                ;
; N/A   ; 213.77 MHz ( period = 4.678 ns )               ; generator_acc6:U4|REG_Q[1]    ; generator_reg8:U7|TEMP_Q_1[4] ; CLK        ; CLK      ; None                        ; None                      ; 4.522 ns                ;
; N/A   ; 213.81 MHz ( period = 4.677 ns )               ; generator_acc6:U4|REG_Q[0]    ; generator_reg8:U7|TEMP_Q_1[0] ; CLK        ; CLK      ; None                        ; None                      ; 4.521 ns                ;
; N/A   ; 213.90 MHz ( period = 4.675 ns )               ; generator_reg6:U1|TEMP_Q_0[2] ; generator_reg8:U7|TEMP_Q_1[1] ; CLK        ; CLK      ; None                        ; None                      ; 4.519 ns                ;
; N/A   ; 214.78 MHz ( period = 4.656 ns )               ; generator_reg6:U1|TEMP_Q_0[1] ; generator_reg8:U7|TEMP_Q_1[2] ; CLK        ; CLK      ; None                        ; None                      ; 4.500 ns                ;

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
亚洲国产精品久久不卡毛片| 亚洲欧美电影院| 日本免费新一区视频| 欧美精品乱码久久久久久 | 久久不见久久见免费视频1| 欧美刺激午夜性久久久久久久| 亚洲人成网站精品片在线观看| 久久久久国产免费免费| 色婷婷久久99综合精品jk白丝| 日韩高清不卡一区二区| 丝瓜av网站精品一区二区| 国产嫩草影院久久久久| 欧美性生活久久| 高清免费成人av| 青青草原综合久久大伊人精品优势 | 51午夜精品国产| 亚洲无线码一区二区三区| 综合色中文字幕| 8x8x8国产精品| 欧美日韩免费观看一区二区三区| 国产偷v国产偷v亚洲高清| 一本大道av伊人久久综合| 成人激情黄色小说| 欧美国产日韩a欧美在线观看| 99久久99久久精品免费看蜜桃| 亚洲黄色性网站| 欧美一区二区三区免费视频| 天堂一区二区在线| 天堂蜜桃91精品| 日本午夜一本久久久综合| 免费成人av在线| 久久电影国产免费久久电影| 久草在线在线精品观看| 国产精品综合在线视频| 国产亚洲欧美激情| **欧美大码日韩| 26uuu亚洲| 亚洲丝袜精品丝袜在线| 亚洲一区免费观看| 国产精品成人免费在线| 欧美一级在线免费| 日本一区二区三区在线观看| 国产精品久久久久久久久免费丝袜 | 日本91福利区| 国产99久久久国产精品免费看| 国产成人丝袜美腿| 在线视频国内一区二区| 3atv一区二区三区| 欧美激情艳妇裸体舞| 曰韩精品一区二区| 激情丁香综合五月| 一本一本久久a久久精品综合麻豆| 欧美自拍偷拍一区| 精品久久久久久久久久久院品网| 精品久久久久久久久久久院品网| 欧美一区二区高清| 国产精品久久影院| 日本欧美在线观看| a级精品国产片在线观看| 欧美日免费三级在线| 久久中文娱乐网| 亚洲国产你懂的| 岛国精品在线播放| 欧美成人一级视频| 亚洲一区二区四区蜜桃| 国产精品123| 制服视频三区第一页精品| 国产喂奶挤奶一区二区三区| 午夜电影一区二区三区| av午夜精品一区二区三区| 91精品国产综合久久小美女| 中文字幕一区二区三区av | 欧美色网一区二区| 精品视频在线看| 欧美va亚洲va| 亚洲黄一区二区三区| 成人免费视频视频| 精品福利一区二区三区免费视频| 亚洲最新视频在线观看| 欧美军同video69gay| 国产精品国产三级国产aⅴ无密码| 亚洲精品免费播放| 风间由美一区二区三区在线观看| 欧美一级久久久久久久大片| 一区二区不卡在线播放 | 国产乱码精品一区二区三区忘忧草| 91成人国产精品| 国产偷v国产偷v亚洲高清| 精品伊人久久久久7777人| 欧美电影影音先锋| 亚洲第一电影网| 欧美综合天天夜夜久久| 亚洲精品欧美在线| 欧洲一区在线观看| 一区二区三区 在线观看视频| 91蜜桃婷婷狠狠久久综合9色| 国产精品午夜在线观看| 国产成人精品亚洲777人妖| 精品黑人一区二区三区久久 | 亚洲成人动漫av| 欧美图区在线视频| 三级亚洲高清视频| 欧美一区二区视频在线观看| 日日夜夜精品免费视频| 91精品国产综合久久国产大片| 三级久久三级久久| 精品日产卡一卡二卡麻豆| 国产一区二区在线观看免费| 北条麻妃一区二区三区| 亚洲女同ⅹxx女同tv| 欧美视频中文字幕| 五月婷婷另类国产| 精品国产伦一区二区三区观看方式 | 欧美成人欧美edvon| 久久成人免费电影| 久久精品视频在线看| 成人av电影在线| 亚洲精品第一国产综合野| 欧美日韩国产乱码电影| 精品一二三四区| 国产精品久久久久久久久快鸭| 91欧美激情一区二区三区成人| 一区二区三区在线观看国产 | 欧美男女性生活在线直播观看| 日本三级亚洲精品| 国产日本一区二区| 欧美人牲a欧美精品| 国产精品系列在线播放| 亚洲摸摸操操av| 91麻豆精品91久久久久久清纯| 久久国产精品露脸对白| 国产精品国产三级国产aⅴ无密码 国产精品国产三级国产aⅴ原创 | 亚洲第一久久影院| 国产欧美日韩另类一区| 欧美日韩亚洲综合一区| 国产毛片精品视频| 婷婷夜色潮精品综合在线| 久久精品一区二区| 91精品蜜臀在线一区尤物| 成人精品国产免费网站| 午夜精品久久久久久久| 欧美国产乱子伦| 欧美一区二区三区婷婷月色| 国产成人免费在线| 美女看a上一区| 亚洲少妇屁股交4| 国产欧美一二三区| 欧美一级电影网站| 欧美性猛交一区二区三区精品| 粉嫩av一区二区三区在线播放| 久久机这里只有精品| 伊人性伊人情综合网| 精品av久久707| 91精品国产综合久久精品性色| av色综合久久天堂av综合| 国产麻豆一精品一av一免费| 亚洲 欧美综合在线网络| 亚洲人成影院在线观看| 久久久久久**毛片大全| 欧美xxxxxxxx| 日韩午夜小视频| 4438x成人网最大色成网站| 欧美在线视频全部完| 欧美影院一区二区三区| 色婷婷狠狠综合| 色综合 综合色| 在线中文字幕一区二区| yourporn久久国产精品| 成人性生交大片| 国产精一品亚洲二区在线视频| 亚洲成人777| 亚洲伊人色欲综合网| 国产日韩欧美麻豆| 欧美综合色免费| 欧美无人高清视频在线观看| 91精品1区2区| 99国产精品99久久久久久| 99亚偷拍自图区亚洲| 不卡免费追剧大全电视剧网站| 国产69精品久久久久777| 成人av影院在线| 在线免费观看日本欧美| 欧美日韩在线精品一区二区三区激情| 欧美三级电影在线看| 日韩欧美中文一区| 国产欧美日韩精品在线| 亚洲素人一区二区| 肉色丝袜一区二区| 极品少妇xxxx精品少妇偷拍| 国产一区二区女| 9i在线看片成人免费| 欧美视频在线一区二区三区| 欧美一区日韩一区| 国产喷白浆一区二区三区| 国产精品福利av| 日产国产欧美视频一区精品| 久久 天天综合| 日本道在线观看一区二区| 日韩一级片在线播放| 国产精品毛片久久久久久|