?? image.map.rpt
字號:
; -- Total 2-input functions ; 62 ;
; -- Total 1-input functions ; 323 ;
; -- Total 0-input functions ; 1 ;
; Combinational cells for routing ; 0 ;
; Total registers ; 741 ;
; Total logic cells in carry chains ; 329 ;
; I/O pins ; 60 ;
; Total PLLs ; 1 ;
; Maximum fan-out node ; pll:U3|altpll:altpll_component|_clk0 ;
; Maximum fan-out ; 241 ;
; Total fan-out ; 3597 ;
; Average fan-out ; 3.27 ;
+-----------------------------------+--------------------------------------+
+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Analysis & Synthesis Resource Utilization by Entity ;
+---------------------------------+-------------+--------------+-------------+------+--------------+--------------+-------------------+------------------+-----------------+---------------------------------------+
; Compilation Hierarchy Node ; Logic Cells ; LC Registers ; Memory Bits ; Pins ; Virtual Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Carry Chain LCs ; Full Hierarchy Name ;
+---------------------------------+-------------+--------------+-------------+------+--------------+--------------+-------------------+------------------+-----------------+---------------------------------------+
; |image ; 1039 (56) ; 741 ; 0 ; 60 ; 0 ; 298 (31) ; 346 (13) ; 395 (12) ; 329 (24) ; |image ;
; |amp:U4| ; 305 (253) ; 208 ; 0 ; 0 ; 0 ; 97 (68) ; 24 (4) ; 184 (181) ; 189 (167) ; |image|amp:U4 ;
; |count:U1| ; 52 (52) ; 23 ; 0 ; 0 ; 0 ; 29 (29) ; 20 (20) ; 3 (3) ; 22 (22) ; |image|amp:U4|count:U1 ;
; |image1:U2| ; 350 (190) ; 223 ; 0 ; 0 ; 0 ; 127 (34) ; 77 (53) ; 146 (103) ; 84 (31) ; |image|image1:U2 ;
; |shinningblock:U2| ; 160 (160) ; 67 ; 0 ; 0 ; 0 ; 93 (93) ; 24 (24) ; 43 (43) ; 53 (53) ; |image|image1:U2|shinningblock:U2 ;
; |pll:U3| ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; |image|pll:U3 ;
; |altpll:altpll_component| ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; |image|pll:U3|altpll:altpll_component ;
; |rs232_r:U1| ; 266 (0) ; 242 ; 0 ; 0 ; 0 ; 24 (0) ; 210 (0) ; 32 (0) ; 20 (0) ; |image|rs232_r:U1 ;
; |pll1:u1| ; 20 (20) ; 9 ; 0 ; 0 ; 0 ; 11 (11) ; 6 (6) ; 3 (3) ; 9 (9) ; |image|rs232_r:U1|pll1:u1 ;
; |rcv:u2| ; 246 (246) ; 233 ; 0 ; 0 ; 0 ; 13 (13) ; 204 (204) ; 29 (29) ; 11 (11) ; |image|rs232_r:U1|rcv:u2 ;
; |rs232_t:u5| ; 62 (8) ; 43 ; 0 ; 0 ; 0 ; 19 (0) ; 22 (8) ; 21 (0) ; 12 (0) ; |image|rs232_t:u5 ;
; |pll1:u1| ; 19 (19) ; 9 ; 0 ; 0 ; 0 ; 10 (10) ; 6 (6) ; 3 (3) ; 8 (8) ; |image|rs232_t:u5|pll1:u1 ;
; |send:u2| ; 35 (35) ; 26 ; 0 ; 0 ; 0 ; 9 (9) ; 8 (8) ; 18 (18) ; 4 (4) ; |image|rs232_t:u5|send:u2 ;
+---------------------------------+-------------+--------------+-------------+------+--------------+--------------+-------------------+------------------+-----------------+---------------------------------------+
Note: For table entries with two numbers listed, the numbers in parentheses indicate the number of resources of the given type used by the specific entity alone. The numbers listed outside of parentheses indicate the total resources of the given type used by the specific entity and all of its sub-entities in the hierarchy.
+------------------------------------------------------------------------------+
; State Machine - |image|image1:U2|shinningblock:U2|state ;
+----------------+--------------+--------------+--------------+----------------+
; Name ; state.state3 ; state.state2 ; state.state1 ; state.tristate ;
+----------------+--------------+--------------+--------------+----------------+
; state.tristate ; 0 ; 0 ; 0 ; 0 ;
; state.state1 ; 0 ; 0 ; 1 ; 1 ;
; state.state2 ; 0 ; 1 ; 0 ; 1 ;
; state.state3 ; 1 ; 0 ; 0 ; 1 ;
+----------------+--------------+--------------+--------------+----------------+
+------------------------------------------------------+
; General Register Statistics ;
+----------------------------------------------+-------+
; Statistic ; Value ;
+----------------------------------------------+-------+
; Total registers ; 741 ;
; Number of registers using Synchronous Clear ; 205 ;
; Number of registers using Synchronous Load ; 8 ;
; Number of registers using Asynchronous Clear ; 31 ;
; Number of registers using Asynchronous Load ; 0 ;
; Number of registers using Clock Enable ; 300 ;
; Number of registers using Preset ; 0 ;
+----------------------------------------------+-------+
+-------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Multiplexer Restructuring Statistics (Restructuring Performed) ;
+--------------------+-----------+---------------+----------------------+------------------------+------------+-----------------------------------------------+
; Multiplexer Inputs ; Bus Width ; Baseline Area ; Area if Restructured ; Saving if Restructured ; Registered ; Example Multiplexer Output ;
+--------------------+-----------+---------------+----------------------+------------------------+------------+-----------------------------------------------+
; 4:1 ; 16 bits ; 32 LEs ; 16 LEs ; 16 LEs ; Yes ; |image|rs232_r:U1|rcv:u2|levellow[6] ;
; 4:1 ; 7 bits ; 14 LEs ; 7 LEs ; 7 LEs ; Yes ; |image|rs232_t:u5|send:u2|tsr[7] ;
; 6:1 ; 8 bits ; 32 LEs ; 16 LEs ; 16 LEs ; Yes ; |image|image1:U2|shinningblock:U2|out2_r_e[7] ;
+--------------------+-----------+---------------+----------------------+------------------------+------------+-----------------------------------------------+
+-----------------------------------------------------------------------------+
; Parameter Settings for User Entity Instance: pll:U3|altpll:altpll_component ;
+-------------------------------+-------------------+-------------------------+
; Parameter Name ; Value ; Type ;
+-------------------------------+-------------------+-------------------------+
; OPERATION_MODE ; NORMAL ; Untyped ;
; PLL_TYPE ; AUTO ; Untyped ;
; QUALIFY_CONF_DONE ; OFF ; Untyped ;
; COMPENSATE_CLOCK ; CLK0 ; Untyped ;
; SCAN_CHAIN ; LONG ; Untyped ;
; PRIMARY_CLOCK ; INCLK0 ; Untyped ;
; INCLK0_INPUT_FREQUENCY ; 25000 ; Integer ;
; INCLK1_INPUT_FREQUENCY ; 0 ; Untyped ;
; GATE_LOCK_SIGNAL ; NO ; Untyped ;
; GATE_LOCK_COUNTER ; 0 ; Untyped ;
; LOCK_HIGH ; 1 ; Untyped ;
; LOCK_LOW ; 1 ; Untyped ;
; VALID_LOCK_MULTIPLIER ; 1 ; Untyped ;
; INVALID_LOCK_MULTIPLIER ; 5 ; Untyped ;
; SWITCH_OVER_ON_LOSSCLK ; OFF ; Untyped ;
; SWITCH_OVER_ON_GATED_LOCK ; OFF ; Untyped ;
; ENABLE_SWITCH_OVER_COUNTER ; OFF ; Untyped ;
; SKIP_VCO ; OFF ; Untyped ;
; SWITCH_OVER_COUNTER ; 0 ; Untyped ;
; SWITCH_OVER_TYPE ; AUTO ; Untyped ;
; FEEDBACK_SOURCE ; EXTCLK0 ; Untyped ;
; BANDWIDTH ; 0 ; Untyped ;
; BANDWIDTH_TYPE ; AUTO ; Untyped ;
; SPREAD_FREQUENCY ; 0 ; Untyped ;
; DOWN_SPREAD ; 0 ; Untyped ;
; SELF_RESET_ON_GATED_LOSS_LOCK ; OFF ; Untyped ;
; CLK5_MULTIPLY_BY ; 1 ; Untyped ;
; CLK4_MULTIPLY_BY ; 1 ; Untyped ;
; CLK3_MULTIPLY_BY ; 1 ; Untyped ;
; CLK2_MULTIPLY_BY ; 1 ; Untyped ;
; CLK1_MULTIPLY_BY ; 1 ; Untyped ;
; CLK0_MULTIPLY_BY ; 27 ; Integer ;
; CLK5_DIVIDE_BY ; 1 ; Untyped ;
; CLK4_DIVIDE_BY ; 1 ; Untyped ;
; CLK3_DIVIDE_BY ; 1 ; Untyped ;
; CLK2_DIVIDE_BY ; 1 ; Untyped ;
; CLK1_DIVIDE_BY ; 1 ; Untyped ;
; CLK0_DIVIDE_BY ; 20 ; Integer ;
; CLK5_PHASE_SHIFT ; 0 ; Untyped ;
; CLK4_PHASE_SHIFT ; 0 ; Untyped ;
; CLK3_PHASE_SHIFT ; 0 ; Untyped ;
; CLK2_PHASE_SHIFT ; 0 ; Untyped ;
; CLK1_PHASE_SHIFT ; 0 ; Untyped ;
; CLK0_PHASE_SHIFT ; 0 ; Untyped ;
; CLK5_TIME_DELAY ; 0 ; Untyped ;
; CLK4_TIME_DELAY ; 0 ; Untyped ;
; CLK3_TIME_DELAY ; 0 ; Untyped ;
; CLK2_TIME_DELAY ; 0 ; Untyped ;
; CLK1_TIME_DELAY ; 0 ; Untyped ;
; CLK0_TIME_DELAY ; 0 ; Untyped ;
; CLK5_DUTY_CYCLE ; 50 ; Untyped ;
; CLK4_DUTY_CYCLE ; 50 ; Untyped ;
; CLK3_DUTY_CYCLE ; 50 ; Untyped ;
; CLK2_DUTY_CYCLE ; 50 ; Untyped ;
; CLK1_DUTY_CYCLE ; 50 ; Untyped ;
; CLK0_DUTY_CYCLE ; 50 ; Integer ;
; EXTCLK3_MULTIPLY_BY ; 1 ; Untyped ;
; EXTCLK2_MULTIPLY_BY ; 1 ; Untyped ;
; EXTCLK1_MULTIPLY_BY ; 1 ; Untyped ;
; EXTCLK0_MULTIPLY_BY ; 1 ; Untyped ;
; EXTCLK3_DIVIDE_BY ; 1 ; Untyped ;
; EXTCLK2_DIVIDE_BY ; 1 ; Untyped ;
; EXTCLK1_DIVIDE_BY ; 1 ; Untyped ;
; EXTCLK0_DIVIDE_BY ; 1 ; Untyped ;
; EXTCLK3_PHASE_SHIFT ; 0 ; Untyped ;
; EXTCLK2_PHASE_SHIFT ; 0 ; Untyped ;
; EXTCLK1_PHASE_SHIFT ; 0 ; Untyped ;
?? 快捷鍵說明
復制代碼
Ctrl + C
搜索代碼
Ctrl + F
全屏模式
F11
切換主題
Ctrl + Shift + D
顯示快捷鍵
?
增大字號
Ctrl + =
減小字號
Ctrl + -