亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? synth_test.vhd

?? 本設(shè)計(jì)根據(jù)OFDM系統(tǒng)的實(shí)際需要
?? VHD
字號(hào):
--TESTBENCH FOR THE ENTIRE PROCESSOR. FOR SYNTHESIS THIS FILE WITHOUT 
-- THE STIMULUS PART IS GIVEN AS THE TOP LEVEL ENTITY.
library ieee ;
use ieee.std_logic_1164.all ;
use ieee.std_logic_arith.all ;
use work.butter_lib.all ;
use ieee.std_logic_unsigned.all ;

entity synth_main is
port (
      data_io : in std_logic_vector(31 downto 0);
      final_op : out std_logic_vector(31 downto 0) ;
      clock_main,clock,enbl,reset,init : in std_logic) ;     
end synth_main ;

architecture rtl of synth_main is 
signal shft , waves : std_logic_vector(3 downto 0) ;

component subtractor 
  port ( 
       a : in std_logic_vector (31 downto 0) ;
       b : in std_logic_vector (31 downto 0) ;
       clock , rst_sub , sub_en : in std_logic ;
       a_smaller , fin_sub , num_zero : out std_logic ;
       zero_detect : out std_logic_vector(1 downto 0) ;
       sub : out std_logic_vector (8 downto 0);
       change : out std_logic ) ;
end component ;

component swap
 port (
       a : in std_logic_vector (31 downto 0) ;
       b : in std_logic_vector (31 downto 0) ;
       clock : in std_logic ;
       rst_swap , en_swap : in std_logic ;
       finish_swap : out std_logic ;
       d : out std_logic_vector (31 downto 0) ;
       large_exp : out std_logic_vector (7 downto 0) ;
       c  : out std_logic_vector (32 downto 0 ) ) ;
end component ;

 
component shift2
 port (
       sub_control : in std_logic_vector (8 downto 0) ;	
       c_in  : in std_logic_vector (32 downto 0) ;
       shift_out : out std_logic_vector (31 downto 0) ;
       clock , shift_en , rst_shift : in std_logic ;
       finish_out : out std_logic ) ;
end component ;

component control_main
 port ( 
       a_small , sign_a , sign_b : in std_logic ;
       sign_out , add_sub , reset_all : out std_logic ;
       en_sub , en_swap , en_shift , addpulse , normalise : out std_logic ;
       fin_sub , fin_swap , finish_shift , add_finish , end_all : in std_logic ;
       clock_main , clock , reset , enbl , zero_num , change : in std_logic ) ;
end component ;

component summer 
 port ( 
       num1 , num2 : in std_logic_vector (31 downto 0) ;
       exp : in std_logic_vector (7 downto 0) ;
       addpulse_in , addsub , rst_sum : in std_logic ;
       add_finish : out std_logic ;
       sumout : out std_logic_vector ( 32 downto 0) ) ;
end component ;

component normalize
 port ( 
      a , b : in std_logic_vector (31 downto 0) ;
      numb : in std_logic_vector (32 downto 0) ;
      exp : in std_logic_vector (7 downto 0) ;
      signbit , addsub , clock , en_norm , rst_norm  : in std_logic  ;
      zero_detect : in std_logic_vector(1 downto 0) ;
      exit_n : out std_logic ;
      normal_sum : out std_logic_vector (31 downto 0) ) ;
end component ;

component but_gen
port (
      add_incr , add_clear , stagedone : in std_logic ;
      but_butterfly : out std_logic_vector(3 downto 0) ) ;
end component ;

component stage_gen 
port (
      add_staged , add_clear : in std_logic ;
      st_stage : out std_logic_vector(1 downto 0) ) ;  
end component ;

component iod_staged is
port (
      but_fly : in std_logic_vector(3 downto 0) ;
      stage_no : in std_logic_vector(1 downto 0) ;
      add_incr , io_mode  : in std_logic ;
      add_iod , add_staged , add_fftd : out std_logic ; 
      butterfly_iod : out std_logic_vector(3 downto 0) ) ;
end component ;

component baseindex
port (
      ind_butterfly : in std_logic_vector(3 downto 0) ;
      ind_stage : in std_logic_vector(1 downto 0) ;
      add_fft : in std_logic ;
      fftadd_rd : out std_logic_vector(3 downto 0) ;
      c0 , c1 , c2 , c3 : in std_logic ) ; 
end component ;

component ioadd_gen
port (
      io_butterfly : in std_logic_vector(3 downto 0) ;
      add_iomode , add_ip , add_op : in std_logic ;
      base_ioadd : out std_logic_vector(3 downto 0) ) ;
end component ;

component mux_add 
port (
      a , b : in std_logic_vector(3 downto 0) ;
      sel : in std_logic ;
      q : out std_logic_vector(3 downto 0) ) ;
end component ;

component ram_shift
port (
      data_in : in std_logic_vector(3 downto 0) ;
      clock_main : in std_logic ;
      data_out : out std_logic_vector(3 downto 0) ) ;
end component ;

component cycles
port (
      clock_main , preset , c0_en , cycles_clear : in std_logic ;
      waves : out std_logic_vector(3 downto 0) ) ;
end component ;

component counter 
port (
      c : out std_logic_vector(2 downto 0) ;
      disable , clock_main , reset : in std_logic) ;
end component ;


component mult_clock
port (
      clock_main , mult1_c0 , mult1_iomode , mult_clear : in std_logic ;
      mult1_addincr : out std_logic ) ;
end component ;

component cont_gen 
port (
      con_staged , con_iod , con_fftd , con_init : in std_logic ;
      con_ip , con_op , con_iomode , con_fft : out std_logic ;
      con_enbw , con_enbor , c0_enable , con_preset : out std_logic ;
      con_clear , disable : out std_logic ;
      c0 , clock_main : in std_logic ;
      en_rom , en_romgen , reset_counter : out std_logic ; 
      con_clkcount : in std_logic_vector(2 downto 0) ) ;
end component ;

component and_gates 
port (
      waves_and : in std_logic_vector(3 downto 0) ;
      clock_main , c0_en : in std_logic ;
      c0,c1,c2,c3 : out std_logic ;
      c0_c1,c2_c3,c0_c2,c1_c3 : out std_logic ) ;
end component ;

component r_block
port (
       data : in std_logic_vector(31 downto 0) ;
       trigger : in std_logic ;
       r_out : out std_logic_vector(31 downto 0) ) ;
end component ;

component l_block
port (
       data_l : in std_logic_vector(31 downto 0) ;
       trigger_l : in std_logic ;
       l_out : out std_logic_vector(31 downto 0) ) ;
end component ;

component level_edge  
 port (
       data_edge : in std_logic_vector(31 downto 0) ;
       trigger_edge : in std_logic ;
       edge_out : out std_logic_vector(31 downto 0) ) ;
end component ;

component mux 
port (
       d0 , d1 : in std_logic_vector(31 downto 0) ;
       mux_out : out std_logic_vector(31 downto 0) ;
       choose : in std_logic ) ;
end component ;

component negate 
port (
       neg_in : in std_logic_vector(31 downto 0) ;
       neg_en , clock_main : in std_logic ;
       neg_out : out std_logic_vector(31 downto 0) ) ;
end component ;

component multiply
port(
      num_mux , num_rom : in std_logic_vector(31 downto 0) ;
      clock  : in std_logic ;
      mult_out : out std_logic_vector(31 downto 0) ) ;
end component ;

component divide
port (
       data_in : in std_logic_vector(31 downto 0) ;
       data_out : out std_logic_vector(31 downto 0) ) ;
end component ;

component romadd_gen is
port (
      io_rom,c0,c1,c2,c3 : in std_logic ;
      stage_rom : in std_logic_vector(1 downto 0) ;
      butterfly_rom : in std_logic_vector(3 downto 0) ;
      romadd : out std_logic_vector(2 downto 0) ;
      romgen_en : in std_logic );
end component ;

component reg_dpram is
port (
      data_fft , data_io : in std_logic_vector (31 downto 0);
      q : out std_logic_vector (31 downto 0);
      clock , io_mode : in std_logic;
      we , re : in std_logic;
      waddress: in std_logic_vector (3 downto 0);
      raddress: in std_logic_vector (3 downto 0));
end component ;

component rom is
port (
      clock , en_rom : in std_logic ;
      romadd : in std_logic_vector(2 downto 0) ;
      rom_data : out std_logic_vector(31 downto 0) ) ;
end component ;

component print_result is
port (clock,op : in std_logic ;
      fin_res : out std_logic_vector(31 downto 0) ;
      result : in std_logic_vector(31 downto 0));
end component ;

begin

result : print_result port map (clock_main,op,final_op,ram_data) ;
but : but_gen port map (incr , clear , staged ,butterfly_iod) ;
stg : stage_gen port map (staged , clear , stage) ;
iod_stgd : iod_staged port map(butterfly_iod,stage,incr,io_mode,iod,staged,fftd,butterfly) ; 
base : baseindex port map (butterfly , stage , fft_en , fftadd_rd , c0 , c1 , c2 , c3) ;
ioadd : ioadd_gen port map (butterfly , io_mode , ip , op , io_add) ;
ram_shift1 : ram_shift port map (fftadd_rd , clock_main , shift1) ;
ram_shift2 : ram_shift port map (shift1 , clock_main , shft) ;
ram_shift3 : ram_shift port map (shft , clock_main , shift3) ;
ram_shift4 : ram_shift port map (shift3 , clock_main ,shift4) ;
ram_shift5 : ram_shift port map (shift4 , clock_main , shift5) ;
--ram_shift6 : ram_shift port map (shift5 , clock_main , shift6) ;
multx1 : mux_add port map (shift5 , io_add , io_mode , ram_wr) ;
multx2 : mux_add port map (fftadd_rd , io_add , io_mode , ram_rd) ;
cyc : cycles port map (clock_main , preset , c0_en , cyc_clear , waves) ;
gates : and_gates port map(waves,clock_main,c0_en,c0,c1,c2,c3,c0_c1,c2_c3,c0_c2,c1_c3) ;
cnt : counter port map (clk_count , disable , clock_main , reset_count) ; 
mux_clock : mult_clock port map (clock_main , c0 , io_mode , clear , incr) ;
control : cont_gen port map (staged , iod , fftd , init , ip , op , io_mode , fft_en ,
enbw , enbor , c0_en , preset , clear , disable , c0 , clock_main ,rom_en,romgen_en,reset_count,clk_count) ;

reg_ram : reg_dpram port map (out_data,data_io,ram_data,clock_main,io_mode,enbw,enbor,ram_wr,ram_rd) ;

f1 : r_block port map (ram_data , c0 , d2) ;
f2 : l_block port map (ram_data , c1 , d3) ;
f3 : r_block port map (ram_data , c2 , d4) ;
f4 : r_block port map (ram_data , c3 , d5) ;
f5 : r_block port map (d8 , c1_c3 , d9) ;
f6 : l_block port map (d8 , c0_c2 , d10) ;
f7 : l_block port map (d12 , c3 , d13) ;
f8 : l_block port map (d12 , c1 , d14) ;
f9 : r_block port map (d17 , clock_main , d18) ;
f10 : r_block port map (data_rom , clock_main , rom_ff) ;
mux1 : mux port map (d2 , d3 , d6 , c2_c3) ;
mux2 : mux port map (d4 , d5 , d7 , c1_c3) ;
mux3 : mux port map (d13 , d14 , d15 , c1_c3) ;
neg1 : negate port map (d10 , c0_c1 ,clock_main , d11) ;
neg2 : negate port map (d15 , c0_c1 ,clock_main , d16) ;
mult1 : multiply port map (d6 , rom_ff , clock_main , d8) ;
div : divide port map (d18 , d19) ;
f11 : level_edge port map (d19,clock_main,out_data) ;

rom_add1 : romadd_gen port map (io_mode,c0,c1,c2,c3,stage,butterfly,rom_add,romgen_en) ;
rom1 : rom port map (clock ,rom_en,rom_add,data_rom) ;

b11 : subtractor port map ( d16 , d7 , clock , rstb , ensubb , a_smallb , finsubb , numzerob , zerodetectb , subb ,  changeb) ;
b2 : swap port map ( a=>d16 , b=>d7 , clock=>clock , rst_swap=>rstb , en_swap=>enswapb , finish_swap=>finswapb , d=>swap_num2b , large_exp=>expb , c=>swap_num1b ) ;
b4 : shift2 port map (sub_control=>subb , c_in=>swap_num1b , shift_out=>shift_outb , clock=>clock , shift_en=>enshiftb,
rst_shift=>rstb , finish_out=>finshiftb ) ;
b5 : control_main port map ( a_smallb , d16(31) , d7(31) , signbitb , addsubb , rstb , ensubb , 
enswapb , enshiftb , addpulseb , normaliseb , finsubb , finswapb , finshiftb ,finish_sumb , end_allb , 
clock_main , clock , reset , enbl , numzerob , changeb ) ;
b6 : summer port map ( shift_outb , swap_num2b , expb , addpulseb , addsubb , rstb , finish_sumb , sum_outb ) ;
b7 : normalize port map (d16 , d7 , sum_outb , expb , signbitb , addsubb , clock , normaliseb , rstb , zerodetectb , end_allb , d17) ;

a1 : subtractor port map ( d9 ,  d11 , clock , rst , ensub , a_small , finsub , numzero , zerodetect , suba , changea) ;
a2 : swap port map (d9 ,d11 ,clock ,rst ,enswap , finswap ,swap_num2 , exp , swap_num1 ) ;
a4 : shift2 port map (suba ,swap_num1 ,shift_outa ,clock , enshift , rst , finshift ) ;
a5 : control_main port map ( a_small , d9(31) , d11(31) , signbit , addsub , rst , ensub , 
enswap , enshift , addpulse , normalise , finsub , finswap , finshift ,finish_sum , end_all , 
clock_main , clock , reset , enbl , numzero , changea ) ;
a6 : summer port map ( shift_outa , swap_num2 , exp , addpulse , addsub , rst , finish_sum , sum_out ) ;
a7 : normalize port map (d9 , d11 , sum_out , exp , signbit , addsub , clock , normalise , rst , zerodetect , end_all , d12) ;

end rtl ;

process
variable i : integer := 0 ;
begin 
for i in 1 to 1000 loop 
clock <= '1' ;
wait for 5 ns ;
clock <= '0' ;
wait for 5 ns ;
end loop ;
end process ;

process
variable j : integer := 0 ;
begin 
for j in 1 to 1000 loop 
clock_main <= '1' ;
wait for 200 ns ;
clock_main <= '0' ;
wait for 200 ns ;
end loop ;
end process ;

process
file vector_file : text open read_mode is "d:\user\ray\project\vhdl_code\synth_but\rom_ram.vhd" ;
variable l , l2 : line ;
variable q , p : integer := 0 ;
variable count : integer ;
variable t_a , t_b : std_logic_vector (31 downto 0) ; 
variable space : character ;
begin 

while not endfile(vector_file) loop
--for count in 1 to 16 loop
q := 31 ;
readline(vector_file , l2) ;

for p in 1 to 32 loop -- data from RAM
read(l2 , t_b(q)) ;
q := q - 1 ;
end loop ;
q := 31 ;
data_io <= t_b(31 downto 0) ;

wait for 400 ns ;
end loop ;
wait for 8 ms ;
--wait for 650 ns ;
end process;

-- process to reset
process
begin
reset <= '1' ;
enbl <= '1' ;
wait for 10 ns ;
reset <= '0' ;
wait ;
end process ;

process
begin
init <= '1' ;
wait for 15 ns ;
init <= '0' ;
wait ;
end process ;

end stimonly ;















?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號(hào) Ctrl + =
減小字號(hào) Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产视频911| 91麻豆视频网站| 久久国产成人午夜av影院| 天天爽夜夜爽夜夜爽精品视频| 日本v片在线高清不卡在线观看| 免费成人av资源网| 欧美xxxxx牲另类人与| 国产欧美精品区一区二区三区 | 99久久伊人精品| 在线免费观看不卡av| 日韩欧美国产综合在线一区二区三区| 日本一区二区三区四区| 成人性生交大片| 91精品国产91热久久久做人人| 免费看精品久久片| 高清国产一区二区| 在线观看中文字幕不卡| 国产精品久久久久久妇女6080| 欧美性大战xxxxx久久久| 欧美一区二区三级| 国产精品夜夜嗨| 欧美一区二区大片| 床上的激情91.| 亚洲国产精品综合小说图片区| 风间由美一区二区av101| 亚洲精品免费电影| 成人性生交大合| 午夜电影一区二区三区| 国产色婷婷亚洲99精品小说| 91久久精品午夜一区二区| 自拍偷拍亚洲综合| 国产69精品久久99不卡| 亚洲一区二区三区爽爽爽爽爽| 99精品视频在线免费观看| 婷婷激情综合网| 国产日本欧美一区二区| 欧美日韩久久久| 一区二区三区四区在线播放| 91在线观看地址| 美女视频免费一区| 精品欧美一区二区久久| 色婷婷亚洲一区二区三区| 亚洲精品美腿丝袜| 久久综合精品国产一区二区三区| 久久超碰97中文字幕| 亚洲色图丝袜美腿| 久久婷婷成人综合色| 欧美日韩一级二级三级| 日韩高清一区在线| 26uuu欧美日本| 欧美日韩国产影片| 成人动漫一区二区| 亚洲精品国产无天堂网2021| 久久久亚洲午夜电影| 国产v综合v亚洲欧| 免费成人结看片| 三级影片在线观看欧美日韩一区二区 | 免费在线观看日韩欧美| 综合亚洲深深色噜噜狠狠网站| 精品国产sm最大网站| 粉嫩av亚洲一区二区图片| 蜜臀精品久久久久久蜜臀| 一区二区三区丝袜| 国产精品理伦片| 国产婷婷一区二区| 国产jizzjizz一区二区| 国产嫩草影院久久久久| 欧美亚洲日本国产| 国产大陆a不卡| 成人黄色小视频在线观看| 免费观看在线综合色| 日韩av电影一区| 日韩中文字幕亚洲一区二区va在线 | 亚洲午夜一区二区| 亚洲一区二区三区免费视频| 亚洲国产综合色| 婷婷一区二区三区| 日韩中文字幕区一区有砖一区 | 午夜伦欧美伦电影理论片| 依依成人综合视频| 樱桃视频在线观看一区| 亚洲一区二区偷拍精品| 亚洲高清久久久| 日韩专区欧美专区| 玖玖九九国产精品| 狠狠色综合日日| 亚洲精品欧美专区| 一区二区三区四区在线播放| 性久久久久久久久久久久| 日本一区二区视频在线观看| 国产日韩欧美亚洲| 亚洲欧美偷拍另类a∨色屁股| 日韩一区二区三区高清免费看看| 成人高清视频在线| 91麻豆免费在线观看| 欧美视频在线一区| 欧美一级高清片| 久久一区二区三区四区| 日韩一区中文字幕| 2020日本不卡一区二区视频| 久久九九影视网| 亚洲欧美怡红院| 视频一区在线播放| 韩国av一区二区三区四区| 成人免费观看视频| 欧美亚洲国产一区二区三区| 日韩欧美一区二区不卡| 国产精品私人影院| 久久久美女艺术照精彩视频福利播放| 欧美激情一区二区| 久久你懂得1024| 亚洲婷婷国产精品电影人久久| 亚洲成a人片综合在线| 久久99国产精品成人| 麻豆国产精品官网| 成人av免费观看| 欧美一区二区三区日韩视频| 国产亚洲欧洲997久久综合| 一区二区三区四区av| 国产福利91精品一区二区三区| 欧美性生活大片视频| 久久精品亚洲麻豆av一区二区 | 亚洲精品一区二区三区蜜桃下载| 亚洲欧洲精品天堂一级| 日本午夜一本久久久综合| av网站一区二区三区| 91在线porny国产在线看| 欧美一区二区视频免费观看| 国产精品女人毛片| 青青草国产成人av片免费| 成人av免费观看| 日韩欧美不卡在线观看视频| 亚洲欧美激情小说另类| 国产精品自拍毛片| 欧美丰满美乳xxx高潮www| 日韩午夜三级在线| 亚洲免费观看高清完整版在线观看 | 国产91丝袜在线观看| 欧美一区二区三区电影| 亚洲人成亚洲人成在线观看图片| 韩国欧美一区二区| 欧美夫妻性生活| 有码一区二区三区| av在线播放成人| 国产网红主播福利一区二区| 黄一区二区三区| 91.成人天堂一区| 精品国产凹凸成av人网站| 婷婷亚洲久悠悠色悠在线播放| 色欧美日韩亚洲| 国产精品第一页第二页第三页| 国产盗摄一区二区| 26uuu亚洲综合色| 国产毛片一区二区| 一本大道av伊人久久综合| 久久久久久久久99精品| 久久精品国产成人一区二区三区 | 欧美一区二区三区公司| 日韩黄色免费网站| 欧美日韩日日摸| 亚洲图片欧美视频| 欧美日韩不卡一区| 亚洲国产欧美在线| 精品视频资源站| 天天操天天色综合| 亚洲国产精品久久一线不卡| 国产一区二区0| 欧美一二三在线| 亚洲一区在线视频观看| 成人一区二区视频| 精品国产一区二区三区久久久蜜月| 一区二区三区日韩精品视频| 国产成人无遮挡在线视频| 91精品婷婷国产综合久久| 亚洲免费av高清| 一区二区三区加勒比av| 色婷婷久久综合| 亚洲成av人片观看| 欧美一级在线观看| 国产伦精品一区二区三区视频青涩| 久久精品夜色噜噜亚洲aⅴ| hitomi一区二区三区精品| 亚洲欧美日韩精品久久久久| 色94色欧美sute亚洲13| 亚洲大片一区二区三区| 日韩一区二区视频| 国产一区二区在线电影| 国产精品麻豆欧美日韩ww| 色噜噜久久综合| 奇米影视在线99精品| 久久久久久夜精品精品免费| 成人aa视频在线观看| 亚洲一区二区三区四区在线| 欧美v日韩v国产v| 成人免费毛片片v| 午夜视频在线观看一区| 久久综合色播五月| 91麻豆精东视频| 蜜臀av一级做a爰片久久| 欧美激情在线观看视频免费|