?? dds.pin
字號:
-- Copyright (C) 1991-2004 Altera Corporation
-- Any megafunction design, and related netlist (encrypted or decrypted),
-- support information, device programming or simulation file, and any other
-- associated documentation or information provided by Altera or a partner
-- under Altera's Megafunction Partnership Program may be used only
-- to program PLD devices (but not masked PLD devices) from Altera. Any
-- other use of such megafunction design, netlist, support information,
-- device programming or simulation file, or any other related documentation
-- or information is prohibited for any other purpose, including, but not
-- limited to modification, reverse engineering, de-compiling, or use with
-- any other silicon devices, unless such use is explicitly licensed under
-- a separate agreement with Altera or a megafunction partner. Title to the
-- intellectual property, including patents, copyrights, trademarks, trade
-- secrets, or maskworks, embodied in any such megafunction design, netlist,
-- support information, device programming or simulation file, or any other
-- related documentation or information provided by Altera or a megafunction
-- partner, remains with Altera, the megafunction partner, or their respective
-- licensors. No other licenses, including any licenses needed under any third
-- party's intellectual property, are provided herein.
--
-- This is a Quartus II output file. It is for reporting purposes only, and is
-- not intended for use as a Quartus II input file. This file cannot be used
-- to make Quartus II pin assignments - for instructions on how to make pin
-- assignments, please see Quartus II help.
------------------------------------------------------------------------------
------------------------------------------------------------------------------
-- NC : No Connect. This pin has no internal connection to the device.
-- VCC_INT : Dedicated power pin, which MUST be connected to VCC (5.0V).
-- VCC_IO : Dedicated power pin, which MUST be connected to VCC (Refer to
-- the table below for voltage).
-- GND : Dedicated ground pin, which MUST be connected to GND.
-- GND+ : Unused input. This pin should be connected to GND. It may also
-- be connected to a valid signal on the board (low, high, or
-- toggling) if that signal is required for a different revision
-- of the design.
-- GND* : Unused I/O pin. This pin can either be left unconnected or
-- connected to GND. Connecting this pin to GND will improve the
-- device's immunity to noise.
------------------------------------------------------------------------------
Quartus II Version 4.2 Build 157 12/07/2004 SJ Full Version
CHIP "dds" ASSIGNED TO AN: EPF10K10LC84-3
Pin Name/Usage : Location : Dir. : I/O Standard : Voltage : I/O Bank : User Assignment
-------------------------------------------------------------------------------------------------------------
phase[3] : 1 : input : TTL : : : N
phase[0] : 2 : input : TTL : : : N
phase[5] : 3 : input : TTL : : : N
VCC_INT : 4 : power : : 5.0V : :
GND* : 5 : : : : :
phase[4] : 6 : input : TTL : : : N
freword[8] : 7 : input : TTL : : : N
GND* : 8 : : : : :
phase[7] : 9 : input : TTL : : : N
GND* : 10 : : : : :
freword[4] : 11 : input : TTL : : : N
DATA0 : 12 : input : : : :
DCLK : 13 : bidir : : : :
nCE : 14 : input : : : :
TDI : 15 : input : : : :
GND* : 16 : : : : :
GND* : 17 : : : : :
sinvalue[2] : 18 : output : TTL : : : N
sinvalue[1] : 19 : output : TTL : : : N
VCC_INT : 20 : power : : 5.0V : :
freword[2] : 21 : input : TTL : : : N
sinvalue[0] : 22 : output : TTL : : : N
freword[3] : 23 : input : TTL : : : N
freword[1] : 24 : input : TTL : : : N
sinvalue[7] : 25 : output : TTL : : : N
GND_INT : 26 : gnd : : : :
GND* : 27 : : : : :
sinvalue[5] : 28 : output : TTL : : : N
sinvalue[6] : 29 : output : TTL : : : N
sinvalue[4] : 30 : output : TTL : : : N
MSEL0 : 31 : input : : : :
MSEL1 : 32 : input : : : :
VCC_INT : 33 : power : : 5.0V : :
nCONFIG : 34 : input : : : :
GND* : 35 : : : : :
freword[6] : 36 : input : TTL : : : N
freword[0] : 37 : input : TTL : : : N
GND* : 38 : : : : :
GND* : 39 : : : : :
VCC_INT : 40 : power : : 5.0V : :
GND_INT : 41 : gnd : : : :
phase[2] : 42 : input : TTL : : : N
clk : 43 : input : TTL : : : N
phase[1] : 44 : input : TTL : : : N
VCC_INT : 45 : power : : 5.0V : :
GND_INT : 46 : gnd : : : :
GND* : 47 : : : : :
GND* : 48 : : : : :
GND* : 49 : : : : :
sinvalue[3] : 50 : output : TTL : : : N
GND* : 51 : : : : :
GND* : 52 : : : : :
GND* : 53 : : : : :
GND* : 54 : : : : :
nSTATUS : 55 : bidir : : : :
TRST : 56 : input : : : :
TMS : 57 : input : : : :
GND* : 58 : : : : :
GND* : 59 : : : : :
GND* : 60 : : : : :
GND* : 61 : : : : :
GND* : 62 : : : : :
VCC_INT : 63 : power : : 5.0V : :
freword[5] : 64 : input : TTL : : : N
sinvalue[8] : 65 : output : TTL : : : N
freword[7] : 66 : input : TTL : : : N
phase[6] : 67 : input : TTL : : : N
GND_INT : 68 : gnd : : : :
sinvalue[9] : 69 : output : TTL : : : N
GND* : 70 : : : : :
GND* : 71 : : : : :
GND* : 72 : : : : :
GND* : 73 : : : : :
TDO : 74 : output : : : :
nCEO : 75 : output : : : :
CONF_DONE : 76 : bidir : : : :
TCK : 77 : input : : : :
GND* : 78 : : : : :
GND* : 79 : : : : :
GND* : 80 : : : : :
GND* : 81 : : : : :
GND_INT : 82 : gnd : : : :
GND* : 83 : : : : :
phase[8] : 84 : input : TTL : : : N
?? 快捷鍵說明
復制代碼
Ctrl + C
搜索代碼
Ctrl + F
全屏模式
F11
切換主題
Ctrl + Shift + D
顯示快捷鍵
?
增大字號
Ctrl + =
減小字號
Ctrl + -