亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dds.fit.rpt

?? 直接數字頻率合成器
?? RPT
?? 第 1 頁 / 共 3 頁
字號:
Fitter report for dds
Mon May 08 10:23:54 2006
Version 4.2 Build 157 12/07/2004 SJ Full Version


---------------------
; Table of Contents ;
---------------------
  1. Legal Notice
  2. Fitter Summary
  3. Fitter Settings
  4. Fitter Device Options
  5. Fitter Equations
  6. Input Pins
  7. Output Pins
  8. All Package Pins
  9. Control Signals
 10. Global & Other Fast Signals
 11. Carry Chains
 12. Embedded Cells
 13. Non-Global High Fan-Out Signals
 14. LAB
 15. Local Routing Interconnect
 16. LAB External Interconnect
 17. Row Interconnect
 18. LAB Column Interconnect
 19. LAB Column Interconnect
 20. Fitter Resource Usage Summary
 21. Fitter Resource Utilization by Entity
 22. Delay Chain Summary
 23. Fitter RAM Summary
 24. Pin-Out File
 25. Fitter Messages



----------------
; Legal Notice ;
----------------
Copyright (C) 1991-2004 Altera Corporation
Any  megafunction  design,  and related netlist (encrypted  or  decrypted),
support information,  device programming or simulation file,  and any other
associated  documentation or information  provided by  Altera  or a partner
under  Altera's   Megafunction   Partnership   Program  may  be  used  only
to program  PLD  devices (but not masked  PLD  devices) from  Altera.   Any
other  use  of such  megafunction  design,  netlist,  support  information,
device programming or simulation file,  or any other  related documentation
or information  is prohibited  for  any  other purpose,  including, but not
limited to  modification,  reverse engineering,  de-compiling, or use  with
any other  silicon devices,  unless such use is  explicitly  licensed under
a separate agreement with  Altera  or a megafunction partner.  Title to the
intellectual property,  including patents,  copyrights,  trademarks,  trade
secrets,  or maskworks,  embodied in any such megafunction design, netlist,
support  information,  device programming or simulation file,  or any other
related documentation or information provided by  Altera  or a megafunction
partner, remains with Altera, the megafunction partner, or their respective
licensors. No other licenses, including any licenses needed under any third
party's intellectual property, are provided herein.



+------------------------------------------------------------------+
; Fitter Summary                                                   ;
+-----------------------+------------------------------------------+
; Fitter Status         ; Successful - Mon May 08 10:23:54 2006    ;
; Quartus II Version    ; 4.2 Build 157 12/07/2004 SJ Full Version ;
; Revision Name         ; dds                                      ;
; Top-level Entity Name ; dds                                      ;
; Family                ; FLEX10K                                  ;
; Device                ; EPF10K10LC84-3                           ;
; Timing Models         ; Final                                    ;
; Total logic elements  ; 27 / 576 ( 4 % )                         ;
; Total pins            ; 29 / 59 ( 49 % )                         ;
; Total memory bits     ; 5,120 / 6,144 ( 83 % )                   ;
+-----------------------+------------------------------------------+


+------------------------------------------------------------------------------------------------------+
; Fitter Settings                                                                                      ;
+------------------------------------------------------------+--------------------+--------------------+
; Option                                                     ; Setting            ; Default Value      ;
+------------------------------------------------------------+--------------------+--------------------+
; Device                                                     ; AUTO               ;                    ;
; Fitter Effort                                              ; Standard Fit       ; Auto Fit           ;
; Use smart compilation                                      ; Normal             ; Normal             ;
; Placement Effort Multiplier                                ; 1.0                ; 1.0                ;
; Router Effort Multiplier                                   ; 1.0                ; 1.0                ;
; Optimize Timing                                            ; Normal compilation ; Normal compilation ;
; Optimize IOC Register Placement for Timing                 ; On                 ; On                 ;
; Limit to One Fitting Attempt                               ; Off                ; Off                ;
; Final Placement Optimizations                              ; Automatically      ; Automatically      ;
; Fitter Initial Placement Seed                              ; 1                  ; 1                  ;
; Slow Slew Rate                                             ; Off                ; Off                ;
; Auto Global Memory Control Signals                         ; Off                ; Off                ;
; Logic Cell Insertion - Individual Logic Cells              ; On                 ; On                 ;
; Logic Cell Insertion - I/Os Fed By Carry or Cascade Chains ; On                 ; On                 ;
; Auto Global Clock                                          ; On                 ; On                 ;
; Auto Global Output Enable                                  ; On                 ; On                 ;
; Auto Global Register Control Signals                       ; On                 ; On                 ;
+------------------------------------------------------------+--------------------+--------------------+


+-------------------------------------------------------------------------+
; Fitter Device Options                                                   ;
+----------------------------------------------+--------------------------+
; Option                                       ; Setting                  ;
+----------------------------------------------+--------------------------+
; Enable user-supplied start-up clock (CLKUSR) ; Off                      ;
; Enable device-wide reset (DEV_CLRn)          ; Off                      ;
; Enable device-wide output enable (DEV_OE)    ; Off                      ;
; Enable INIT_DONE output                      ; Off                      ;
; Configuration scheme                         ; Passive Serial           ;
; Reserve all unused pins                      ; As output driving ground ;
; Base pin-out file on sameframe device        ; Off                      ;
+----------------------------------------------+--------------------------+


+------------------+
; Fitter Equations ;
+------------------+
The equations can be found in E:/My_Designs/max/dds.fit.eqn.


+--------------------------------------------------------------------------------------------------------------------------------------------+
; Input Pins                                                                                                                                 ;
+------------+-------+-----+------+---------+--------+--------------+-------------------------+---------------+---------------+--------------+
; Name       ; Pin # ; Row ; Col. ; Fan-Out ; Global ; I/O Register ; Use Local Routing Input ; Power Up High ; Single-Pin CE ; I/O Standard ;
+------------+-------+-----+------+---------+--------+--------------+-------------------------+---------------+---------------+--------------+
; clk        ; 43    ; --  ; --   ; 19      ; yes    ; no           ; no                      ; no            ; no            ; TTL          ;
; phase[8]   ; 84    ; --  ; --   ; 1       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
; phase[0]   ; 2     ; --  ; --   ; 1       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
; phase[1]   ; 44    ; --  ; --   ; 1       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
; phase[2]   ; 42    ; --  ; --   ; 1       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
; phase[3]   ; 1     ; --  ; --   ; 1       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
; phase[4]   ; 6     ; --  ; 4    ; 1       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
; phase[5]   ; 3     ; --  ; 12   ; 1       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
; phase[6]   ; 67    ;  B  ; --   ; 1       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
; phase[7]   ; 9     ; --  ; 2    ; 1       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
; freword[8] ; 7     ; --  ; 3    ; 1       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
; freword[0] ; 37    ; --  ; 9    ; 1       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
; freword[1] ; 24    ;  B  ; --   ; 1       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
; freword[2] ; 21    ;  B  ; --   ; 1       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
; freword[3] ; 23    ;  B  ; --   ; 1       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
; freword[4] ; 11    ; --  ; 1    ; 1       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
; freword[5] ; 64    ;  B  ; --   ; 1       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
; freword[6] ; 36    ; --  ; 7    ; 1       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
; freword[7] ; 66    ;  B  ; --   ; 1       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
+------------+-------+-----+------+---------+--------+--------------+-------------------------+---------------+---------------+--------------+


+-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Output Pins                                                                                                                                                                             ;
+-------------+-------+-----+------+--------------+--------------------------+---------------+----------------+---------------+---------------+------------+---------------+--------------+
; Name        ; Pin # ; Row ; Col. ; I/O Register ; Use Local Routing Output ; Power Up High ; Slow Slew Rate ; Single-Pin OE ; Single-Pin CE ; Open Drain ; TRI Primitive ; I/O Standard ;
+-------------+-------+-----+------+--------------+--------------------------+---------------+----------------+---------------+---------------+------------+---------------+--------------+
; sinvalue[9] ; 69    ;  A  ; --   ; no           ; no                       ; no            ; no             ; no            ; no            ; no         ; yes           ; TTL          ;
; sinvalue[8] ; 65    ;  B  ; --   ; no           ; no                       ; no            ; no             ; no            ; no            ; no         ; yes           ; TTL          ;
; sinvalue[7] ; 25    ;  B  ; --   ; no           ; no                       ; no            ; no             ; no            ; no            ; no         ; yes           ; TTL          ;
; sinvalue[6] ; 29    ;  C  ; --   ; no           ; no                       ; no            ; no             ; no            ; no            ; no         ; yes           ; TTL          ;
; sinvalue[5] ; 28    ;  C  ; --   ; no           ; no                       ; no            ; no             ; no            ; no            ; no         ; yes           ; TTL          ;
; sinvalue[4] ; 30    ;  C  ; --   ; no           ; no                       ; no            ; no             ; no            ; no            ; no         ; yes           ; TTL          ;
; sinvalue[3] ; 50    ; --  ; 17   ; no           ; no                       ; no            ; no             ; no            ; no            ; no         ; yes           ; TTL          ;
; sinvalue[2] ; 18    ;  A  ; --   ; no           ; no                       ; no            ; no             ; no            ; no            ; no         ; yes           ; TTL          ;
; sinvalue[1] ; 19    ;  A  ; --   ; no           ; no                       ; no            ; no             ; no            ; no            ; no         ; yes           ; TTL          ;
; sinvalue[0] ; 22    ;  B  ; --   ; no           ; no                       ; no            ; no             ; no            ; no            ; no         ; yes           ; TTL          ;
+-------------+-------+-----+------+--------------+--------------------------+---------------+----------------+---------------+---------------+------------+---------------+--------------+


+------------------------------------+
; All Package Pins                   ;
+-------+-------------+--------------+
; Pin # ; Usage       ; I/O Standard ;
+-------+-------------+--------------+
; 1     ; phase[3]    ; TTL          ;
; 2     ; phase[0]    ; TTL          ;
; 3     ; phase[5]    ; TTL          ;
; 4     ; VCC_INT     ;              ;
; 5     ; GND*        ;              ;
; 6     ; phase[4]    ; TTL          ;
; 7     ; freword[8]  ; TTL          ;
; 8     ; GND*        ;              ;
; 9     ; phase[7]    ; TTL          ;
; 10    ; GND*        ;              ;
; 11    ; freword[4]  ; TTL          ;
; 12    ; ^DATA0      ;              ;
; 13    ; ^DCLK       ;              ;
; 14    ; ^nCE        ;              ;
; 15    ; #TDI        ;              ;
; 16    ; GND*        ;              ;
; 17    ; GND*        ;              ;
; 18    ; sinvalue[2] ; TTL          ;
; 19    ; sinvalue[1] ; TTL          ;
; 20    ; VCC_INT     ;              ;
; 21    ; freword[2]  ; TTL          ;
; 22    ; sinvalue[0] ; TTL          ;
; 23    ; freword[3]  ; TTL          ;
; 24    ; freword[1]  ; TTL          ;
; 25    ; sinvalue[7] ; TTL          ;
; 26    ; GND_INT     ;              ;
; 27    ; GND*        ;              ;
; 28    ; sinvalue[5] ; TTL          ;
; 29    ; sinvalue[6] ; TTL          ;
; 30    ; sinvalue[4] ; TTL          ;

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
97久久超碰国产精品| 亚洲久草在线视频| 欧美三级视频在线观看| 波多野结衣中文一区| 国产美女av一区二区三区| 免费不卡在线视频| 人人狠狠综合久久亚洲| 视频一区中文字幕| 日韩精品视频网站| 久久不见久久见免费视频7 | 免费精品视频在线| 五月婷婷激情综合网| 亚洲超碰精品一区二区| 亚洲国产欧美一区二区三区丁香婷| 亚洲日韩欧美一区二区在线| 亚洲乱码国产乱码精品精小说 | 欧美日韩一区视频| 日韩中文字幕av电影| 亚洲美女视频在线观看| 亚洲美女免费视频| 日本一区二区三区国色天香 | 欧美激情资源网| 亚洲国产精品精华液2区45| 久久精品一区二区三区av| 欧美一级午夜免费电影| 欧美性色黄大片| 激情综合网天天干| 成人av免费在线观看| 精品剧情v国产在线观看在线| 亚洲午夜视频在线| 色菇凉天天综合网| 1024亚洲合集| 成年人国产精品| 国产精品乱码人人做人人爱| 国产在线视频一区二区三区| 欧美成人一区二区三区| 激情文学综合丁香| 久久久久国产一区二区三区四区| 久久国产尿小便嘘嘘| 欧美tickling网站挠脚心| 久久99精品久久只有精品| 精品国产3级a| 国产成人丝袜美腿| 亚洲欧洲av在线| 91在线国产福利| 亚洲最新在线观看| 欧美日韩国产欧美日美国产精品| 午夜精品久久久久久久久久久 | 亚洲第一精品在线| 91精品国产福利在线观看 | 亚洲视频免费在线观看| 91视频观看视频| 亚洲成人av在线电影| 欧美日韩精品一区二区天天拍小说| 日韩精品三区四区| 2023国产一二三区日本精品2022| 国产美女一区二区三区| 国产精品久久久久四虎| 在线免费观看成人短视频| 五月天欧美精品| www亚洲一区| 一本大道久久精品懂色aⅴ| 性欧美疯狂xxxxbbbb| 精品国一区二区三区| 高清在线成人网| 亚洲影视在线观看| 欧美变态tickling挠脚心| 成人免费观看视频| 亚洲va欧美va天堂v国产综合| 日韩精品一区在线| 91色婷婷久久久久合中文| 视频一区二区三区中文字幕| 精品久久一区二区| 欧美自拍偷拍午夜视频| 精品亚洲国内自在自线福利| 亚洲乱码国产乱码精品精可以看| 欧美成人三级在线| 日本乱人伦一区| 精品一二线国产| 亚洲成a人片在线不卡一二三区| 久久尤物电影视频在线观看| 色偷偷久久人人79超碰人人澡| 久久国产精品色婷婷| 亚洲精品美国一| 久久综合色之久久综合| 欧美情侣在线播放| 成人av在线一区二区三区| 男女男精品视频网| 亚洲乱码中文字幕| 国产欧美精品一区二区色综合| 欧美性色黄大片| 91在线视频在线| 精品一区二区三区免费播放| 天天色综合天天| 亚洲免费视频成人| 国产欧美日韩卡一| 久久色在线观看| 日韩亚洲欧美中文三级| 色国产综合视频| 99精品黄色片免费大全| 国产精品 日产精品 欧美精品| 日本伊人午夜精品| 天天做天天摸天天爽国产一区| 亚洲日本在线天堂| 亚洲欧洲成人精品av97| 久久久99久久| 精品伦理精品一区| 亚洲精品一区二区三区四区高清 | 日韩精品一区二区三区四区| 欧美日韩国产精品自在自线| 在线视频综合导航| 91麻豆swag| 成人avav影音| 成人av免费观看| 成人性生交大片免费| 成人国产精品免费观看视频| 国产成人亚洲综合a∨婷婷图片 | 精品成人一区二区三区四区| 欧美一级xxx| 日韩一区国产二区欧美三区| 欧美日韩高清在线播放| 欧美美女bb生活片| 4438x成人网最大色成网站| 欧美亚洲综合久久| 欧美裸体一区二区三区| 欧美日韩国产综合久久| 欧美喷水一区二区| 欧美成人aa大片| 精品福利在线导航| 久久精品视频免费| 欧美国产精品劲爆| 亚洲美女免费视频| 午夜久久电影网| 精品影院一区二区久久久| 国产精品一卡二卡在线观看| 风间由美一区二区三区在线观看| 成人午夜私人影院| 在线观看日韩高清av| 欧美女孩性生活视频| 日韩欧美亚洲一区二区| 国产欧美精品一区二区色综合| 亚洲欧洲成人精品av97| 午夜精品在线看| 国产一区二区三区四区五区入口 | 色系网站成人免费| 欧美精品在线一区二区| 国产婷婷精品av在线| 亚洲视频 欧洲视频| 亚洲福利视频一区| 国产酒店精品激情| 在线精品亚洲一区二区不卡| 欧美videos中文字幕| 亚洲天堂a在线| 日韩专区中文字幕一区二区| 国产九色精品成人porny| 91碰在线视频| 日韩精品在线网站| 樱桃视频在线观看一区| 国产一区二区三区免费播放| 91免费国产在线| 欧美mv日韩mv| 亚洲黄色片在线观看| 国产真实乱偷精品视频免| 日本精品一区二区三区高清 | 中文天堂在线一区| 亚洲成a人片综合在线| 成人三级伦理片| 欧美一区二区播放| 亚洲精品午夜久久久| 国产精品一区二区视频| 欧美高清视频一二三区| 国产精品国产三级国产aⅴ原创| 丝袜亚洲精品中文字幕一区| 99riav久久精品riav| 久久综合久久鬼色中文字| 视频一区中文字幕| 色94色欧美sute亚洲线路一ni | 日韩一区二区在线看| 亚洲免费资源在线播放| 高清不卡一二三区| 欧美一级一级性生活免费录像| 亚洲免费观看视频| 国产成人久久精品77777最新版本| 欧美色图第一页| 一区二区三区四区在线| 成人黄色软件下载| 久久久国产午夜精品| 麻豆久久久久久| 欧美三级在线视频| 一区二区三区精品久久久| 成人免费毛片app| 中文字幕第一区第二区| 国产成人综合精品三级| 久久久久综合网| 国产一区二区三区蝌蚪| 久久综合狠狠综合久久激情| 久久99国产精品免费网站| www国产成人| 韩国三级电影一区二区| 精品久久国产97色综合|