亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? de2_lcm_test.v

?? DE2控制LCD顯示
?? V
?? 第 1 頁 / 共 2 頁
字號(hào):
// --------------------------------------------------------------------
// Copyright (c) 2005 by Terasic Technologies Inc. 
// --------------------------------------------------------------------
//
// Permission:
//
//   Terasic grants permission to use and modify this code for use
//   in synthesis for all Terasic Development Boards and Altera Development 
//   Kits made by Terasic.  Other use of this code, including the selling 
//   ,duplication, or modification of any portion is strictly prohibited.
//
// Disclaimer:
//
//   This VHDL/Verilog or C/C++ source code is intended as a design reference
//   which illustrates how these types of functions can be implemented.
//   It is the user's responsibility to verify their design for
//   consistency and functionality through the use of formal
//   verification methods.  Terasic provides no warranty regarding the use 
//   or functionality of this code.
//
// --------------------------------------------------------------------
//           
//                     Terasic Technologies Inc
//                     356 Fu-Shin E. Rd Sec. 1. JhuBei City,
//                     HsinChu County, Taiwan
//                     302
//
//                     web: http://www.terasic.com/
//                     email: support@terasic.com
//
// --------------------------------------------------------------------
//
// Major Functions:	DE2 LCD Moudule Test
//
// --------------------------------------------------------------------
//
// Revision History :
// --------------------------------------------------------------------
//   Ver  :| Author            :| Mod. Date :| Changes Made:
//   V1.0 :| Johnny Chen       :| 06/04/12  :|      Initial Revision
// --------------------------------------------------------------------

module DE2_LCM_Test
	(
		////////////////////	Clock Input	 	////////////////////	 
		CLOCK_27,						//	27 MHz
		CLOCK_50,						//	50 MHz
		EXT_CLOCK,						//	External Clock
		////////////////////	Push Button		////////////////////
		KEY,							//	Pushbutton[3:0]
		////////////////////	DPDT Switch		////////////////////
		SW,								//	Toggle Switch[17:0]
		////////////////////	7-SEG Dispaly	////////////////////
		HEX0,							//	Seven Segment Digit 0
		HEX1,							//	Seven Segment Digit 1
		HEX2,							//	Seven Segment Digit 2
		HEX3,							//	Seven Segment Digit 3
		HEX4,							//	Seven Segment Digit 4
		HEX5,							//	Seven Segment Digit 5
		HEX6,							//	Seven Segment Digit 6
		HEX7,							//	Seven Segment Digit 7
		////////////////////////	LED		////////////////////////
		LEDG,							//	LED Green[8:0]
		LEDR,							//	LED Red[17:0]
		////////////////////////	UART	////////////////////////
		UART_TXD,						//	UART Transmitter
		UART_RXD,						//	UART Receiver
		////////////////////////	IRDA	////////////////////////
		IRDA_TXD,						//	IRDA Transmitter
		IRDA_RXD,						//	IRDA Receiver
		/////////////////////	SDRAM Interface		////////////////
		DRAM_DQ,						//	SDRAM Data bus 16 Bits
		DRAM_ADDR,						//	SDRAM Address bus 12 Bits
		DRAM_LDQM,						//	SDRAM Low-byte Data Mask 
		DRAM_UDQM,						//	SDRAM High-byte Data Mask
		DRAM_WE_N,						//	SDRAM Write Enable
		DRAM_CAS_N,						//	SDRAM Column Address Strobe
		DRAM_RAS_N,						//	SDRAM Row Address Strobe
		DRAM_CS_N,						//	SDRAM Chip Select
		DRAM_BA_0,						//	SDRAM Bank Address 0
		DRAM_BA_1,						//	SDRAM Bank Address 0
		DRAM_CLK,						//	SDRAM Clock
		DRAM_CKE,						//	SDRAM Clock Enable
		////////////////////	Flash Interface		////////////////
		FL_DQ,							//	FLASH Data bus 8 Bits
		FL_ADDR,						//	FLASH Address bus 22 Bits
		FL_WE_N,						//	FLASH Write Enable
		FL_RST_N,						//	FLASH Reset
		FL_OE_N,						//	FLASH Output Enable
		FL_CE_N,						//	FLASH Chip Enable
		////////////////////	SRAM Interface		////////////////
		SRAM_DQ,						//	SRAM Data bus 16 Bits
		SRAM_ADDR,						//	SRAM Address bus 18 Bits
		SRAM_UB_N,						//	SRAM High-byte Data Mask 
		SRAM_LB_N,						//	SRAM Low-byte Data Mask 
		SRAM_WE_N,						//	SRAM Write Enable
		SRAM_CE_N,						//	SRAM Chip Enable
		SRAM_OE_N,						//	SRAM Output Enable
		////////////////////	ISP1362 Interface	////////////////
		OTG_DATA,						//	ISP1362 Data bus 16 Bits
		OTG_ADDR,						//	ISP1362 Address 2 Bits
		OTG_CS_N,						//	ISP1362 Chip Select
		OTG_RD_N,						//	ISP1362 Write
		OTG_WR_N,						//	ISP1362 Read
		OTG_RST_N,						//	ISP1362 Reset
		OTG_FSPEED,						//	USB Full Speed,	0 = Enable, Z = Disable
		OTG_LSPEED,						//	USB Low Speed, 	0 = Enable, Z = Disable
		OTG_INT0,						//	ISP1362 Interrupt 0
		OTG_INT1,						//	ISP1362 Interrupt 1
		OTG_DREQ0,						//	ISP1362 DMA Request 0
		OTG_DREQ1,						//	ISP1362 DMA Request 1
		OTG_DACK0_N,					//	ISP1362 DMA Acknowledge 0
		OTG_DACK1_N,					//	ISP1362 DMA Acknowledge 1
		////////////////////	LCD Module 16X2		////////////////
		LCD_ON,							//	LCD Power ON/OFF
		LCD_BLON,						//	LCD Back Light ON/OFF
		LCD_RW,							//	LCD Read/Write Select, 0 = Write, 1 = Read
		LCD_EN,							//	LCD Enable
		LCD_RS,							//	LCD Command/Data Select, 0 = Command, 1 = Data
		LCD_DATA,						//	LCD Data bus 8 bits
		////////////////////	SD_Card Interface	////////////////
		SD_DAT,							//	SD Card Data
		SD_DAT3,						//	SD Card Data 3
		SD_CMD,							//	SD Card Command Signal
		SD_CLK,							//	SD Card Clock
		////////////////////	USB JTAG link	////////////////////
		TDI,  							// CPLD -> FPGA (data in)
		TCK,  							// CPLD -> FPGA (clk)
		TCS,  							// CPLD -> FPGA (CS)
	    TDO,  							// FPGA -> CPLD (data out)
		////////////////////	I2C		////////////////////////////
		I2C_SDAT,						//	I2C Data
		I2C_SCLK,						//	I2C Clock
		////////////////////	PS2		////////////////////////////
		PS2_DAT,						//	PS2 Data
		PS2_CLK,						//	PS2 Clock
		////////////////////	VGA		////////////////////////////
		VGA_CLK,   						//	VGA Clock
		VGA_HS,							//	VGA H_SYNC
		VGA_VS,							//	VGA V_SYNC
		VGA_BLANK,						//	VGA BLANK
		VGA_SYNC,						//	VGA SYNC
		VGA_R,   						//	VGA Red[9:0]
		VGA_G,	 						//	VGA Green[9:0]
		VGA_B,  						//	VGA Blue[9:0]
		////////////	Ethernet Interface	////////////////////////
		ENET_DATA,						//	DM9000A DATA bus 16Bits
		ENET_CMD,						//	DM9000A Command/Data Select, 0 = Command, 1 = Data
		ENET_CS_N,						//	DM9000A Chip Select
		ENET_WR_N,						//	DM9000A Write
		ENET_RD_N,						//	DM9000A Read
		ENET_RST_N,						//	DM9000A Reset
		ENET_INT,						//	DM9000A Interrupt
		ENET_CLK,						//	DM9000A Clock 25 MHz
		////////////////	Audio CODEC		////////////////////////
		AUD_ADCLRCK,					//	Audio CODEC ADC LR Clock
		AUD_ADCDAT,						//	Audio CODEC ADC Data
		AUD_DACLRCK,					//	Audio CODEC DAC LR Clock
		AUD_DACDAT,						//	Audio CODEC DAC Data
		AUD_BCLK,						//	Audio CODEC Bit-Stream Clock
		AUD_XCK,						//	Audio CODEC Chip Clock
		////////////////	TV Decoder		////////////////////////
		TD_DATA,    					//	TV Decoder Data bus 8 bits
		TD_HS,							//	TV Decoder H_SYNC
		TD_VS,							//	TV Decoder V_SYNC
		TD_RESET,						//	TV Decoder Reset
		////////////////////	GPIO	////////////////////////////
		GPIO_0,							//	GPIO Connection 0
		GPIO_1							//	GPIO Connection 1
	);

////////////////////////	Clock Input	 	////////////////////////
input			CLOCK_27;				//	27 MHz
input			CLOCK_50;				//	50 MHz
input			EXT_CLOCK;				//	External Clock
////////////////////////	Push Button		////////////////////////
input	[3:0]	KEY;					//	Pushbutton[3:0]
////////////////////////	DPDT Switch		////////////////////////
input	[17:0]	SW;						//	Toggle Switch[17:0]
////////////////////////	7-SEG Dispaly	////////////////////////
output	[6:0]	HEX0;					//	Seven Segment Digit 0
output	[6:0]	HEX1;					//	Seven Segment Digit 1
output	[6:0]	HEX2;					//	Seven Segment Digit 2
output	[6:0]	HEX3;					//	Seven Segment Digit 3
output	[6:0]	HEX4;					//	Seven Segment Digit 4
output	[6:0]	HEX5;					//	Seven Segment Digit 5
output	[6:0]	HEX6;					//	Seven Segment Digit 6
output	[6:0]	HEX7;					//	Seven Segment Digit 7
////////////////////////////	LED		////////////////////////////
output	[8:0]	LEDG;					//	LED Green[8:0]
output	[17:0]	LEDR;					//	LED Red[17:0]
////////////////////////////	UART	////////////////////////////
output			UART_TXD;				//	UART Transmitter
input			UART_RXD;				//	UART Receiver
////////////////////////////	IRDA	////////////////////////////
output			IRDA_TXD;				//	IRDA Transmitter
input			IRDA_RXD;				//	IRDA Receiver
///////////////////////		SDRAM Interface	////////////////////////
inout	[15:0]	DRAM_DQ;				//	SDRAM Data bus 16 Bits
output	[11:0]	DRAM_ADDR;				//	SDRAM Address bus 12 Bits
output			DRAM_LDQM;				//	SDRAM Low-byte Data Mask 
output			DRAM_UDQM;				//	SDRAM High-byte Data Mask
output			DRAM_WE_N;				//	SDRAM Write Enable
output			DRAM_CAS_N;				//	SDRAM Column Address Strobe
output			DRAM_RAS_N;				//	SDRAM Row Address Strobe
output			DRAM_CS_N;				//	SDRAM Chip Select
output			DRAM_BA_0;				//	SDRAM Bank Address 0
output			DRAM_BA_1;				//	SDRAM Bank Address 0
output			DRAM_CLK;				//	SDRAM Clock
output			DRAM_CKE;				//	SDRAM Clock Enable
////////////////////////	Flash Interface	////////////////////////
inout	[7:0]	FL_DQ;					//	FLASH Data bus 8 Bits
output	[21:0]	FL_ADDR;				//	FLASH Address bus 22 Bits
output			FL_WE_N;				//	FLASH Write Enable
output			FL_RST_N;				//	FLASH Reset
output			FL_OE_N;				//	FLASH Output Enable
output			FL_CE_N;				//	FLASH Chip Enable
////////////////////////	SRAM Interface	////////////////////////
inout	[15:0]	SRAM_DQ;				//	SRAM Data bus 16 Bits
output	[17:0]	SRAM_ADDR;				//	SRAM Address bus 18 Bits
output			SRAM_UB_N;				//	SRAM High-byte Data Mask 
output			SRAM_LB_N;				//	SRAM Low-byte Data Mask 
output			SRAM_WE_N;				//	SRAM Write Enable
output			SRAM_CE_N;				//	SRAM Chip Enable
output			SRAM_OE_N;				//	SRAM Output Enable
////////////////////	ISP1362 Interface	////////////////////////
inout	[15:0]	OTG_DATA;				//	ISP1362 Data bus 16 Bits
output	[1:0]	OTG_ADDR;				//	ISP1362 Address 2 Bits
output			OTG_CS_N;				//	ISP1362 Chip Select
output			OTG_RD_N;				//	ISP1362 Write
output			OTG_WR_N;				//	ISP1362 Read
output			OTG_RST_N;				//	ISP1362 Reset
output			OTG_FSPEED;				//	USB Full Speed,	0 = Enable, Z = Disable
output			OTG_LSPEED;				//	USB Low Speed, 	0 = Enable, Z = Disable
input			OTG_INT0;				//	ISP1362 Interrupt 0
input			OTG_INT1;				//	ISP1362 Interrupt 1
input			OTG_DREQ0;				//	ISP1362 DMA Request 0
input			OTG_DREQ1;				//	ISP1362 DMA Request 1
output			OTG_DACK0_N;			//	ISP1362 DMA Acknowledge 0
output			OTG_DACK1_N;			//	ISP1362 DMA Acknowledge 1

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號(hào) Ctrl + =
減小字號(hào) Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
成人免费毛片app| 成人免费视频免费观看| 精品久久免费看| 成人激情午夜影院| 亚洲成av人影院| 精品国产成人在线影院| 99久久精品免费观看| 五月天久久比比资源色| 精品国产免费视频| 99久久精品国产导航| 三级在线观看一区二区| 国产丝袜欧美中文另类| 欧美视频一区二区三区四区| 国产在线精品一区二区夜色| 亚洲人精品一区| 精品国产一区二区精华| 色老汉av一区二区三区| 久久99久久精品| 亚洲精品视频免费观看| 欧美岛国在线观看| av中文字幕亚洲| 老司机精品视频导航| 国产精品国产三级国产普通话三级 | 国产精品免费av| 欧美日韩夫妻久久| 粉嫩一区二区三区在线看| 五月天一区二区三区| 欧美激情一二三区| 91麻豆精品国产自产在线| a在线播放不卡| 韩国毛片一区二区三区| 午夜久久福利影院| 久久色.com| 欧美一级片在线| 色婷婷亚洲一区二区三区| 午夜精品一区二区三区免费视频| 亚洲国产精品99久久久久久久久| 日韩欧美第一区| 欧美色网站导航| 91亚洲精品一区二区乱码| 美女视频网站久久| 天堂精品中文字幕在线| 亚洲欧美激情小说另类| 国产精品第一页第二页第三页| 国产欧美日韩在线| 久久九九久精品国产免费直播| 久久婷婷色综合| 久久久久久电影| 国产欧美视频一区二区三区| 中文字幕 久热精品 视频在线| 国产欧美一区二区三区网站| 国产精品免费视频观看| 中文字幕一区二区三区视频| 日韩毛片在线免费观看| 亚洲人成小说网站色在线| 亚洲精品视频一区二区| 亚洲一区二区三区不卡国产欧美| 亚洲成人在线免费| 日本欧美肥老太交大片| 久久精品国产一区二区三区免费看 | 欧美色综合网站| 欧美精品v日韩精品v韩国精品v| 91麻豆精品国产91久久久久久久久| 欧美理论在线播放| 91麻豆精品国产| 久久综合一区二区| 国产目拍亚洲精品99久久精品| 中文字幕一区二区不卡| 亚洲一区二区三区四区在线| 日本aⅴ免费视频一区二区三区| 经典一区二区三区| 国产激情一区二区三区桃花岛亚洲| 北岛玲一区二区三区四区| 91国产精品成人| 欧美本精品男人aⅴ天堂| 国产免费成人在线视频| 亚洲一区二区三区四区在线免费观看| 免费观看91视频大全| 国产成人自拍网| 欧美在线观看一二区| 精品久久久久久亚洲综合网 | 91精品久久久久久久91蜜桃| 精品国产麻豆免费人成网站| 中文乱码免费一区二区| 一区二区三区在线观看欧美| 久久国产精品72免费观看| 不卡一卡二卡三乱码免费网站| 色狠狠桃花综合| 欧美tk—视频vk| √…a在线天堂一区| 日本aⅴ免费视频一区二区三区| 成人精品鲁一区一区二区| 欧美视频一二三区| 国产性天天综合网| 亚洲电影第三页| 丁香六月久久综合狠狠色| 欧美日韩一级黄| 国产欧美日韩亚州综合 | 欧美一级欧美一级在线播放| 中文字幕欧美激情一区| 亚洲电影视频在线| 成人的网站免费观看| 欧美一级艳片视频免费观看| 亚洲色欲色欲www| 久草中文综合在线| 欧美性猛交xxxxxxxx| 欧美国产日韩亚洲一区| 免费观看30秒视频久久| 在线观看av不卡| 国产精品久久久久久久浪潮网站| 久久精品免费看| 精品婷婷伊人一区三区三| 亚洲欧洲国产日韩| 国产麻豆精品在线| 91精品婷婷国产综合久久| 亚洲精品一二三| 床上的激情91.| 久久久久99精品一区| 久久国内精品视频| 777色狠狠一区二区三区| 亚洲男帅同性gay1069| 国产91清纯白嫩初高中在线观看 | 视频一区二区不卡| 色狠狠av一区二区三区| 欧美国产成人精品| 久久99久久99精品免视看婷婷 | 国产一区二区三区视频在线播放| 8x8x8国产精品| 午夜影院在线观看欧美| 91国偷自产一区二区开放时间| 国产精品日日摸夜夜摸av| 激情综合色综合久久综合| 91麻豆精品国产| 日本 国产 欧美色综合| 777奇米四色成人影色区| 亚洲成人动漫精品| 在线观看亚洲精品视频| 亚洲一区二区三区四区在线观看| 欧美影院一区二区三区| 亚洲一区二区在线免费看| 99久久99久久精品免费看蜜桃| 日韩伦理av电影| 色狠狠综合天天综合综合| 夜夜嗨av一区二区三区中文字幕| 一本大道久久a久久综合| 亚洲视频在线观看三级| 91美女片黄在线观看91美女| 亚洲特级片在线| 欧美综合天天夜夜久久| 视频精品一区二区| 91黄视频在线观看| 亚洲国产乱码最新视频| 欧美主播一区二区三区美女| 午夜伊人狠狠久久| 日韩一区二区三区在线| 狠狠网亚洲精品| 亚洲国产精品激情在线观看| 91视频com| 亚洲成人资源在线| 日韩免费一区二区| 国产精品一级二级三级| 自拍偷拍欧美精品| 欧美日韩一区二区不卡| 美女看a上一区| 欧美国产禁国产网站cc| 99精品视频中文字幕| 亚洲一区二区影院| 日韩欧美中文字幕精品| 国产成+人+日韩+欧美+亚洲| 亚洲欧美一区二区三区孕妇| 欧美高清精品3d| 国产麻豆9l精品三级站| 亚洲视频中文字幕| 7777精品伊人久久久大香线蕉最新版| 美国精品在线观看| 国产精品久久久久久久岛一牛影视| 欧美亚洲综合久久| 另类小说综合欧美亚洲| 中文字幕一区二区5566日韩| 欧美精品三级日韩久久| 国产福利一区二区三区| 一区二区三区日韩| 日韩欧美一卡二卡| 99国内精品久久| 日本系列欧美系列| 亚洲欧洲精品一区二区三区不卡| 91精品国产一区二区| 成人午夜激情影院| 午夜欧美2019年伦理| 欧美国产日韩a欧美在线观看| 欧美片网站yy| 成人av一区二区三区| 日本不卡一区二区三区高清视频| 国产亚洲va综合人人澡精品 | 欧美一区二区三区在线| 成人一区二区三区视频在线观看| 天天色图综合网| 中文一区二区在线观看| 7777精品伊人久久久大香线蕉经典版下载 | 亚洲一二三四久久|