亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? alarm_clock.map.rpt

?? 可以調整時間和設置鬧鐘的數字鐘(VHDL)
?? RPT
?? 第 1 頁 / 共 2 頁
字號:
Analysis & Synthesis report for ALARM_CLOCK
Tue May 13 23:39:30 2008
Quartus II Version 7.1 Build 156 04/30/2007 SJ Full Version


---------------------
; Table of Contents ;
---------------------
  1. Legal Notice
  2. Analysis & Synthesis Summary
  3. Analysis & Synthesis Settings
  4. Analysis & Synthesis Source Files Read
  5. Analysis & Synthesis Resource Usage Summary
  6. Analysis & Synthesis Resource Utilization by Entity
  7. State Machine - |alarm_clock|alarm_controller:u3|curr_state
  8. General Register Statistics
  9. Multiplexer Restructuring Statistics (Restructuring Performed)
 10. Analysis & Synthesis Messages



----------------
; Legal Notice ;
----------------
Copyright (C) 1991-2007 Altera Corporation
Your use of Altera Corporation's design tools, logic functions 
and other software and tools, and its AMPP partner logic 
functions, and any output files from any of the foregoing 
(including device programming or simulation files), and any 
associated documentation or information are expressly subject 
to the terms and conditions of the Altera Program License 
Subscription Agreement, Altera MegaCore Function License 
Agreement, or other applicable license agreement, including, 
without limitation, that your use is for the sole purpose of 
programming logic devices manufactured by Altera and sold by 
Altera or its authorized distributors.  Please refer to the 
applicable agreement for further details.



+------------------------------------------------------------------------+
; Analysis & Synthesis Summary                                           ;
+-----------------------------+------------------------------------------+
; Analysis & Synthesis Status ; Successful - Tue May 13 23:39:29 2008    ;
; Quartus II Version          ; 7.1 Build 156 04/30/2007 SJ Full Version ;
; Revision Name               ; ALARM_CLOCK                              ;
; Top-level Entity Name       ; alarm_clock                              ;
; Family                      ; Cyclone                                  ;
; Total logic elements        ; 347                                      ;
; Total pins                  ; 23                                       ;
; Total virtual pins          ; 0                                        ;
; Total memory bits           ; 0                                        ;
; Total PLLs                  ; 0                                        ;
+-----------------------------+------------------------------------------+


+--------------------------------------------------------------------------------------------------------------------------+
; Analysis & Synthesis Settings                                                                                            ;
+--------------------------------------------------------------------------------+--------------------+--------------------+
; Option                                                                         ; Setting            ; Default Value      ;
+--------------------------------------------------------------------------------+--------------------+--------------------+
; Device                                                                         ; EP1C6Q240C8        ;                    ;
; Top-level entity name                                                          ; ALARM_CLOCK        ; ALARM_CLOCK        ;
; Family name                                                                    ; Cyclone            ; Stratix II         ;
; Restructure Multiplexers                                                       ; Auto               ; Auto               ;
; Create Debugging Nodes for IP Cores                                            ; Off                ; Off                ;
; Preserve fewer node names                                                      ; On                 ; On                 ;
; Disable OpenCore Plus hardware evaluation                                      ; Off                ; Off                ;
; Verilog Version                                                                ; Verilog_2001       ; Verilog_2001       ;
; VHDL Version                                                                   ; VHDL93             ; VHDL93             ;
; State Machine Processing                                                       ; Auto               ; Auto               ;
; Safe State Machine                                                             ; Off                ; Off                ;
; Extract Verilog State Machines                                                 ; On                 ; On                 ;
; Extract VHDL State Machines                                                    ; On                 ; On                 ;
; Ignore Verilog initial constructs                                              ; Off                ; Off                ;
; Add Pass-Through Logic to Inferred RAMs                                        ; On                 ; On                 ;
; NOT Gate Push-Back                                                             ; On                 ; On                 ;
; Power-Up Don't Care                                                            ; On                 ; On                 ;
; Remove Redundant Logic Cells                                                   ; Off                ; Off                ;
; Remove Duplicate Registers                                                     ; On                 ; On                 ;
; Ignore CARRY Buffers                                                           ; Off                ; Off                ;
; Ignore CASCADE Buffers                                                         ; Off                ; Off                ;
; Ignore GLOBAL Buffers                                                          ; Off                ; Off                ;
; Ignore ROW GLOBAL Buffers                                                      ; Off                ; Off                ;
; Ignore LCELL Buffers                                                           ; Off                ; Off                ;
; Ignore SOFT Buffers                                                            ; On                 ; On                 ;
; Limit AHDL Integers to 32 Bits                                                 ; Off                ; Off                ;
; Optimization Technique -- Cyclone                                              ; Balanced           ; Balanced           ;
; Carry Chain Length -- Stratix/Stratix GX/Cyclone/MAX II/Cyclone II/Cyclone III ; 70                 ; 70                 ;
; Auto Carry Chains                                                              ; On                 ; On                 ;
; Auto Open-Drain Pins                                                           ; On                 ; On                 ;
; Perform WYSIWYG Primitive Resynthesis                                          ; Off                ; Off                ;
; Perform gate-level register retiming                                           ; Off                ; Off                ;
; Allow register retiming to trade off Tsu/Tco with Fmax                         ; On                 ; On                 ;
; Auto ROM Replacement                                                           ; On                 ; On                 ;
; Auto RAM Replacement                                                           ; On                 ; On                 ;
; Auto Shift Register Replacement                                                ; Auto               ; Auto               ;
; Auto Clock Enable Replacement                                                  ; On                 ; On                 ;
; Allow Synchronous Control Signals                                              ; On                 ; On                 ;
; Force Use of Synchronous Clear Signals                                         ; Off                ; Off                ;
; Auto RAM Block Balancing                                                       ; On                 ; On                 ;
; Auto RAM to Logic Cell Conversion                                              ; Off                ; Off                ;
; Auto Resource Sharing                                                          ; Off                ; Off                ;
; Allow Any RAM Size For Recognition                                             ; Off                ; Off                ;
; Allow Any ROM Size For Recognition                                             ; Off                ; Off                ;
; Allow Any Shift Register Size For Recognition                                  ; Off                ; Off                ;
; Ignore translate_off and synthesis_off directives                              ; Off                ; Off                ;
; Show Parameter Settings Tables in Synthesis Report                             ; On                 ; On                 ;
; Ignore Maximum Fan-Out Assignments                                             ; Off                ; Off                ;
; Retiming Meta-Stability Register Sequence Length                               ; 2                  ; 2                  ;
; PowerPlay Power Optimization                                                   ; Normal compilation ; Normal compilation ;
; HDL message level                                                              ; Level2             ; Level2             ;
; Suppress Register Optimization Related Messages                                ; Off                ; Off                ;
; Number of Removed Registers Reported in Synthesis Report                       ; 100                ; 100                ;
; Clock MUX Protection                                                           ; On                 ; On                 ;
; Use smart compilation                                                          ; Off                ; Off                ;
+--------------------------------------------------------------------------------+--------------------+--------------------+


+-----------------------------------------------------------------------------------------------------------+
; Analysis & Synthesis Source Files Read                                                                    ;
+----------------------------------+-----------------+-----------------+------------------------------------+
; File Name with User-Entered Path ; Used in Netlist ; File Type       ; File Name with Absolute Path       ;
+----------------------------------+-----------------+-----------------+------------------------------------+
; ALARM_CLOCK.vhd                  ; yes             ; User VHDL File  ; E:/PLDS/CLOCK/ALARM_CLOCK.vhd      ;
; ALARM_CONTROLLER.vhd             ; yes             ; User VHDL File  ; E:/PLDS/CLOCK/ALARM_CONTROLLER.vhd ;
; DECODER.vhd                      ; yes             ; User VHDL File  ; E:/PLDS/CLOCK/DECODER.vhd          ;
; ALARM_COUNTER.vhd                ; yes             ; User VHDL File  ; E:/PLDS/CLOCK/ALARM_COUNTER.vhd    ;
; ALARM_REG.vhd                    ; yes             ; User VHDL File  ; E:/PLDS/CLOCK/ALARM_REG.vhd        ;
; DISPLAY_DRIVER.vhd               ; yes             ; User VHDL File  ; E:/PLDS/CLOCK/DISPLAY_DRIVER.vhd   ;
; FQ_DIVIDER.vhd                   ; yes             ; User VHDL File  ; E:/PLDS/CLOCK/FQ_DIVIDER.vhd       ;
; P_ALARM.vhd                      ; yes             ; User VHDL File  ; E:/PLDS/CLOCK/P_ALARM.vhd          ;
; key_buffer.vhd                   ; yes             ; User VHDL File  ; E:/PLDS/CLOCK/key_buffer.vhd       ;
; led_display.vhd                  ; yes             ; User VHDL File  ; E:/PLDS/CLOCK/led_display.vhd      ;
+----------------------------------+-----------------+-----------------+------------------------------------+


+-----------------------------------------------------+
; Analysis & Synthesis Resource Usage Summary         ;
+---------------------------------------------+-------+
; Resource                                    ; Usage ;
+---------------------------------------------+-------+
; Total logic elements                        ; 347   ;
;     -- Combinational with no register       ; 209   ;
;     -- Register only                        ; 59    ;
;     -- Combinational with a register        ; 79    ;
;                                             ;       ;
; Logic element usage by number of LUT inputs ;       ;
;     -- 4 input functions                    ; 182   ;
;     -- 3 input functions                    ; 30    ;
;     -- 2 input functions                    ; 66    ;
;     -- 1 input functions                    ; 8     ;
;     -- 0 input functions                    ; 2     ;
;                                             ;       ;
; Logic elements by mode                      ;       ;
;     -- normal mode                          ; 301   ;

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
奇米精品一区二区三区四区 | 日韩午夜电影在线观看| 91在线视频免费91| 99久久综合国产精品| 国产jizzjizz一区二区| 国产精品一品视频| 丰满少妇在线播放bd日韩电影| 国产精品一二二区| 成人成人成人在线视频| 91视频91自| 欧美日韩欧美一区二区| 51精品国自产在线| 精品播放一区二区| 国产精品久久久久久久久搜平片 | 成人免费黄色大片| 国产成人综合网站| av爱爱亚洲一区| 在线精品国精品国产尤物884a| 欧美日韩成人综合天天影院| 欧美一个色资源| 久久久久久免费网| 亚洲黄色av一区| 午夜av一区二区三区| 韩国欧美一区二区| 99re8在线精品视频免费播放| 欧美日韩成人综合天天影院| 久久综合久久综合久久| 亚洲私人影院在线观看| 亚洲高清视频的网址| 精品一区二区免费在线观看| 成人97人人超碰人人99| 欧美性大战xxxxx久久久| 亚洲精品一区二区三区四区高清| 专区另类欧美日韩| 蜜臀国产一区二区三区在线播放| 国产99精品国产| 欧美日本精品一区二区三区| 国产欧美日韩视频一区二区 | 欧美人妖巨大在线| 久久久国产午夜精品| 亚洲国产欧美另类丝袜| 国产成人av影院| 欧美一区三区二区| 日韩一区在线播放| 狠狠色2019综合网| 欧美日韩另类一区| 国产精品污www在线观看| 日韩综合小视频| 色一情一乱一乱一91av| 337p日本欧洲亚洲大胆精品| 亚洲午夜精品久久久久久久久| 国产大片一区二区| 欧美一区二区三区在线视频| 亚洲精品一二三区| 成人高清免费观看| 亚洲精品一区二区三区蜜桃下载| 亚洲国产成人av网| 91啦中文在线观看| 国产肉丝袜一区二区| 久久精品噜噜噜成人av农村| 欧美三级一区二区| 亚洲一区二区成人在线观看| 成人精品在线视频观看| 久久亚洲二区三区| 久久精品久久精品| 欧美一区二区在线视频| 日韩激情中文字幕| 欧美日韩一区三区四区| 亚洲一区二区欧美| 欧美三级日韩三级| 午夜国产精品一区| 欧美日韩国产高清一区二区三区 | 亚洲国产精品一区二区www| 色噜噜久久综合| 一区二区三区四区亚洲| 91亚洲精品久久久蜜桃网站| 国产精品久久久久久久久久久免费看 | aaa欧美色吧激情视频| 国产精品乱子久久久久| 成人在线视频首页| 国产精品久久久久久久久晋中| 国产成人午夜99999| 国产午夜精品一区二区三区嫩草 | 一区二区三区中文字幕电影| 99在线热播精品免费| 亚洲日本乱码在线观看| 色8久久精品久久久久久蜜| 椎名由奈av一区二区三区| 91福利小视频| 视频在线观看91| 久久精品综合网| 99免费精品视频| 亚洲高清视频的网址| 欧美不卡一区二区| 99在线精品视频| 亚洲成人av福利| 欧美精品一区视频| 91看片淫黄大片一级在线观看| 亚洲一级在线观看| 日韩一区二区不卡| 不卡的av网站| 亚洲国产一区二区三区| 欧美mv日韩mv亚洲| 99re这里只有精品首页| 五月婷婷欧美视频| 欧美国产一区二区| 久久亚洲综合色| 欧美高清视频一二三区| 国产精品卡一卡二| 欧美性生活一区| 国产一区二区三区四区五区美女| 中文字幕av不卡| 欧美精品久久天天躁| 国产一区在线视频| 亚洲免费观看高清在线观看| 日韩女优毛片在线| 91老司机福利 在线| 久99久精品视频免费观看| 中文字幕一区二区三区不卡在线| 91精品国产欧美日韩| 成人一区二区三区视频在线观看| 亚洲午夜久久久久久久久电影院| 久久奇米777| 欧美美女bb生活片| 99久久久免费精品国产一区二区| 三级成人在线视频| 亚洲日本一区二区三区| 日韩免费成人网| 欧美视频在线播放| 91免费精品国自产拍在线不卡| 蜜臀av一级做a爰片久久| 一级特黄大欧美久久久| 久久久久久免费毛片精品| 在线播放亚洲一区| 91行情网站电视在线观看高清版| 国产精品456露脸| 蜜臀av一区二区在线观看| 亚洲国产精品影院| 亚洲精品伦理在线| 日韩一区中文字幕| 国产精品蜜臀在线观看| 久久毛片高清国产| www久久精品| 日韩欧美卡一卡二| 日韩午夜在线观看| 91精品国产色综合久久不卡蜜臀 | 中文字幕精品三区| 国产喷白浆一区二区三区| 精品国产髙清在线看国产毛片| 欧美一区二区观看视频| 欧美日韩国产另类不卡| 欧美日韩在线播放三区四区| 日本乱人伦一区| 欧美色电影在线| 欧美性受xxxx| 欧美一区二区三区视频在线观看 | 色综合视频一区二区三区高清| 成人午夜精品在线| 成人午夜在线视频| 99re亚洲国产精品| 在线观看91精品国产入口| 欧美色图12p| 欧美日韩国产综合一区二区 | 日韩国产欧美在线视频| 亚洲va国产天堂va久久en| 亚洲午夜电影在线| 免费看欧美女人艹b| 国产乱子伦一区二区三区国色天香| 国产精品66部| 91丨九色丨国产丨porny| 欧美私人免费视频| 欧美成人精精品一区二区频| 国产三区在线成人av| 亚洲欧美一区二区在线观看| 亚洲成人福利片| 老司机精品视频线观看86| 国产伦精一区二区三区| 不卡视频一二三四| 欧美日韩国产首页| www久久精品| 一区二区三区日韩欧美精品 | 精品精品国产高清a毛片牛牛 | 亚洲欧美在线观看| 三级成人在线视频| 丰满少妇在线播放bd日韩电影| 色婷婷精品久久二区二区蜜臂av| 欧美日韩国产一区二区三区地区| 精品三级av在线| 亚洲欧美日韩久久| 韩国v欧美v亚洲v日本v| 99久久国产综合精品麻豆| 91精品国产高清一区二区三区蜜臀| 久久久久国产精品厨房| 亚洲一区二区三区四区的| 国产美女精品人人做人人爽| 欧美三级日韩三级| 国产精品久久久久久久久快鸭 | 国产亚洲一区字幕| 性做久久久久久久久| www.亚洲色图|