?? pcpu.fit.rpt
字號:
+--------------+------+------------------------+-------------------+------------------------+
; 1 ; 1 ; 80 ; 0 / 80 ( 0 % ) ; 6 / 160 ( 4 % ) ;
; 1 ; 2 ; 80 ; 0 / 80 ( 0 % ) ; 9 / 160 ( 6 % ) ;
; 1 ; 3 ; 80 ; 0 / 80 ( 0 % ) ; 5 / 160 ( 3 % ) ;
; 1 ; 4 ; 80 ; 0 / 80 ( 0 % ) ; 8 / 160 ( 5 % ) ;
; 1 ; 5 ; 80 ; 0 / 80 ( 0 % ) ; 11 / 160 ( 7 % ) ;
; 1 ; 6 ; 80 ; 0 / 80 ( 0 % ) ; 14 / 160 ( 9 % ) ;
; 1 ; 7 ; 80 ; 0 / 80 ( 0 % ) ; 12 / 160 ( 8 % ) ;
; 1 ; 8 ; 80 ; 0 / 80 ( 0 % ) ; 10 / 160 ( 6 % ) ;
; 1 ; 9 ; 80 ; 0 / 80 ( 0 % ) ; 16 / 160 ( 10 % ) ;
; 1 ; 10 ; 80 ; 0 / 80 ( 0 % ) ; 13 / 160 ( 8 % ) ;
; 1 ; 11 ; 80 ; 0 / 80 ( 0 % ) ; 3 / 160 ( 2 % ) ;
; 2 ; 1 ; 80 ; 0 / 80 ( 0 % ) ; 1 / 160 ( < 1 % ) ;
; 2 ; 2 ; 80 ; 0 / 80 ( 0 % ) ; 2 / 160 ( 1 % ) ;
; 2 ; 3 ; 80 ; 0 / 80 ( 0 % ) ; 4 / 160 ( 3 % ) ;
; 2 ; 4 ; 80 ; 0 / 80 ( 0 % ) ; 5 / 160 ( 3 % ) ;
; 2 ; 5 ; 80 ; 0 / 80 ( 0 % ) ; 2 / 160 ( 1 % ) ;
; 2 ; 6 ; 80 ; 0 / 80 ( 0 % ) ; 2 / 160 ( 1 % ) ;
; 2 ; 7 ; 80 ; 0 / 80 ( 0 % ) ; 10 / 160 ( 6 % ) ;
; 2 ; 8 ; 80 ; 0 / 80 ( 0 % ) ; 12 / 160 ( 8 % ) ;
; 2 ; 9 ; 80 ; 0 / 80 ( 0 % ) ; 10 / 160 ( 6 % ) ;
; 2 ; 10 ; 80 ; 0 / 80 ( 0 % ) ; 8 / 160 ( 5 % ) ;
; 2 ; 11 ; 80 ; 0 / 80 ( 0 % ) ; 5 / 160 ( 3 % ) ;
; Total ; ; 1760 ; 0 / 1760 ( 0 % ) ; 168 / 3520 ( 5 % ) ;
+--------------+------+------------------------+-------------------+------------------------+
+-----------------------------------------------------------------------------+
; ESB Column Interconnect ;
+-------+------------------------+-------------------+------------------------+
; Col. ; Interconnect Available ; Interconnect Used ; Half Interconnect Used ;
+-------+------------------------+-------------------+------------------------+
; 0 ; 128 ; 0 / 128 ( 0 % ) ; 2 / 256 ( < 1 % ) ;
; 1 ; 128 ; 0 / 128 ( 0 % ) ; 3 / 256 ( 1 % ) ;
; Total ; 256 ; 0 / 256 ( 0 % ) ; 5 / 512 ( < 1 % ) ;
+-------+------------------------+-------------------+------------------------+
+----------------------------------------------------------+
; Fitter Resource Usage Summary ;
+-----------------------------------+----------------------+
; Resource ; Usage ;
+-----------------------------------+----------------------+
; Total logic elements ; 706 / 1,200 ( 59 % ) ;
; Registers ; 260 / 1,200 ( 22 % ) ;
; Logic elements in carry chains ; 25 ;
; User inserted logic elements ; 0 ;
; Virtual pins ; 0 ;
; I/O pins ; 89 / 92 ( 97 % ) ;
; -- Clock pins ; 9 / 4 ( 225 % ) ;
; -- Dedicated input pins ; 6 / 4 ( 150 % ) ;
; Global signals ; 2 ;
; ESBs ; 0 / 12 ( 0 % ) ;
; Macrocells ; 0 / 192 ( 0 % ) ;
; ESB pterm bits used ; 0 / 24,576 ( 0 % ) ;
; ESB CAM bits used ; 0 / 24,576 ( 0 % ) ;
; Total memory bits ; 0 / 24,576 ( 0 % ) ;
; Total RAM block bits ; 0 / 24,576 ( 0 % ) ;
; FastRow interconnects ; 0 / 120 ( 0 % ) ;
; Maximum fan-out node ; clock ;
; Maximum fan-out ; 260 ;
; Highest non-global fan-out signal ; state ;
; Highest non-global fan-out ; 118 ;
; Total fan-out ; 2940 ;
; Average fan-out ; 3.70 ;
+-----------------------------------+----------------------+
+-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Fitter Resource Utilization by Entity ;
+----------------------------+-------------+--------------+-------------+------+--------------+--------------+-------------------+------------------+-----------------+------------+---------------------+--------------+
; Compilation Hierarchy Node ; Logic Cells ; LC Registers ; Memory Bits ; Pins ; Virtual Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Carry Chain LCs ; Packed LCs ; Full Hierarchy Name ; Library Name ;
+----------------------------+-------------+--------------+-------------+------+--------------+--------------+-------------------+------------------+-----------------+------------+---------------------+--------------+
; |pcpu ; 706 (706) ; 260 ; 0 ; 89 ; 0 ; 446 (446) ; 185 (185) ; 75 (75) ; 25 (25) ; 0 (0) ; |pcpu ; work ;
+----------------------------+-------------+--------------+-------------+------+--------------+--------------+-------------------+------------------+-----------------+------------+---------------------+--------------+
Note: For table entries with two numbers listed, the numbers in parentheses indicate the number of resources of the given type used by the specific entity alone. The numbers listed outside of parentheses indicate the total resources of the given type used by the specific entity and all of its sub-entities in the hierarchy.
+----------------------------------------------------------------------------------------------------------------------+
; Delay Chain Summary ;
+---------------+----------+-------------+-----------------------+-------------------------+---------------------+-----+
; Name ; Pin Type ; Pad to Core ; Pad to Input Register ; Core to Output Register ; Core to CE Register ; TCO ;
+---------------+----------+-------------+-----------------------+-------------------------+---------------------+-----+
; select_y[0] ; Input ; OFF ; OFF ; OFF ; OFF ; OFF ;
; select_y[2] ; Input ; OFF ; OFF ; OFF ; OFF ; OFF ;
; select_y[3] ; Input ; OFF ; OFF ; OFF ; OFF ; OFF ;
; select_y[1] ; Input ; ON ; OFF ; OFF ; OFF ; OFF ;
; clock ; Input ; OFF ; OFF ; OFF ; OFF ; OFF ;
; reset ; Input ; OFF ; OFF ; OFF ; OFF ; OFF ;
; d_datain[0] ; Input ; ON ; OFF ; OFF ; OFF ; OFF ;
; i_datain[0] ; Input ; ON ; OFF ; OFF ; OFF ; OFF ;
; d_datain[1] ; Input ; ON ; OFF ; OFF ; OFF ; OFF ;
; i_datain[1] ; Input ; ON ; OFF ; OFF ; OFF ; OFF ;
; d_datain[2] ; Input ; ON ; OFF ; OFF ; OFF ; OFF ;
; i_datain[2] ; Input ; ON ; OFF ; OFF ; OFF ; OFF ;
; d_datain[3] ; Input ; ON ; OFF ; OFF ; OFF ; OFF ;
; i_datain[3] ; Input ; ON ; OFF ; OFF ; OFF ; OFF ;
; d_datain[4] ; Input ; ON ; OFF ; OFF ; OFF ; OFF ;
; i_datain[4] ; Input ; ON ; OFF ; OFF ; OFF ; OFF ;
; d_datain[5] ; Input ; ON ; OFF ; OFF ; OFF ; OFF ;
; i_datain[5] ; Input ; ON ; OFF ; OFF ; OFF ; OFF ;
; d_datain[6] ; Input ; ON ; OFF ; OFF ; OFF ; OFF ;
; i_datain[6] ; Input ; ON ; OFF ; OFF ; OFF ; OFF ;
; d_datain[7] ; Input ; ON ; OFF ; OFF ; OFF ; OFF ;
; i_datain[7] ; Input ; ON ; OFF ; OFF ; OFF ; OFF ;
; d_datain[8] ; Input ; ON ; OFF ; OFF ; OFF ; OFF ;
; i_datain[8] ; Input ; ON ; OFF ; OFF ; OFF ; OFF ;
; d_datain[9] ; Input ; ON ; OFF ; OFF ; OFF ; OFF ;
; i_datain[9] ; Input ; ON ; OFF ; OFF ; OFF ; OFF ;
; d_datain[10] ; Input ; ON ; OFF ; OFF ; OFF ; OFF ;
; i_datain[10] ; Input ; ON ; OFF ; OFF ; OFF ; OFF ;
; d_datain[11] ; Input ; ON ; OFF ; OFF ; OFF ; OFF ;
; i_datain[11] ; Input ; ON ; OFF ; OFF ; OFF ; OFF ;
; d_datain[12] ; Input ; ON ; OFF ; OFF ; OFF ; OFF ;
; i_datain[12] ; Input ; ON ; OFF ; OFF ; OFF ; OFF ;
; d_datain[13] ; Input ; ON ; OFF ; OFF ; OFF ; OFF ;
; i_datain[13] ; Input ; ON ; OFF ; OFF ; OFF ; OFF ;
; d_datain[14] ; Input ; ON ; OFF ; OFF ; OFF ; OFF ;
; i_datain[14] ; Input ; ON ; OFF ; OFF ; OFF ; OFF ;
; d_datain[15] ; Input ; ON ; OFF ; OFF ; OFF ; OFF ;
; i_datain[15] ; Input ; ON ; OFF ; OFF ; OFF ; OFF ;
; start ; Input ; ON ; OFF ; OFF ; OFF ; OFF ;
; enable ; Input ; ON ; OFF ; OFF ; OFF ; OFF ;
; i_addr[0] ; Output ; OFF ; OFF ; OFF ; OFF ; OFF ;
; i_addr[1] ; Output ; OFF ; OFF ; OFF ; OFF ; OFF ;
; i_addr[2] ; Output ; OFF ; OFF ; OFF ; OFF ; OFF ;
; i_addr[3] ; Output ; OFF ; OFF ; OFF ; OFF ; OFF ;
; i_addr[4] ; Output ; OFF ; OFF ; OFF ; OFF ; OFF ;
; i_addr[5] ; Output ; OFF ; OFF ; OFF ; OFF ; OFF ;
; i_addr[6] ; Output ; OFF ; OFF ; OFF ; OFF ; OFF ;
; i_addr[7] ; Output ; OFF ; OFF ; OFF ; OFF ; OFF ;
; d_addr[0] ; Output ; OFF ; OFF ; OFF ; OFF ; OFF ;
; d_addr[1] ; Output ; OFF ; OFF ; OFF ; OFF ; OFF ;
; d_addr[2] ; Output ; OFF ; OFF ; OFF ; OFF ; OFF ;
; d_addr[3] ; Output ; OFF ; OFF ; OFF ; OFF ; OFF ;
; d_addr[4] ; Output ; OFF ; OFF ; OFF ; OFF ; OFF ;
; d_addr[5] ; Output ; OFF ; OFF ; OFF ; OFF ; OFF ;
; d_addr[6] ; Output ; OFF ; OFF ; OFF ; OFF ; OFF ;
; d_addr[7] ; Output ; OFF ; OFF ; OFF ; OFF ; OFF ;
; d_dataout[0] ; Output ; OFF ; OFF ; OFF ; OFF ; OFF ;
; d_dataout[1] ; Output ; OFF ; OFF ; OFF ; OFF ; OFF ;
; d_dataout[2] ; Output ; OFF ; OFF ; OFF ; OFF ; OFF ;
; d_dataout[3] ; Output ; OFF ; OFF ; OFF ; OFF ; OFF ;
; d_dataout[4] ; Output ; OFF ; OFF ; OFF ; OFF ; OFF ;
; d_dataout[5] ; Output ; OFF ; OFF ; OFF ; OFF ; OFF ;
; d_dataout[6] ; Output ; OFF ; OFF ; OFF ; OFF ; OFF ;
; d_dataout[7] ; Output ; OFF ; OFF ; OFF ; OFF ; OFF ;
; d_dataout[8] ; Output ; OFF ; OFF ; OFF ; OFF ; OFF ;
; d_dataout[9] ; Output ; OFF
?? 快捷鍵說明
復制代碼
Ctrl + C
搜索代碼
Ctrl + F
全屏模式
F11
切換主題
Ctrl + Shift + D
顯示快捷鍵
?
增大字號
Ctrl + =
減小字號
Ctrl + -