?? seg.fit.rpt
字號:
; Enable device-wide reset (DEV_CLRn) ; Off ;
; Enable device-wide output enable (DEV_OE) ; Off ;
; Enable INIT_DONE output ; Off ;
; Configuration scheme ; Passive Serial ;
; Reserve all unused pins ; As output driving an unspecified signal ;
; Security bit ; Off ;
; Base pin-out file on sameframe device ; Off ;
+----------------------------------------------+-----------------------------------------+
+------------------+
; Fitter Equations ;
+------------------+
The equations can be found in E:/CPLD/seg/seg.fit.eqn.
+--------------+
; Pin-Out File ;
+--------------+
The pin-out file can be found in E:/CPLD/seg/seg.pin.
+--------------------------------------------------+
; Fitter Resource Usage Summary ;
+-------------------------------+------------------+
; Resource ; Usage ;
+-------------------------------+------------------+
; Logic cells ; 54 / 64 ( 84 % ) ;
; Registers ; 34 / 64 ( 53 % ) ;
; Number of pterms used ; 136 ;
; User inserted logic elements ; 0 ;
; I/O pins ; 33 / 36 ( 91 % ) ;
; -- Clock pins ; 1 / 2 ( 50 % ) ;
; -- Dedicated input pins ; 0 / 2 ( 0 % ) ;
; Global signals ; 1 ;
; Shareable expanders ; 32 / 64 ( 50 % ) ;
; Parallel expanders ; 0 / 60 ( 0 % ) ;
; Cells using turbo bit ; 54 / 64 ( 84 % ) ;
; Maximum fan-out node ; Num[0] ;
; Maximum fan-out ; 47 ;
; Total fan-out ; 1082 ;
; Average fan-out ; 9.09 ;
+-------------------------------+------------------+
+---------------------------------------------------------------------------------------------------------------------------------------------+
; Input Pins ;
+-------+-------+----------+-----+-----------------------+--------------------+--------+----------------+--------------+----------------------+
; Name ; Pin # ; I/O Bank ; LAB ; Combinational Fan-Out ; Registered Fan-Out ; Global ; Input Register ; I/O Standard ; Location assigned by ;
+-------+-------+----------+-----+-----------------------+--------------------+--------+----------------+--------------+----------------------+
; clock ; 43 ; -- ; -- ; 34 ; 0 ; yes ; no ; TTL ; User ;
+-------+-------+----------+-----+-----------------------+--------------------+--------+----------------+--------------+----------------------+
+--------------------------------------------------------------------------------------------------------------------------------------------+
; Output Pins ;
+-------------+-------+----------+-----+-----------------+----------------+------------+---------------+--------------+----------------------+
; Name ; Pin # ; I/O Bank ; LAB ; Output Register ; Slow Slew Rate ; Open Drain ; TRI Primitive ; I/O Standard ; Location assigned by ;
+-------------+-------+----------+-----+-----------------+----------------+------------+---------------+--------------+----------------------+
; data_clk[0] ; 25 ; -- ; 3 ; no ; no ; no ; no ; TTL ; User ;
; data_clk[1] ; 24 ; -- ; 3 ; no ; no ; no ; no ; TTL ; User ;
; data_clk[2] ; 21 ; -- ; 2 ; no ; no ; no ; no ; TTL ; User ;
; data_clk[3] ; 20 ; -- ; 2 ; no ; no ; no ; no ; TTL ; User ;
; data_clk[4] ; 19 ; -- ; 2 ; no ; no ; no ; no ; TTL ; User ;
; data_clk[5] ; 18 ; -- ; 2 ; no ; no ; no ; no ; TTL ; Fitter ;
; data_clk[6] ; 17 ; -- ; 2 ; no ; no ; no ; no ; TTL ; User ;
; data_clk[7] ; 16 ; -- ; 2 ; no ; no ; no ; no ; TTL ; User ;
; data_out[0] ; 41 ; -- ; 4 ; no ; no ; no ; no ; TTL ; User ;
; data_out[1] ; 40 ; -- ; 4 ; no ; no ; no ; no ; TTL ; User ;
; data_out[2] ; 39 ; -- ; 4 ; no ; no ; no ; no ; TTL ; User ;
; data_out[3] ; 4 ; -- ; 1 ; no ; no ; no ; no ; TTL ; User ;
; data_out[4] ; 37 ; -- ; 4 ; no ; no ; no ; no ; TTL ; User ;
; data_out[5] ; 36 ; -- ; 4 ; no ; no ; no ; no ; TTL ; User ;
; data_out[6] ; 34 ; -- ; 4 ; no ; no ; no ; no ; TTL ; User ;
; data_out[7] ; 33 ; -- ; 4 ; no ; no ; no ; no ; TTL ; User ;
; pin5[0] ; 5 ; -- ; 1 ; no ; no ; no ; no ; TTL ; User ;
; pin5[10] ; 31 ; -- ; 3 ; no ; no ; no ; no ; TTL ; User ;
; pin5[11] ; 27 ; -- ; 3 ; no ; no ; no ; no ; TTL ; User ;
; pin5[1] ; 6 ; -- ; 1 ; no ; no ; no ; no ; TTL ; User ;
; pin5[2] ; 8 ; -- ; 1 ; no ; no ; no ; no ; TTL ; User ;
; pin5[3] ; 9 ; -- ; 1 ; no ; no ; no ; no ; TTL ; User ;
; pin5[4] ; 11 ; -- ; 1 ; no ; no ; no ; no ; TTL ; User ;
; pin5[5] ; 12 ; -- ; 1 ; no ; no ; no ; no ; TTL ; User ;
; pin5[6] ; 14 ; -- ; 2 ; no ; no ; no ; no ; TTL ; User ;
; pin5[7] ; 26 ; -- ; 3 ; no ; no ; no ; no ; TTL ; User ;
; pin5[8] ; 28 ; -- ; 3 ; no ; no ; no ; no ; TTL ; User ;
; pin5[9] ; 29 ; -- ; 3 ; no ; no ; no ; no ; TTL ; User ;
+-------------+-------+----------+-----+-----------------+----------------+------------+---------------+--------------+----------------------+
+-------------------------------------------------------------------------------------------------------+
; All Package Pins ;
+----------+------------+----------+----------------+--------+--------------+---------+-----------------+
; Location ; Pad Number ; I/O Bank ; Pin Name/Usage ; Dir. ; I/O Standard ; Voltage ; User Assignment ;
+----------+------------+----------+----------------+--------+--------------+---------+-----------------+
?? 快捷鍵說明
復制代碼
Ctrl + C
搜索代碼
Ctrl + F
全屏模式
F11
切換主題
Ctrl + Shift + D
顯示快捷鍵
?
增大字號
Ctrl + =
減小字號
Ctrl + -