亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? taxi.map.rpt

?? 出租車計(jì)價(jià)器的計(jì)路程模塊的源代碼
?? RPT
?? 第 1 頁(yè) / 共 2 頁(yè)
字號(hào):
Analysis & Synthesis report for taxi
Thu May 31 11:58:38 2007
Quartus II Version 7.0 Build 33 02/05/2007 SJ Web Edition


---------------------
; Table of Contents ;
---------------------
  1. Legal Notice
  2. Analysis & Synthesis Summary
  3. Analysis & Synthesis Settings
  4. Analysis & Synthesis Source Files Read
  5. Analysis & Synthesis Resource Usage Summary
  6. Analysis & Synthesis Resource Utilization by Entity
  7. General Register Statistics
  8. Parameter Settings for Inferred Entity Instance: lpm_add_sub:Add1
  9. Parameter Settings for Inferred Entity Instance: lpm_add_sub:Add0
 10. Parameter Settings for Inferred Entity Instance: lpm_add_sub:Add2
 11. Analysis & Synthesis Messages



----------------
; Legal Notice ;
----------------
Copyright (C) 1991-2007 Altera Corporation
Your use of Altera Corporation's design tools, logic functions 
and other software and tools, and its AMPP partner logic 
functions, and any output files from any of the foregoing 
(including device programming or simulation files), and any 
associated documentation or information are expressly subject 
to the terms and conditions of the Altera Program License 
Subscription Agreement, Altera MegaCore Function License 
Agreement, or other applicable license agreement, including, 
without limitation, that your use is for the sole purpose of 
programming logic devices manufactured by Altera and sold by 
Altera or its authorized distributors.  Please refer to the 
applicable agreement for further details.



+----------------------------------------------------------------------+
; Analysis & Synthesis Summary                                         ;
+-----------------------------+----------------------------------------+
; Analysis & Synthesis Status ; Successful - Thu May 31 11:58:38 2007  ;
; Quartus II Version          ; 7.0 Build 33 02/05/2007 SJ Web Edition ;
; Revision Name               ; taxi                                   ;
; Top-level Entity Name       ; taxi                                   ;
; Family                      ; FLEX10K                                ;
; Total logic elements        ; 61                                     ;
; Total pins                  ; 15                                     ;
; Total memory bits           ; 0                                      ;
+-----------------------------+----------------------------------------+


+-------------------------------------------------------------------------------------------+
; Analysis & Synthesis Settings                                                             ;
+----------------------------------------------------------+----------------+---------------+
; Option                                                   ; Setting        ; Default Value ;
+----------------------------------------------------------+----------------+---------------+
; Device                                                   ; EPF10K10LC84-4 ;               ;
; Top-level entity name                                    ; taxi           ; taxi          ;
; Family name                                              ; FLEX10K        ; Stratix       ;
; Create Debugging Nodes for IP Cores                      ; Off            ; Off           ;
; Preserve fewer node names                                ; On             ; On            ;
; Disable OpenCore Plus hardware evaluation                ; Off            ; Off           ;
; Verilog Version                                          ; Verilog_2001   ; Verilog_2001  ;
; VHDL Version                                             ; VHDL93         ; VHDL93        ;
; State Machine Processing                                 ; Auto           ; Auto          ;
; Safe State Machine                                       ; Off            ; Off           ;
; Extract Verilog State Machines                           ; On             ; On            ;
; Extract VHDL State Machines                              ; On             ; On            ;
; Ignore Verilog initial constructs                        ; Off            ; Off           ;
; Add Pass-Through Logic to Inferred RAMs                  ; On             ; On            ;
; NOT Gate Push-Back                                       ; On             ; On            ;
; Power-Up Don't Care                                      ; On             ; On            ;
; Remove Redundant Logic Cells                             ; Off            ; Off           ;
; Remove Duplicate Registers                               ; On             ; On            ;
; Ignore CARRY Buffers                                     ; Off            ; Off           ;
; Ignore CASCADE Buffers                                   ; Off            ; Off           ;
; Ignore GLOBAL Buffers                                    ; Off            ; Off           ;
; Ignore ROW GLOBAL Buffers                                ; Off            ; Off           ;
; Ignore LCELL Buffers                                     ; Off            ; Off           ;
; Ignore SOFT Buffers                                      ; On             ; On            ;
; Limit AHDL Integers to 32 Bits                           ; Off            ; Off           ;
; Auto Implement in ROM                                    ; Off            ; Off           ;
; Optimization Technique -- FLEX 10K/10KE/10KA/ACEX 1K     ; Area           ; Area          ;
; Carry Chain Length -- FLEX 10K                           ; 32             ; 32            ;
; Cascade Chain Length                                     ; 2              ; 2             ;
; Auto Carry Chains                                        ; On             ; On            ;
; Auto Open-Drain Pins                                     ; On             ; On            ;
; Auto ROM Replacement                                     ; On             ; On            ;
; Auto RAM Replacement                                     ; On             ; On            ;
; Auto Clock Enable Replacement                            ; On             ; On            ;
; Auto Resource Sharing                                    ; Off            ; Off           ;
; Allow Any RAM Size For Recognition                       ; Off            ; Off           ;
; Allow Any ROM Size For Recognition                       ; Off            ; Off           ;
; Ignore translate_off and synthesis_off directives        ; Off            ; Off           ;
; Show Parameter Settings Tables in Synthesis Report       ; On             ; On            ;
; HDL message level                                        ; Level2         ; Level2        ;
; Suppress Register Optimization Related Messages          ; Off            ; Off           ;
; Number of Removed Registers Reported in Synthesis Report ; 100            ; 100           ;
; Use smart compilation                                    ; Off            ; Off           ;
+----------------------------------------------------------+----------------+---------------+


+---------------------------------------------------------------------------------------------------------------------------------------------+
; Analysis & Synthesis Source Files Read                                                                                                      ;
+----------------------------------+-----------------+-----------------+----------------------------------------------------------------------+
; File Name with User-Entered Path ; Used in Netlist ; File Type       ; File Name with Absolute Path                                         ;
+----------------------------------+-----------------+-----------------+----------------------------------------------------------------------+
; taxi.vhd                         ; yes             ; User VHDL File  ; D:/pro1/taxi.vhd                                                     ;
; lpm_add_sub.tdf                  ; yes             ; Megafunction    ; c:/altera/70/quartus/libraries/megafunctions/lpm_add_sub.tdf         ;
; addcore.inc                      ; yes             ; Megafunction    ; c:/altera/70/quartus/libraries/megafunctions/addcore.inc             ;
; look_add.inc                     ; yes             ; Megafunction    ; c:/altera/70/quartus/libraries/megafunctions/look_add.inc            ;
; bypassff.inc                     ; yes             ; Megafunction    ; c:/altera/70/quartus/libraries/megafunctions/bypassff.inc            ;
; altshift.inc                     ; yes             ; Megafunction    ; c:/altera/70/quartus/libraries/megafunctions/altshift.inc            ;
; alt_stratix_add_sub.inc          ; yes             ; Megafunction    ; c:/altera/70/quartus/libraries/megafunctions/alt_stratix_add_sub.inc ;
; alt_mercury_add_sub.inc          ; yes             ; Megafunction    ; c:/altera/70/quartus/libraries/megafunctions/alt_mercury_add_sub.inc ;
; aglobal70.inc                    ; yes             ; Megafunction    ; c:/altera/70/quartus/libraries/megafunctions/aglobal70.inc           ;
; addcore.tdf                      ; yes             ; Megafunction    ; c:/altera/70/quartus/libraries/megafunctions/addcore.tdf             ;
; a_csnbuffer.inc                  ; yes             ; Megafunction    ; c:/altera/70/quartus/libraries/megafunctions/a_csnbuffer.inc         ;
; a_csnbuffer.tdf                  ; yes             ; Megafunction    ; c:/altera/70/quartus/libraries/megafunctions/a_csnbuffer.tdf         ;
; altshift.tdf                     ; yes             ; Megafunction    ; c:/altera/70/quartus/libraries/megafunctions/altshift.tdf            ;
+----------------------------------+-----------------+-----------------+----------------------------------------------------------------------+


+-----------------------------------------------+
; Analysis & Synthesis Resource Usage Summary   ;
+-----------------------------------+-----------+
; Resource                          ; Usage     ;
+-----------------------------------+-----------+
; Total logic elements              ; 61        ;
; Total combinational functions     ; 60        ;
;     -- Total 4-input functions    ; 10        ;
;     -- Total 3-input functions    ; 6         ;
;     -- Total 2-input functions    ; 20        ;
;     -- Total 1-input functions    ; 24        ;
;     -- Total 0-input functions    ; 0         ;
; Total registers                   ; 12        ;
; Total logic cells in carry chains ; 31        ;
; I/O pins                          ; 15        ;
; Maximum fan-out node              ; Equal0~30 ;
; Maximum fan-out                   ; 21        ;
; Total fan-out                     ; 189       ;
; Average fan-out                   ; 2.49      ;
+-----------------------------------+-----------+


+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Analysis & Synthesis Resource Utilization by Entity                                                                                                                                                                                      ;
+------------------------------------+-------------+--------------+-------------+------+--------------+-------------------+------------------+-----------------+------------+--------------------------------------------------------------+
; Compilation Hierarchy Node         ; Logic Cells ; LC Registers ; Memory Bits ; Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Carry Chain LCs ; Packed LCs ; Full Hierarchy Name                                          ;
+------------------------------------+-------------+--------------+-------------+------+--------------+-------------------+------------------+-----------------+------------+--------------------------------------------------------------+
; |taxi                              ; 61 (31)     ; 12           ; 0           ; 15   ; 49 (19)      ; 1 (1)             ; 11 (11)          ; 31 (1)          ; 0 (0)      ; |taxi                                                        ;
;    |lpm_add_sub:Add0|              ; 12 (0)      ; 0            ; 0           ; 0    ; 12 (0)       ; 0 (0)             ; 0 (0)            ; 12 (0)          ; 0 (0)      ; |taxi|lpm_add_sub:Add0                                       ;
;       |addcore:adder|              ; 12 (1)      ; 0            ; 0           ; 0    ; 12 (1)       ; 0 (0)             ; 0 (0)            ; 12 (1)          ; 0 (0)      ; |taxi|lpm_add_sub:Add0|addcore:adder                         ;
;          |a_csnbuffer:result_node| ; 11 (11)     ; 0            ; 0           ; 0    ; 11 (11)      ; 0 (0)             ; 0 (0)            ; 11 (11)         ; 0 (0)      ; |taxi|lpm_add_sub:Add0|addcore:adder|a_csnbuffer:result_node ;
;    |lpm_add_sub:Add1|              ; 11 (0)      ; 0            ; 0           ; 0    ; 11 (0)       ; 0 (0)             ; 0 (0)            ; 11 (0)          ; 0 (0)      ; |taxi|lpm_add_sub:Add1                                       ;
;       |addcore:adder|              ; 11 (1)      ; 0            ; 0           ; 0    ; 11 (1)       ; 0 (0)             ; 0 (0)            ; 11 (1)          ; 0 (0)      ; |taxi|lpm_add_sub:Add1|addcore:adder                         ;
;          |a_csnbuffer:result_node| ; 10 (10)     ; 0            ; 0           ; 0    ; 10 (10)      ; 0 (0)             ; 0 (0)            ; 10 (10)         ; 0 (0)      ; |taxi|lpm_add_sub:Add1|addcore:adder|a_csnbuffer:result_node ;
;    |lpm_add_sub:Add2|              ; 7 (0)       ; 0            ; 0           ; 0    ; 7 (0)        ; 0 (0)             ; 0 (0)            ; 7 (0)           ; 0 (0)      ; |taxi|lpm_add_sub:Add2                                       ;
;       |addcore:adder|              ; 7 (1)       ; 0            ; 0           ; 0    ; 7 (1)        ; 0 (0)             ; 0 (0)            ; 7 (1)           ; 0 (0)      ; |taxi|lpm_add_sub:Add2|addcore:adder                         ;
;          |a_csnbuffer:result_node| ; 6 (6)       ; 0            ; 0           ; 0    ; 6 (6)        ; 0 (0)             ; 0 (0)            ; 6 (6)           ; 0 (0)      ; |taxi|lpm_add_sub:Add2|addcore:adder|a_csnbuffer:result_node ;
+------------------------------------+-------------+--------------+-------------+------+--------------+-------------------+------------------+-----------------+------------+--------------------------------------------------------------+
Note: For table entries with two numbers listed, the numbers in parentheses indicate the number of resources of the given type used by the specific entity alone. The numbers listed outside of parentheses indicate the total resources of the given type used by the specific entity and all of its sub-entities in the hierarchy.


+------------------------------------------------------+
; General Register Statistics                          ;
+----------------------------------------------+-------+
; Statistic                                    ; Value ;
+----------------------------------------------+-------+
; Total registers                              ; 12    ;
; Number of registers using Synchronous Clear  ; 0     ;
; Number of registers using Synchronous Load   ; 0     ;
; Number of registers using Asynchronous Clear ; 12    ;
; Number of registers using Asynchronous Load  ; 0     ;

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號(hào) Ctrl + =
減小字號(hào) Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
色综合中文字幕| 国产精品久久久久影院亚瑟| 国产精品一区一区三区| 一区二区三区中文字幕在线观看| 欧美电影免费观看高清完整版在线 | 丰满放荡岳乱妇91ww| 亚洲一级电影视频| 亚洲国产成人私人影院tom| 欧美日韩国产另类不卡| jizzjizzjizz欧美| 国产美女精品一区二区三区| 婷婷夜色潮精品综合在线| 中文字幕一区二区在线观看| 久久久久久麻豆| 欧美一区二区三级| 欧美三级在线视频| 色综合色综合色综合色综合色综合| 国产精品伊人色| 久久国产精品99精品国产| 亚洲大片在线观看| 一区二区三区国产豹纹内裤在线| 中文字幕av不卡| 国产午夜一区二区三区| 亚洲精品一区在线观看| 欧美一区二视频| 91精品国模一区二区三区| 欧美色区777第一页| 欧美性xxxxx极品少妇| 色综合天天狠狠| 一本到不卡免费一区二区| 91在线精品秘密一区二区| 国产999精品久久久久久| 国产九色sp调教91| 国产传媒一区在线| 国产高清不卡一区二区| 国产精品亚洲视频| 国产成人鲁色资源国产91色综| 国产在线观看一区二区| 精品影视av免费| 国产一区二区在线观看免费| 麻豆精品国产91久久久久久| 精品一区二区三区在线播放| 久久99国产精品免费| 国产精品538一区二区在线| 国产精品一区在线| 福利电影一区二区| 不卡欧美aaaaa| 91久久国产综合久久| 欧美日韩一区在线观看| 日韩欧美123| 国产色产综合产在线视频| 国产精品美女一区二区在线观看| 国产精品毛片a∨一区二区三区| 最新国产精品久久精品| 亚洲精品免费在线观看| 亚洲永久精品大片| 青青青爽久久午夜综合久久午夜| 免费美女久久99| 国产精品99久久久久久有的能看| 成人白浆超碰人人人人| 欧美中文字幕亚洲一区二区va在线| 欧美日韩另类国产亚洲欧美一级| 日韩欧美一区中文| 中文字幕av不卡| 亚洲九九爱视频| 婷婷久久综合九色国产成人| 国内精品视频666| 成人免费高清在线观看| 欧美亚洲自拍偷拍| 精品美女被调教视频大全网站| 国产精品嫩草影院com| 亚洲国产精品一区二区久久恐怖片| 奇米精品一区二区三区在线观看一| 国产美女精品人人做人人爽| 色中色一区二区| 精品久久久久久最新网址| 中文无字幕一区二区三区| 亚洲一级片在线观看| 亚洲综合色区另类av| 午夜精品福利一区二区蜜股av | 色婷婷精品久久二区二区蜜臂av| 欧美福利电影网| 国产欧美一区二区在线| 亚洲在线中文字幕| 国产一区亚洲一区| 在线观看av一区二区| 久久影院电视剧免费观看| 亚洲裸体xxx| 国产一本一道久久香蕉| 欧美日韩一卡二卡三卡 | 国产亚洲va综合人人澡精品| 一区二区三区免费看视频| 极品少妇一区二区| 在线观看欧美日本| 国产欧美日韩在线观看| 日韩中文字幕亚洲一区二区va在线| 粉嫩av一区二区三区在线播放| 欧美美女直播网站| 自拍偷拍国产精品| 黑人精品欧美一区二区蜜桃| 欧美日韩一区三区四区| 亚洲国产成人午夜在线一区| 日韩国产欧美视频| av电影在线不卡| 久久久国产午夜精品| 亚洲韩国精品一区| 色综合久久久久久久久| 国产欧美一区二区精品仙草咪| 首页国产丝袜综合| 在线观看av一区二区| 亚洲欧洲美洲综合色网| 国产美女一区二区三区| 日韩免费观看2025年上映的电影 | 亚洲精品一区二区三区精华液 | 色先锋资源久久综合| 日韩精品中文字幕在线不卡尤物| 亚洲精品v日韩精品| 国产精品18久久久久久久久| 欧美一区二区三区四区视频| 洋洋av久久久久久久一区| 99在线精品视频| 国产精品网曝门| 国产精品自在欧美一区| 精品国产区一区| 韩国视频一区二区| 精品va天堂亚洲国产| 久久99精品国产91久久来源| 日韩精品一区二区三区在线观看| 午夜精品视频在线观看| 欧美猛男gaygay网站| 亚洲国产视频a| 欧美高清dvd| 免费高清视频精品| 日韩视频一区在线观看| 麻豆91精品91久久久的内涵| 日韩三区在线观看| 精品一区二区免费| 久久嫩草精品久久久久| 国产不卡视频在线播放| 欧美激情中文不卡| 成人黄色免费短视频| 国产精品免费久久久久| 97久久精品人人爽人人爽蜜臀| 亚洲婷婷在线视频| 色域天天综合网| 色综合久久综合| 欧美女孩性生活视频| 亚洲成在人线免费| 欧美色网一区二区| 日韩电影在线观看网站| 日韩免费观看2025年上映的电影 | 日本人妖一区二区| 精品国产污污免费网站入口 | 91国产精品成人| 亚洲一区二区三区四区五区中文 | 中文字幕亚洲不卡| 在线中文字幕不卡| 日韩福利视频网| 精品电影一区二区三区| 丰满少妇久久久久久久| 亚洲精品一二三四区| 在线综合亚洲欧美在线视频| 久久电影网电视剧免费观看| 欧美国产日本视频| 欧美性受xxxx黑人xyx| 美女国产一区二区三区| 国产清纯白嫩初高生在线观看91 | 日韩福利电影在线| 日韩精品一区二区三区视频在线观看 | 久久人人97超碰com| 处破女av一区二区| 亚洲一区二区在线免费观看视频| 制服.丝袜.亚洲.另类.中文 | 99久久99久久精品国产片果冻 | 欧美精彩视频一区二区三区| 色www精品视频在线观看| 图片区小说区区亚洲影院| 久久综合九色欧美综合狠狠| 色中色一区二区| 极品少妇xxxx偷拍精品少妇| 亚洲免费观看视频| 精品国产免费久久| 一本色道a无线码一区v| 久久66热偷产精品| 一区二区三区不卡视频| 欧美精品一区二区三区久久久| 97久久久精品综合88久久| 免费一区二区视频| 亚洲色图色小说| 精品国产一区二区精华| 欧美性受xxxx| 丁香婷婷综合激情五月色| 香蕉久久一区二区不卡无毒影院 | 国产一区二区三区黄视频| 亚洲综合在线免费观看| 国产拍欧美日韩视频二区| 欧美一区二区三区不卡| 91国产丝袜在线播放| 成人免费毛片片v| 麻豆传媒一区二区三区|