亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_sci.h

?? sci的接口程序
?? H
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Sci.h
//
// TITLE:	DSP28 Device SCI Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_SCI_H
#define DSP28_SCI_H

//---------------------------------------------------------------------------
// SCI Individual Register Bit Definitions

//----------------------------------------------------------
// SCICCR communication control register bit definitions:
//
                                              
struct  SCICCR_BITS {      // bit    description
   Uint16 SCICHAR:3;         // 2:0    Character length control        
   Uint16 ADDRIDLE_MODE:1;   // 3      ADDR/IDLE Mode control
   Uint16 LOOPBKENA:1;       // 4      Loop Back enable
   Uint16 PARITYENA:1;       // 5      Parity enable   
   Uint16 PARITY:1;          // 6      Even or Odd Parity
   Uint16 STOPBITS:1;        // 7      Number of Stop Bits
   Uint16 rsvd1:8;           // 15:8   reserved
}; 

union SCICCR_REG {
   Uint16                all;
   struct SCICCR_BITS  bit;
};

//-------------------------------------------
// SCICTL1 control register 1 bit definitions:
//
                       
struct  SCICTL1_BITS {     // bit    description
   Uint16 RXENA:1;           // 0      SCI receiver enable
   Uint16 TXENA:1;           // 1      SCI transmitter enable
   Uint16 SLEEP:1;           // 2      SCI sleep  
   Uint16 TXWAKE:1;          // 3      Transmitter wakeup method
   Uint16 rsvd:1;            // 4      reserved
   Uint16 SWRESET:1;         // 5      Software reset   
   Uint16 RXERRINTENA:1;     // 6      Recieve interrupt enable
   Uint16 rsvd1:9;           // 15:7   reserved

}; 

union SCICTL1_REG {
   Uint16                 all;
   struct SCICTL1_BITS  bit;
};

//---------------------------------------------
// SCICTL2 control register 2 bit definitions:
// 

struct  SCICTL2_BITS {     // bit    description
   Uint16 TXINTENA:1;        // 0      Transmit interrupt enable    
   Uint16 RXBKINTENA:1;      // 1      Receiver-buffer break enable
   Uint16 rsvd:4;            // 5:2    reserved
   Uint16 TXEMPTY:1;         // 6      Transmitter empty flag
   Uint16 TXRDY:1;           // 7      Transmitter ready flag  
   Uint16 rsvd1:8;           // 15:8   reserved

}; 

union SCICTL2_REG {
   Uint16                 all;
   struct SCICTL2_BITS  bit;
};

//---------------------------------------------------
// SCIRXST Receiver status register bit definitions:
//

struct  SCIRXST_BITS {     // bit    description
   Uint16 rsvd:1;            // 0      reserved
   Uint16 RXWAKE:1;          // 1      Receiver wakeup detect flag
   Uint16 PE:1;              // 2      Parity error flag
   Uint16 OE:1;              // 3      Overrun error flag
   Uint16 FE:1;              // 4      Framing error flag
   Uint16 BRKDT:1;           // 5      Break-detect flag   
   Uint16 RXRDY:1;           // 6      Receiver ready flag
   Uint16 RXERR:1;           // 7      Receiver error flag

}; 

union SCIRXST_REG {
   Uint16                 all;
   struct SCIRXST_BITS  bit;
};

//----------------------------------------------------
// SCIRXBUF Receiver Data Buffer with FIFO bit definitions:
// 

struct  SCIRXBUF_BITS {    // bits   description
   Uint16 RXDT:8;            // 7:0    Receive word
   Uint16 rsvd:6;            // 13:8   reserved
   Uint16 SCIFFPE:1;         // 14     SCI PE error in FIFO mode
   Uint16 SCIFFFE:1;         // 15     SCI FE error in FIFO mode
};

union SCIRXBUF_REG {
   Uint16                  all;
   struct SCIRXBUF_BITS  bit;
};

//--------------------------------------------------
// SCIPRI Priority control register bit definitions:
// 
//
                                                   
struct  SCIPRI_BITS {      // bit    description
   Uint16 rsvd:3;            // 2:0    reserved
   Uint16 FREE:1;            // 3      Free emulation suspend mode
   Uint16 SOFT:1;            // 4      Soft emulation suspend mode
   Uint16 rsvd1:3;           // 7:5    reserved
}; 

union SCIPRI_REG {
   Uint16                all;
   struct SCIPRI_BITS  bit;
};

//-------------------------------------------------
// SCI FIFO Transmit register bit definitions:
// 
//
                                                  
struct  SCIFFTX_BITS {     // bit    description
   Uint16 TXFFILIL:5;        // 4:0    Interrupt level
   Uint16 TXFFIENA:1;        // 5      Interrupt enable
   Uint16 TXINTCLR:1;        // 6      Clear INT flag
   Uint16 TXFFINT:1;         // 7      INT flag
   Uint16 TXFFST:5;          // 12:8   FIFO status
   Uint16 TXFIFOXRESET:1;    // 13     FIFO reset
   Uint16 SCIFFENA:1;        // 14     Enhancement enable
   Uint16 resvd:1;           // 15     reserved

}; 

union SCIFFTX_REG {
   Uint16                 all;
   struct SCIFFTX_BITS  bit;
};

//------------------------------------------------
// SCI FIFO recieve register bit definitions:
// 
//
                                               
struct  SCIFFRX_BITS {     // bits   description
   Uint16 RXFFIL:5;          // 4:0    Interrupt level
   Uint16 RXFFIENA:1;        // 5      Interrupt enable
   Uint16 RXFFINTCLR:1;      // 6      Clear INT flag
   Uint16 RXFFINT:1;         // 7      INT flag
   Uint16 RXFIFST:5;         // 12:8   FIFO status
   Uint16 RXFIFORESET:1;     // 13     FIFO reset
   Uint16 RXOVF_CLR:1;       // 14     Clear overflow
   Uint16 RXFFOVF:1;         // 15     FIFO overflow

}; 

union SCIFFRX_REG {
   Uint16                 all;
   struct SCIFFRX_BITS  bit;
};

// SCI FIFO control register bit definitions:
struct  SCIFFCT_BITS {     // bits   description
   Uint16 FFTXDLY:8;         // 7:0    FIFO transmit delay
   Uint16 rsvd:5;            // 12:8   reserved
   Uint16 CDC:1;             // 13     Auto baud mode enable
   Uint16 ABDCLR:1;          // 14     Auto baud clear
   Uint16 ABD:1;             // 15     Auto baud detect
};

union SCIFFCT_REG {
   Uint16                 all;
   struct SCIFFCT_BITS  bit;
};

//---------------------------------------------------------------------------
// SCI Register File:
//
struct  SCI_REGS {
   union SCICCR_REG     SCICCR;     // Communications control register
   union SCICTL1_REG    SCICTL1;    // Control register 1
   Uint16               SCIHBAUD;   // Baud rate (high) register
   Uint16               SCILBAUD;   // Baud rate (low) register
   union SCICTL2_REG    SCICTL2;    // Control register 2
   union SCIRXST_REG    SCIRXST;    // Recieve status register
   Uint16               SCIRXEMU;   // Recieve emulation buffer register
   union SCIRXBUF_REG   SCIRXBUF;   // Recieve data buffer  
   Uint16  rsvd1;                   // reserved
   Uint16               SCITXBUF;   // Transmit data buffer 
   union SCIFFTX_REG    SCIFFTX;    // FIFO transmit register
   union SCIFFRX_REG    SCIFFRX;    // FIFO recieve register
   union SCIFFCT_REG    SCIFFCT;    // FIFO control register
   Uint16 rsvd2;                    // reserved
   Uint16 rsvd3;                    // reserved
   union SCIPRI_REG      SCIPRI;    // FIFO Priority control   
};

//---------------------------------------------------------------------------
// SCI External References & Function Declarations:
//
extern volatile struct SCI_REGS SciaRegs;
extern volatile struct SCI_REGS ScibRegs;

extern unsigned int Sci_VarRx[100];
extern unsigned int i,j;
extern unsigned int Send_Flag;

#endif  // end of DSP28_SCI_H definition

//===========================================================================
// No more.
//===========================================================================

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
中文字幕在线观看一区| 中文字幕中文字幕在线一区| 久久aⅴ国产欧美74aaa| 日韩欧美国产系列| 久久精品国产精品亚洲红杏| 精品国产91乱码一区二区三区| 精品写真视频在线观看| 欧美精品一区二区三区很污很色的 | 视频一区免费在线观看| 亚洲欧美综合网| 91在线观看下载| 亚洲精品中文字幕在线观看| 欧美日韩一区二区电影| 麻豆91精品91久久久的内涵| 久久久久9999亚洲精品| 懂色av中文字幕一区二区三区| 成人免费视频在线观看| 欧美日韩久久久一区| 九九热在线视频观看这里只有精品| 久久久久久久久久看片| 91污在线观看| 色网综合在线观看| 国产成人av网站| 成人精品电影在线观看| 精品一区二区三区免费观看| 亚洲成精国产精品女| 成人免费小视频| 国产精品成人网| 中文字幕av一区二区三区| 国产亚洲视频系列| 国产欧美一区二区精品忘忧草| 亚洲一区二区三区自拍| 成人精品免费看| 亚洲风情在线资源站| 26uuu国产电影一区二区| 91亚洲精品久久久蜜桃网站 | 韩国精品主播一区二区在线观看| 国产农村妇女毛片精品久久麻豆| 色视频欧美一区二区三区| 麻豆freexxxx性91精品| 国产精品久久夜| 91精品国产综合久久婷婷香蕉| 国产成人aaa| 日日夜夜免费精品| 国产精品女同一区二区三区| 欧美日韩三级一区二区| 国产精品亚洲午夜一区二区三区| 亚洲午夜国产一区99re久久| 久久夜色精品国产欧美乱极品| 91福利视频在线| 国产精品一区二区久激情瑜伽| 一级精品视频在线观看宜春院| 久久天堂av综合合色蜜桃网| 欧美三级欧美一级| 成人性视频网站| 日本成人在线不卡视频| 成人免费在线视频观看| 日韩欧美综合一区| 在线精品视频小说1| 国产精品一品视频| 日韩精品亚洲一区二区三区免费| 国产精品嫩草影院av蜜臀| 日韩欧美一二三区| 欧美丝袜丝nylons| 成人福利电影精品一区二区在线观看| 蜜桃视频一区二区三区在线观看| 自拍偷在线精品自拍偷无码专区| 精品成人在线观看| 911国产精品| 一本久久精品一区二区| 国v精品久久久网| 日韩av在线发布| 亚洲一区视频在线观看视频| 国产精品视频在线看| 欧美r级在线观看| 日韩成人午夜电影| 在线欧美日韩精品| 亚洲综合免费观看高清在线观看| 精品制服美女丁香| 欧美日韩亚洲综合一区二区三区| 精品国产乱码久久久久久久| 一区二区三区在线观看国产| 国产乱人伦偷精品视频免下载| 在线日韩av片| 最新欧美精品一区二区三区| 国产精品一二二区| 精品粉嫩aⅴ一区二区三区四区 | 久久99久久久久| 亚洲福利视频导航| 一区二区三区.www| 中文字幕av一区二区三区高| 久久久久久日产精品| 日韩午夜在线观看视频| 欧美精品1区2区| 欧美日韩一本到| 欧美在线免费播放| 在线免费观看一区| 色伊人久久综合中文字幕| 成人黄色软件下载| 成人激情av网| 成人18视频在线播放| 国产精品影视在线观看| 韩国av一区二区| 精品一区二区久久| 久久99精品久久久| 国产一区在线观看麻豆| 久久成人免费电影| 狠狠色丁香久久婷婷综合丁香| 日产精品久久久久久久性色| 日韩中文字幕麻豆| 日本vs亚洲vs韩国一区三区二区 | 亚洲午夜私人影院| 亚洲一卡二卡三卡四卡无卡久久| 一区二区三区高清不卡| 一区二区三区在线看| 亚洲影院免费观看| 五月天婷婷综合| 日韩电影在线观看电影| 免费亚洲电影在线| 久久99久久精品欧美| 国产一区日韩二区欧美三区| 国产一区二区三区香蕉| 国产黄人亚洲片| jlzzjlzz欧美大全| 色噜噜狠狠色综合中国| 精品视频全国免费看| 欧美精品高清视频| 欧美tk—视频vk| 国产欧美日韩综合精品一区二区| 国产女同互慰高潮91漫画| 中文字幕一区二区三区在线播放 | 一区二区三区国产精品| 午夜影视日本亚洲欧洲精品| 久久久精品影视| 欧美色中文字幕| av激情成人网| youjizz久久| 免费观看一级特黄欧美大片| 欧美国产日韩一二三区| 欧美日韩一区二区三区视频| 国产精品乡下勾搭老头1| 亚洲影院免费观看| 国产精品电影一区二区三区| 欧美卡1卡2卡| 欧美自拍丝袜亚洲| 青青草国产精品97视觉盛宴| 国产亚洲成av人在线观看导航 | 国产女同性恋一区二区| 亚洲视频一区二区在线| 午夜精品视频一区| 精品一区精品二区高清| 成人激情午夜影院| 欧美日韩一级黄| 日韩精品一区二区三区视频播放 | 日韩欧美视频一区| 国产精品你懂的| 天天影视涩香欲综合网| 国产一区二区三区视频在线播放| 99视频有精品| 欧美一区二视频| 中文字幕乱码久久午夜不卡| 亚洲一线二线三线视频| 久久99精品久久久久久动态图 | 粉嫩一区二区三区性色av| 欧洲在线/亚洲| 精品国产不卡一区二区三区| 亚洲三级在线看| 另类小说视频一区二区| 99热99精品| 制服.丝袜.亚洲.中文.综合| 欧美高清在线精品一区| 婷婷综合另类小说色区| 福利一区二区在线| 欧美日韩高清在线| 中文字幕不卡一区| 日韩 欧美一区二区三区| voyeur盗摄精品| 欧美www视频| 一区二区高清在线| 豆国产96在线|亚洲| 3d动漫精品啪啪一区二区竹菊| 欧美激情在线一区二区| 日本网站在线观看一区二区三区 | 欧美日韩视频在线一区二区| 久久久久九九视频| 亚洲成a天堂v人片| 成人一区二区三区在线观看| 91精品婷婷国产综合久久竹菊| 中文字幕一区二区三区精华液 | 色婷婷亚洲精品| 久久久综合网站| 日韩精品一区第一页| 91免费版在线| 日本一区二区综合亚洲| 日韩精品一区第一页| 91在线精品秘密一区二区| 久久天堂av综合合色蜜桃网| 午夜日韩在线电影| 91香蕉国产在线观看软件| 久久综合狠狠综合久久激情|