亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? frequency.map.rpt

?? 擴頻接收機設計實例(VHDLMATLAB)
?? RPT
?? 第 1 頁 / 共 5 頁
字號:
Analysis & Synthesis report for Frequency
Sat Apr 09 13:30:12 2005
Version 4.2 Build 178 01/19/2005 Service Pack 1 SJ Full Version


---------------------
; Table of Contents ;
---------------------
  1. Legal Notice
  2. Analysis & Synthesis Summary
  3. Analysis & Synthesis Settings
  4. Multiplexer Restructuring Statistics (Restructuring Performed)
  5. WYSIWYG Cells
  6. General Register Statistics
  7. Hierarchy
  8. Analysis & Synthesis Resource Utilization by Entity
  9. Analysis & Synthesis Equations
 10. Analysis & Synthesis Source Files Read
 11. Analysis & Synthesis Resource Usage Summary
 12. Analysis & Synthesis RAM Summary
 13. Analysis & Synthesis Messages



----------------
; Legal Notice ;
----------------
Copyright (C) 1991-2005 Altera Corporation
Any  megafunction  design,  and related netlist (encrypted  or  decrypted),
support information,  device programming or simulation file,  and any other
associated  documentation or information  provided by  Altera  or a partner
under  Altera's   Megafunction   Partnership   Program  may  be  used  only
to program  PLD  devices (but not masked  PLD  devices) from  Altera.   Any
other  use  of such  megafunction  design,  netlist,  support  information,
device programming or simulation file,  or any other  related documentation
or information  is prohibited  for  any  other purpose,  including, but not
limited to  modification,  reverse engineering,  de-compiling, or use  with
any other  silicon devices,  unless such use is  explicitly  licensed under
a separate agreement with  Altera  or a megafunction partner.  Title to the
intellectual property,  including patents,  copyrights,  trademarks,  trade
secrets,  or maskworks,  embodied in any such megafunction design, netlist,
support  information,  device programming or simulation file,  or any other
related documentation or information provided by  Altera  or a megafunction
partner, remains with Altera, the megafunction partner, or their respective
licensors. No other licenses, including any licenses needed under any third
party's intellectual property, are provided herein.



+-----------------------------------------------------------------------------+
; Analysis & Synthesis Summary                                                ;
+-----------------------------+-----------------------------------------------+
; Analysis & Synthesis Status ; Successful - Sat Apr 09 13:30:12 2005         ;
; Quartus II Version          ; 4.2 Build 178 01/19/2005 SP 1 SJ Full Version ;
; Revision Name               ; Frequency                                     ;
; Top-level Entity Name       ; Frequency                                     ;
; Family                      ; Cyclone                                       ;
; Total logic elements        ; 1,507                                         ;
; Total pins                  ; 170                                           ;
; Total virtual pins          ; 0                                             ;
; Total memory bits           ; 40,960                                        ;
; Total PLLs                  ; 0                                             ;
+-----------------------------+-----------------------------------------------+


+---------------------------------------------------------------------------------------------------+
; Analysis & Synthesis Settings                                                                     ;
+--------------------------------------------------------------------+--------------+---------------+
; Option                                                             ; Setting      ; Default Value ;
+--------------------------------------------------------------------+--------------+---------------+
; Device                                                             ; EP1C20F400C8 ;               ;
; Family name                                                        ; Cyclone      ; Stratix       ;
; Use smart compilation                                              ; Normal       ; Normal        ;
; Restructure Multiplexers                                           ; Auto         ; Auto          ;
; Create Debugging Nodes for IP Cores                                ; off          ; off           ;
; Preserve fewer node names                                          ; On           ; On            ;
; Disable OpenCore Plus hardware evaluation                          ; Off          ; Off           ;
; Verilog Version                                                    ; Verilog_2001 ; Verilog_2001  ;
; VHDL Version                                                       ; VHDL93       ; VHDL93        ;
; Top-level entity name                                              ; Frequency    ; Frequency     ;
; State Machine Processing                                           ; Auto         ; Auto          ;
; Extract Verilog State Machines                                     ; On           ; On            ;
; Extract VHDL State Machines                                        ; On           ; On            ;
; NOT Gate Push-Back                                                 ; On           ; On            ;
; Power-Up Don't Care                                                ; On           ; On            ;
; Remove Redundant Logic Cells                                       ; Off          ; Off           ;
; Remove Duplicate Registers                                         ; On           ; On            ;
; Ignore CARRY Buffers                                               ; Off          ; Off           ;
; Ignore CASCADE Buffers                                             ; Off          ; Off           ;
; Ignore GLOBAL Buffers                                              ; Off          ; Off           ;
; Ignore ROW GLOBAL Buffers                                          ; Off          ; Off           ;
; Ignore LCELL Buffers                                               ; Off          ; Off           ;
; Ignore SOFT Buffers                                                ; On           ; On            ;
; Limit AHDL Integers to 32 Bits                                     ; Off          ; Off           ;
; Optimization Technique -- Cyclone                                  ; Balanced     ; Balanced      ;
; Carry Chain Length -- Stratix/Stratix GX/Cyclone/MAX II/Cyclone II ; 70           ; 70            ;
; Auto Carry Chains                                                  ; On           ; On            ;
; Auto Open-Drain Pins                                               ; On           ; On            ;
; Remove Duplicate Logic                                             ; On           ; On            ;
; Perform WYSIWYG Primitive Resynthesis                              ; Off          ; Off           ;
; Perform gate-level register retiming                               ; Off          ; Off           ;
; Allow register retiming to trade off Tsu/Tco with Fmax             ; On           ; On            ;
; Auto ROM Replacement                                               ; On           ; On            ;
; Auto RAM Replacement                                               ; On           ; On            ;
; Auto Shift Register Replacement                                    ; On           ; On            ;
; Auto Clock Enable Replacement                                      ; On           ; On            ;
; Allows Synchronous Control Signal Usage in Normal Mode Logic Cells ; On           ; On            ;
; Auto RAM Block Balancing                                           ; On           ; On            ;
; Auto Resource Sharing                                              ; Off          ; Off           ;
; Allow Any RAM Size For Recognition                                 ; Off          ; Off           ;
; Allow Any ROM Size For Recognition                                 ; Off          ; Off           ;
; Allow Any Shift Register Size For Recognition                      ; Off          ; Off           ;
; Enable M512 Memory Blocks                                          ; On           ; On            ;
+--------------------------------------------------------------------+--------------+---------------+


+----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Multiplexer Restructuring Statistics (Restructuring Performed)                                                                                                                                           ;
+--------------------+-----------+---------------+----------------------+------------------------+------------+--------------------------------------------------------------------------------------------+
; Multiplexer Inputs ; Bus Width ; Baseline Area ; Area if Restructured ; Saving if Restructured ; Registered ; Example Multiplexer Output                                                                 ;
+--------------------+-----------+---------------+----------------------+------------------------+------------+--------------------------------------------------------------------------------------------+
; 2:1                ; 40 bits   ; 40 LEs        ; 40 LEs               ; 0 LEs                  ; Yes        ; |Frequency|INTIGRATOR_FE:inst|COSA[7]                                                      ;
; 2:1                ; 2 bits    ; 2 LEs         ; 2 LEs                ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[1][1]~491   ;
; 2:1                ; 3 bits    ; 3 LEs         ; 3 LEs                ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[2][1]~493   ;
; 2:1                ; 4 bits    ; 4 LEs         ; 4 LEs                ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[3][0]~495   ;
; 2:1                ; 5 bits    ; 5 LEs         ; 5 LEs                ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[4][0]~499   ;
; 2:1                ; 6 bits    ; 6 LEs         ; 6 LEs                ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[5][2]~506   ;
; 2:1                ; 7 bits    ; 7 LEs         ; 7 LEs                ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[6][1]~511   ;
; 2:1                ; 8 bits    ; 8 LEs         ; 8 LEs                ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[7][7]~524   ;
; 2:1                ; 9 bits    ; 9 LEs         ; 9 LEs                ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[8][3]~528   ;
; 2:1                ; 10 bits   ; 10 LEs        ; 10 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[9][2]~536   ;
; 2:1                ; 11 bits   ; 11 LEs        ; 11 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[10][10]~554 ;
; 2:1                ; 12 bits   ; 12 LEs        ; 12 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[11][6]~561  ;
; 2:1                ; 13 bits   ; 13 LEs        ; 13 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[12][11]~578 ;
; 2:1                ; 14 bits   ; 14 LEs        ; 14 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[13][8]~588  ;
; 2:1                ; 15 bits   ; 15 LEs        ; 15 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[14][9]~603  ;
; 2:1                ; 16 bits   ; 16 LEs        ; 16 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[15][12]~621 ;
; 2:1                ; 15 bits   ; 15 LEs        ; 15 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[16][13]~637 ;
; 2:1                ; 15 bits   ; 15 LEs        ; 15 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[17][11]~650 ;
; 2:1                ; 15 bits   ; 15 LEs        ; 15 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[18][2]~656  ;
; 2:1                ; 15 bits   ; 15 LEs        ; 15 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[19][12]~681 ;
; 2:1                ; 15 bits   ; 15 LEs        ; 15 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[20][6]~690  ;
; 2:1                ; 15 bits   ; 15 LEs        ; 15 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[21][11]~710 ;
; 2:1                ; 15 bits   ; 15 LEs        ; 15 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[22][11]~725 ;
; 2:1                ; 2 bits    ; 2 LEs         ; 2 LEs                ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst6|sign_div_unsign:divider|alt_u_div:divider|StageOut[1][1]~491   ;
; 2:1                ; 3 bits    ; 3 LEs         ; 3 LEs                ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst6|sign_div_unsign:divider|alt_u_div:divider|StageOut[2][1]~493   ;
; 2:1                ; 4 bits    ; 4 LEs         ; 4 LEs                ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst6|sign_div_unsign:divider|alt_u_div:divider|StageOut[3][1]~496   ;
; 2:1                ; 5 bits    ; 5 LEs         ; 5 LEs                ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst6|sign_div_unsign:divider|alt_u_div:divider|StageOut[4][2]~501   ;
; 2:1                ; 6 bits    ; 6 LEs         ; 6 LEs                ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst6|sign_div_unsign:divider|alt_u_div:divider|StageOut[5][0]~504   ;
; 2:1                ; 7 bits    ; 7 LEs         ; 7 LEs                ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst6|sign_div_unsign:divider|alt_u_div:divider|StageOut[6][4]~514   ;
; 2:1                ; 8 bits    ; 8 LEs         ; 8 LEs                ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst6|sign_div_unsign:divider|alt_u_div:divider|StageOut[7][5]~522   ;
; 2:1                ; 9 bits    ; 9 LEs         ; 9 LEs                ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst6|sign_div_unsign:divider|alt_u_div:divider|StageOut[8][8]~533   ;
; 2:1                ; 10 bits   ; 10 LEs        ; 10 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst6|sign_div_unsign:divider|alt_u_div:divider|StageOut[9][5]~539   ;
; 2:1                ; 11 bits   ; 11 LEs        ; 11 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst6|sign_div_unsign:divider|alt_u_div:divider|StageOut[10][8]~552  ;
; 2:1                ; 12 bits   ; 12 LEs        ; 12 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst6|sign_div_unsign:divider|alt_u_div:divider|StageOut[11][5]~560  ;
; 2:1                ; 13 bits   ; 13 LEs        ; 13 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst6|sign_div_unsign:divider|alt_u_div:divider|StageOut[12][10]~577 ;
; 2:1                ; 14 bits   ; 14 LEs        ; 14 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst6|sign_div_unsign:divider|alt_u_div:divider|StageOut[13][12]~592 ;
; 2:1                ; 15 bits   ; 15 LEs        ; 15 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst6|sign_div_unsign:divider|alt_u_div:divider|StageOut[14][0]~594  ;
; 2:1                ; 16 bits   ; 16 LEs        ; 16 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst6|sign_div_unsign:divider|alt_u_div:divider|StageOut[15][13]~622 ;
; 2:1                ; 15 bits   ; 15 LEs        ; 15 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst6|sign_div_unsign:divider|alt_u_div:divider|StageOut[16][2]~626  ;

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
欧美日韩精品一区二区在线播放 | 国产成人精品免费看| 一区二区在线观看免费| 国产精品毛片a∨一区二区三区| 久久久国产精品午夜一区ai换脸| 日韩精品中文字幕在线一区| 精品国产凹凸成av人网站| 日韩视频中午一区| 欧美r级电影在线观看| 久久久久高清精品| 国产精品久久久久天堂| 亚洲免费看黄网站| 婷婷综合久久一区二区三区| 蜜桃免费网站一区二区三区| 韩国女主播一区| 成人一区二区三区| 色婷婷综合久色| 欧美日韩大陆一区二区| 精品欧美一区二区久久| 久久中文娱乐网| 国产精品国产三级国产| 亚洲成人av资源| 国产一区二区三区电影在线观看| 国产高清精品在线| 91成人在线免费观看| 日韩一区二区影院| 综合久久一区二区三区| 美腿丝袜亚洲综合| 国产成人av电影在线观看| 欧洲亚洲精品在线| 欧美成人一级视频| 亚洲色图在线看| 黄色资源网久久资源365| 91农村精品一区二区在线| 欧美一区二区三区在线看| 国产精品少妇自拍| 男女性色大片免费观看一区二区| 国产91色综合久久免费分享| 欧美日韩小视频| 欧美韩日一区二区三区四区| 性感美女极品91精品| 国产精品99久久久| 在线不卡a资源高清| 国产精品久久久久9999吃药| 蜜臀av性久久久久蜜臀aⅴ流畅| 成a人片亚洲日本久久| 日韩欧美一级二级| 一级女性全黄久久生活片免费| 国产盗摄一区二区三区| 欧美年轻男男videosbes| 国产精品网站在线观看| 看电影不卡的网站| 精品视频一区二区不卡| 亚洲乱码一区二区三区在线观看| 韩国毛片一区二区三区| 日韩三级视频中文字幕| 午夜婷婷国产麻豆精品| 一本大道av伊人久久综合| 国产精品久久久久一区二区三区 | 亚洲女同一区二区| 国产激情视频一区二区在线观看| 日韩欧美激情四射| 男女激情视频一区| 欧美日韩电影在线| 午夜精品视频在线观看| 在线影院国内精品| 亚洲国产你懂的| 色哟哟一区二区在线观看| 亚洲丝袜制服诱惑| 白白色 亚洲乱淫| 中文字幕制服丝袜一区二区三区 | 蜜臀av一区二区在线观看| 欧美特级限制片免费在线观看| 中文字幕一区二区三区在线不卡 | 日韩一区二区麻豆国产| 日韩高清电影一区| 在线播放一区二区三区| 日欧美一区二区| 日韩一区二区在线播放| 激情亚洲综合在线| 欧美精品一区二区三区在线 | 中文在线免费一区三区高中清不卡| 日本伊人精品一区二区三区观看方式| 欧美性猛片xxxx免费看久爱| 亚洲va欧美va人人爽| 精品视频全国免费看| 亚洲成av人片一区二区梦乃| 91精品国产福利| 久久不见久久见免费视频7| 久久精品视频免费| 成人av动漫网站| 亚洲精品高清在线观看| 欧美日韩不卡视频| 久久国内精品视频| 欧美国产精品久久| 欧美日韩中文国产| 久久99精品国产麻豆不卡| 欧美国产精品专区| 欧美性猛交xxxxxx富婆| 韩国精品在线观看| 亚洲欧美日韩国产成人精品影院| 欧美色窝79yyyycom| 麻豆免费精品视频| 亚洲色欲色欲www在线观看| 在线成人高清不卡| 波多野结衣中文一区| 亚欧色一区w666天堂| 久久久久久久久久电影| 色欧美乱欧美15图片| 蜜臀久久99精品久久久久宅男 | 久久久99免费| 色老汉一区二区三区| 另类小说欧美激情| 亚洲欧美日韩国产成人精品影院 | 91浏览器打开| 卡一卡二国产精品| 亚洲激情第一区| 久久精品一区四区| 欧美一区二区三区喷汁尤物| 韩国视频一区二区| 亚洲精品亚洲人成人网| 久久亚洲影视婷婷| 欧美男人的天堂一二区| 成人激情av网| 久久成人久久爱| 五月天久久比比资源色| 国产精品二三区| 久久久精品tv| 久久综合国产精品| 日韩欧美成人一区二区| 欧美日本高清视频在线观看| av高清不卡在线| 国产成a人亚洲精| 精品亚洲国内自在自线福利| 日韩精品免费专区| 尤物av一区二区| 亚洲欧洲精品一区二区三区| xfplay精品久久| 日韩小视频在线观看专区| 欧美电影一区二区三区| 欧美午夜理伦三级在线观看| 色综合久久99| 色先锋资源久久综合| av亚洲精华国产精华| 成人免费视频播放| 粉嫩欧美一区二区三区高清影视 | 成人激情午夜影院| 成人免费毛片嘿嘿连载视频| 国产一区二区在线看| 韩国女主播一区| 国产一区二区主播在线| 国产在线观看一区二区| 国产自产高清不卡| 国产乱码字幕精品高清av | 欧美一区二区在线视频| 欧美精品免费视频| 欧美一区二区免费视频| 日韩一区二区三区视频| 精品福利视频一区二区三区| 国产调教视频一区| 国产精品国产三级国产aⅴ入口| 中文字幕在线不卡视频| 亚洲人成网站影音先锋播放| 亚洲人成网站色在线观看 | 亚洲精品一区二区三区在线观看| 欧美mv和日韩mv的网站| 国产蜜臀av在线一区二区三区| 国产精品网友自拍| 亚洲一区视频在线观看视频| 性欧美疯狂xxxxbbbb| 美女一区二区视频| 国产精品影视网| 91蜜桃免费观看视频| 欧美色精品在线视频| 欧美www视频| 亚洲男人的天堂在线aⅴ视频| 亚洲国产日韩精品| 精品一区二区影视| 不卡区在线中文字幕| 欧美剧在线免费观看网站| 精品国产伦一区二区三区免费 | 欧美在线高清视频| 日韩精品一区二区三区四区视频| 国产欧美日韩综合| 天天影视网天天综合色在线播放| 国产一区二区按摩在线观看| 白白色 亚洲乱淫| 欧美一二三四区在线| 国产精品久久久久久妇女6080| 午夜欧美视频在线观看| 国产suv精品一区二区三区| 91黄色小视频| 国产香蕉久久精品综合网| 亚洲成人手机在线| 福利91精品一区二区三区| 欧美区在线观看| 中文字幕字幕中文在线中不卡视频| 免费成人美女在线观看.| 99视频热这里只有精品免费| 欧美一区二区成人6969|