亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? de2_synthesizer.v

?? 這是一個基于DE2平臺的工程
?? V
?? 第 1 頁 / 共 2 頁
字號:
// --------------------------------------------------------------------
// Copyright (c) 2005 by Terasic Technologies Inc. 
// --------------------------------------------------------------------
//
// Permission:
//
//   Terasic grants permission to use and modify this code for use
//   in synthesis for all Terasic Development Boards and Altera Development 
//   Kits made by Terasic.  Other use of this code, including the selling 
//   ,duplication, or modification of any portion is strictly prohibited.
//
// Disclaimer:
//
//   This VHDL/Verilog or C/C++ source code is intended as a design reference
//   which illustrates how these types of functions can be implemented.
//   It is the user's responsibility to verify their design for
//   consistency and functionality through the use of formal
//   verification methods.  Terasic provides no warranty regarding the use 
//   or functionality of this code.
//
// --------------------------------------------------------------------
//           
//                     Terasic Technologies Inc
//                     356 Fu-Shin E. Rd Sec. 1. JhuBei City,
//                     HsinChu County, Taiwan
//                     302
//
//                     web: http://www.terasic.com/
//                     email: support@terasic.com
//
// --------------------------------------------------------------------
//
// Major Functions:	DE2 Music Synthesizer
//
// --------------------------------------------------------------------
//
// Revision History :
// --------------------------------------------------------------------
//   Ver  :| Author            :| Mod. Date   :| Changes Made:
//   V1.0 :| Joe Yang          :| 10/25/2006  :| Initial Revision
// --------------------------------------------------------------------

/////////////////////////////////////////////
////     2Channel-Music-Synthesizer     /////
/////////////////////////////////////////////
/*******************************************/
/*             KEY & SW List               */
/* KEY[0]: I2C reset                       */
/* KEY[1]: Demo Sound repeat               */
/* KEY[2]: Keyboard code Reset             */
/* KEY[3]: Keyboard system Reset           */
/* SW[0] : 0 Brass wave ,1 String wave     */
/* SW[1] : 0 CH1_ON ,1 CH1_OFF             */
/* SW[2] : 0 CH2_ON ,1 CH2_OFF             */
/* SW[9] : 0 DEMO Sound ,1 KeyBoard Play   */
/*******************************************/


module DE2_synthesizer (

		////////////////////	Clock Input	 	////////////////////	 
		CLOCK_27,							//	27 MHz
		CLOCK_50,							//	50 MHz
		EXT_CLOCK,						//	External Clock
		////////////////////	Push Button		////////////////////
		KEY,							//	Button[3:0]
		////////////////////	DPDT Switch		////////////////////
		SW,						//	DPDT Switch[17:0]
		////////////////////	7-SEG Dispaly	////////////////////
		HEX0,							//	Seven Segment Digital 0
		HEX1,							//	Seven Segment Digital 1
		HEX2,							//	Seven Segment Digital 2
		HEX3,							//	Seven Segment Digital 3
		HEX4,							//	Seven Segment Digital 4
		HEX5,							//	Seven Segment Digital 5
		HEX6,							//	Seven Segment Digital 6
		HEX7,							//	Seven Segment Digital 7
		////////////////////////	LED		////////////////////////
		LEDG,						//	LED Green[8:0]
		LEDR,						//	LED Red[17:0]
		////////////////////////	UART	////////////////////////
		UART_TXD,						//	UART Transmitter
		UART_RXD,						//	UART Rceiver
		////////////////////////	IRDA	////////////////////////
		IRDA_TXD,						//	IRDA Transmitter
		IRDA_RXD,						//	IRDA Rceiver
		/////////////////////	SDRAM Interface		////////////////
		DRAM_DQ,						//	SDRAM Data bus 16 Bits
		DRAM_ADDR,						//	SDRAM Address bus 12 Bits
		DRAM_LDQM,						//	SDRAM Low-byte Data Mask 
		DRAM_UDQM,						//	SDRAM High-byte Data Mask
		DRAM_WE_N,						//	SDRAM Write Enable
		DRAM_CAS_N,						//	SDRAM Column Address Strobe
		DRAM_RAS_N,						//	SDRAM Row Address Strobe
		DRAM_CS_N,						//	SDRAM Chip Select
		DRAM_BA_0,						//	SDRAM Bank Address 0
		DRAM_BA_1,						//	SDRAM Bank Address 0
		DRAM_CLK,						//	SDRAM Clock
		DRAM_CKE,						//	SDRAM Clock Enable
		////////////////////	Flash Interface		////////////////
		FL_DQ,							//	FLASH Data bus 8 Bits
		FL_ADDR,						//	FLASH Address bus 20 Bits
		FL_WE_N,						//	FLASH Write Enable
		FL_RST_N,						//	FLASH Reset
		FL_OE_N,						//	FLASH Output Enable
		FL_CE_N,						//	FLASH Chip Enable
		////////////////////	SRAM Interface		////////////////
		SRAM_DQ,						//	SRAM Data bus 16 Bits
		SRAM_ADDR,						//	SRAM Adress bus 18 Bits
		SRAM_UB_N,						//	SRAM Low-byte Data Mask 
		SRAM_LB_N,						//	SRAM High-byte Data Mask 
		SRAM_WE_N,						//	SRAM Write Enable
		SRAM_CE_N,						//	SRAM Chip Enable
		SRAM_OE_N,						//	SRAM Output Enable
		////////////////////	ISP1362 Interface	////////////////
		OTG_DATA,						//	ISP1362 Data bus 16 Bits
		OTG_ADDR,						//	ISP1362 Address 2 Bits
		OTG_CS_N,						//	ISP1362 Chip Select
		OTG_RD_N,						//	ISP1362 Write
		OTG_WR_N,						//	ISP1362 Read
		OTG_RST_N,						//	ISP1362 Reset
		OTG_FSPEED,						//	USB Full Speed,	0 = Enable, Z = Disable
		OTG_LSPEED,						//	USB Low Speed, 	0 = Enable, Z = Disable
		OTG_INT0,						//	ISP1362 Interrupt 0
		OTG_INT1,						//	ISP1362 Interrupt 1
		OTG_DREQ0,						//	ISP1362 DMA Request 0
		OTG_DREQ1,						//	ISP1362 DMA Request 1
		OTG_DACK0_N,					//	ISP1362 DMA Acknowledge 0
		OTG_DACK1_N,					//	ISP1362 DMA Acknowledge 1
		////////////////////	LCD Module 16X2		////////////////
		LCD_ON,							//	LCD Power ON/OFF
		LCD_BLON,						//	LCD Back Light ON/OFF
		LCD_RW,							//	LCD Read/Write Select, 0 = Write, 1 = Read
		LCD_EN,							//	LCD Enable
		LCD_RS,							//	LCD Command/Data Select, 0 = Command, 1 = Data
		LCD_DATA,						//	LCD Data bus 8 bits
		////////////////////	SD_Card Interface	////////////////
		SD_DAT,							//	SD Card Data
		SD_DAT3,						//	SD Card Data 3
		SD_CMD,							//	SD Card Command Signal
		SD_CLK,							//	SD Card Clock
		////////////////////	USB JTAG link	////////////////////
		TDI,  							// CPLD -> FPGA (data in)
		TCK,  							// CPLD -> FPGA (clk)
		TCS,  							// CPLD -> FPGA (CS)
	    TDO,  							// FPGA -> CPLD (data out)
		////////////////////	I2C		////////////////////////////
		I2C_SDAT,						//	I2C Data
		I2C_SCLK,						//	I2C Clock
		////////////////////	PS2		////////////////////////////
		PS2_DAT,						//	PS2 Data
		PS2_CLK,						//	PS2 Clock
		////////////////////	VGA		////////////////////////////
		VGA_CLK,   						//	VGA Clock
		VGA_HS,							//	VGA H_SYNC
		VGA_VS,							//	VGA V_SYNC
		VGA_BLANK,						//	VGA BLANK
		VGA_SYNC,						//	VGA SYNC
		VGA_R,   						//	VGA Red[9:0]
		VGA_G,	 						//	VGA Green[9:0]
		VGA_B,  						//	VGA Blue[9:0]
		////////////	Ethernet Interface	////////////////////////
		ENET_DATA,						//	DM9000A DATA bus 16Bits
		ENET_CMD,						//	DM9000A Command/Data Select, 0 = Command, 1 = Data
		ENET_CS_N,						//	DM9000A Chip Select
		ENET_WR_N,						//	DM9000A Write
		ENET_RD_N,						//	DM9000A Read
		ENET_RST_N,						//	DM9000A Reset
		ENET_INT,						//	DM9000A Interrupt
		ENET_CLK,						//	DM9000A Clock 25 MHz
		////////////////	Audio CODEC		////////////////////////
		AUD_ADCLRCK,					//	Audio CODEC ADC LR Clock
		AUD_ADCDAT,						//	Audio CODEC ADC Data
		AUD_DACLRCK,					//	Audio CODEC DAC LR Clock
		AUD_DACDAT,						//	Audio CODEC DAC Data
		AUD_BCLK,						//	Audio CODEC Bit-Stream Clock
		AUD_XCK,						//	Audio CODEC Chip Clock
		////////////////	TV Decoder		////////////////////////
		TD_DATA,    					//	TV Decoder Data bus 8 bits
		TD_HS,							//	TV Decoder H_SYNC
		TD_VS,							//	TV Decoder V_SYNC
		TD_RESET,						//	TV Decoder Reset
		////////////////////	GPIO	////////////////////////////
		GPIO_0,							//	GPIO Connection 0
		GPIO_1							//	GPIO Connection 1
	);

////////////////////////	Clock Input	 	////////////////////////
	input			CLOCK_27;					//	27 MHz
	input			CLOCK_50;					//	50 MHz
	input			EXT_CLOCK;				//	External Clock
////////////////////////	Push Button		////////////////////////
	input	[3:0]	KEY;					//	Button[3:0]
////////////////////////	DPDT Switch		////////////////////////
	input	[17:0]	SW;				//	DPDT Switch[17:0]
////////////////////////	7-SEG Dispaly	////////////////////////
	output	[6:0]	HEX0;					//	Seven Segment Digital 0
	output	[6:0]	HEX1;					//	Seven Segment Digital 1
	output	[6:0]	HEX2;					//	Seven Segment Digital 2
	output	[6:0]	HEX3;					//	Seven Segment Digital 3
	output	[6:0]	HEX4;					//	Seven Segment Digital 4
	output	[6:0]	HEX5;					//	Seven Segment Digital 5
	output	[6:0]	HEX6;					//	Seven Segment Digital 6
	output	[6:0]	HEX7;					//	Seven Segment Digital 7
////////////////////////////	LED		////////////////////////////
	output	[8:0]	LEDG;				//	LED Green[8:0]
	output	[17:0]	LEDR;				//	LED Red[17:0]
////////////////////////////	UART	////////////////////////////
	output			UART_TXD;				//	UART Transmitter
	input			UART_RXD;				//	UART Rceiver
////////////////////////////	IRDA	////////////////////////////
	output			IRDA_TXD;				//	IRDA Transmitter
	input			IRDA_RXD;				//	IRDA Rceiver
///////////////////////		SDRAM Interface	////////////////////////
	inout	[15:0]	DRAM_DQ;				//	SDRAM Data bus 16 Bits
	output	[11:0]	DRAM_ADDR;				//	SDRAM Address bus 12 Bits
	output			DRAM_LDQM;				//	SDRAM Low-byte Data Mask 
	output			DRAM_UDQM;				//	SDRAM High-byte Data Mask
	output			DRAM_WE_N;				//	SDRAM Write Enable
	output			DRAM_CAS_N;				//	SDRAM Column Address Strobe
	output			DRAM_RAS_N;				//	SDRAM Row Address Strobe
	output			DRAM_CS_N;				//	SDRAM Chip Select
	output			DRAM_BA_0;				//	SDRAM Bank Address 0
	output			DRAM_BA_1;				//	SDRAM Bank Address 0
	output			DRAM_CLK;				//	SDRAM Clock
	output			DRAM_CKE;				//	SDRAM Clock Enable
////////////////////////	Flash Interface	////////////////////////
	inout	[7:0]	FL_DQ;					//	FLASH Data bus 8 Bits
	output	[19:0]	FL_ADDR;				//	FLASH Address bus 20 Bits
	output			FL_WE_N;				//	FLASH Write Enable
	output			FL_RST_N;				//	FLASH Reset
	output			FL_OE_N;				//	FLASH Output Enable
	output			FL_CE_N;				//	FLASH Chip Enable
////////////////////////	SRAM Interface	////////////////////////
	inout	[15:0]	SRAM_DQ;				//	SRAM Data bus 16 Bits
	output	[17:0]	SRAM_ADDR;				//	SRAM Adress bus 18 Bits
	output			SRAM_UB_N;				//	SRAM Low-byte Data Mask 
	output			SRAM_LB_N;				//	SRAM High-byte Data Mask 
	output			SRAM_WE_N;				//	SRAM Write Enable
	output			SRAM_CE_N;				//	SRAM Chip Enable
	output			SRAM_OE_N;				//	SRAM Output Enable
////////////////////	ISP1362 Interface	////////////////////////
	inout	[15:0]	OTG_DATA;				//	ISP1362 Data bus 16 Bits
	output	[1:0]	OTG_ADDR;				//	ISP1362 Address 2 Bits
	output			OTG_CS_N;				//	ISP1362 Chip Select
	output			OTG_RD_N;				//	ISP1362 Write
	output			OTG_WR_N;				//	ISP1362 Read
	output			OTG_RST_N;				//	ISP1362 Reset
	output			OTG_FSPEED;				//	USB Full Speed,	0 = Enable, Z = Disable
	output			OTG_LSPEED;				//	USB Low Speed, 	0 = Enable, Z = Disable
	output			OTG_INT0;				//	ISP1362 Interrupt 0
	output			OTG_INT1;				//	ISP1362 Interrupt 1
	output			OTG_DREQ0;				//	ISP1362 DMA Request 0
	output			OTG_DREQ1;				//	ISP1362 DMA Request 1
	output			OTG_DACK0_N;			//	ISP1362 DMA Acknowledge 0
	output			OTG_DACK1_N;			//	ISP1362 DMA Acknowledge 1
////////////////////	LCD Module 16X2	////////////////////////////
	inout	[7:0]	LCD_DATA;				//	LCD Data bus 8 bits
	output			LCD_ON;					//	LCD Power ON/OFF
	output			LCD_BLON;				//	LCD Back Light ON/OFF
	output			LCD_RW;					//	LCD Read/Write Select, 0 = Write, 1 = Read
	output			LCD_EN;					//	LCD Enable
	output			LCD_RS;					//	LCD Command/Data Select, 0 = Command, 1 = Data
////////////////////	SD Card Interface	////////////////////////
	inout			SD_DAT;					//	SD Card Data
	inout			SD_DAT3;				//	SD Card Data 3
	inout			SD_CMD;					//	SD Card Command Signal
	output			SD_CLK;					//	SD Card Clock
////////////////////////	I2C		////////////////////////////////
	inout			I2C_SDAT;				//	I2C Data
	output			I2C_SCLK;				//	I2C Clock
////////////////////////	PS2		////////////////////////////////
	inout		 	PS2_DAT;				//	PS2 Data
	input			PS2_CLK;				//	PS2 Clock
////////////////////	USB JTAG link	////////////////////////////
	input  			TDI;					// CPLD -> FPGA (data in)
	input  			TCK;					// CPLD -> FPGA (clk)
	input  			TCS;					// CPLD -> FPGA (CS)
	output 			TDO;					// FPGA -> CPLD (data out)
////////////////////////	VGA			////////////////////////////
	output			VGA_CLK;   				//	VGA Clock
	output			VGA_HS;					//	VGA H_SYNC
	output			VGA_VS;					//	VGA V_SYNC
	output			VGA_BLANK;				//	VGA BLANK

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
26uuu久久综合| 欧美日韩久久一区| 国产日韩欧美a| 国产精品一色哟哟哟| 久久综合狠狠综合久久综合88| 美女视频一区二区三区| 亚洲精品一区二区三区99| 国产精品一级片在线观看| 国产精品系列在线| 在线亚洲精品福利网址导航| 亚洲成a天堂v人片| 欧美不卡在线视频| 成人精品亚洲人成在线| 亚洲欧美日韩电影| 欧美精品色综合| 狠狠久久亚洲欧美| 国产精品不卡在线观看| 欧美性一二三区| 久99久精品视频免费观看| 国产日本欧美一区二区| 91麻豆福利精品推荐| 丝袜亚洲另类欧美综合| 国产日本欧美一区二区| 色偷偷成人一区二区三区91| 午夜精品久久久久久久蜜桃app| 精品久久久久一区二区国产| 国产69精品久久777的优势| 有码一区二区三区| 欧美成人一区二区| 一本色道久久综合亚洲精品按摩| 天天色天天爱天天射综合| 国产色产综合产在线视频| 在线精品国精品国产尤物884a| 日本亚洲欧美天堂免费| 国产女人18毛片水真多成人如厕 | 欧美亚洲综合另类| 久久国内精品自在自线400部| 国产精品视频一二三| 8v天堂国产在线一区二区| 不卡的av在线| 日本少妇一区二区| 国产精品夫妻自拍| 日韩一级二级三级精品视频| 成人av在线影院| 国模一区二区三区白浆| 亚洲成人激情av| 亚洲欧美综合网| 精品91自产拍在线观看一区| 欧美综合在线视频| 成人性生交大片免费看视频在线| 视频一区欧美精品| 亚洲精品视频免费看| 国产亚洲精品bt天堂精选| 欧美老肥妇做.爰bbww| 99视频热这里只有精品免费| 极品美女销魂一区二区三区| 日韩精品免费专区| 久久久久久久网| 欧美一区二区观看视频| 欧美午夜片在线看| 色诱视频网站一区| 不卡的av在线播放| 国产美女一区二区| 久久66热re国产| 青青国产91久久久久久| 午夜精品影院在线观看| 亚洲激情网站免费观看| 综合分类小说区另类春色亚洲小说欧美| 精品91自产拍在线观看一区| 日韩三区在线观看| 欧美一区二区三区在线电影| 欧美日韩极品在线观看一区| 欧美午夜精品理论片a级按摩| 99精品桃花视频在线观看| 国产99久久久精品| 国产精品18久久久久久久久久久久| 麻豆传媒一区二区三区| 日韩有码一区二区三区| 日韩精品乱码免费| 日韩av一区二区三区四区| 午夜视频一区二区| 日韩综合在线视频| 美女性感视频久久| 久久99精品久久久久久国产越南| 蜜桃视频在线一区| 韩国三级中文字幕hd久久精品| 麻豆视频观看网址久久| 寂寞少妇一区二区三区| 国产一区二区三区视频在线播放| 国产在线精品一区二区| 国产成人精品一区二 | 成人激情电影免费在线观看| 成人在线视频一区二区| 97国产一区二区| 欧美视频精品在线观看| 欧美丰满少妇xxxxx高潮对白| 91精品国产一区二区三区蜜臀 | 日本欧美在线看| 蜜臀久久99精品久久久画质超高清| 奇米一区二区三区av| 国内成人精品2018免费看| www.亚洲激情.com| 欧美日韩激情在线| 久久精品一区二区三区不卡牛牛| 中文字幕中文在线不卡住| 亚洲在线视频免费观看| 免费成人在线网站| 国产99精品国产| 欧美在线观看视频一区二区| 日韩欧美色综合网站| 国产精品视频第一区| 亚洲图片欧美色图| 国产剧情在线观看一区二区| 91麻豆自制传媒国产之光| 91精品国产色综合久久不卡蜜臀| 久久久久久一级片| 亚洲综合一区二区三区| 一本色道**综合亚洲精品蜜桃冫| 欧美日韩午夜在线视频| 久久精品一区八戒影视| 亚洲一区二区黄色| 国产一区视频导航| 91九色最新地址| 精品精品欲导航| 一级做a爱片久久| 精品亚洲porn| 欧美性色欧美a在线播放| 久久久久久久综合日本| 亚洲电影欧美电影有声小说| 国产99久久久国产精品免费看| 欧美日韩和欧美的一区二区| 亚洲国产岛国毛片在线| 日韩成人av影视| 色综合视频在线观看| 久久午夜色播影院免费高清| 亚洲综合区在线| 菠萝蜜视频在线观看一区| 日韩一区二区精品葵司在线 | 日韩亚洲欧美成人一区| 中文字幕一区二区三区精华液| 婷婷六月综合亚洲| 91老司机福利 在线| 久久久亚洲精品一区二区三区| 亚洲高清免费观看| kk眼镜猥琐国模调教系列一区二区| 日韩精品一区二区三区在线观看| 一区二区免费在线播放| 成人av影视在线观看| 久久这里都是精品| 免费在线观看日韩欧美| 欧美亚洲综合另类| 亚洲激情综合网| heyzo一本久久综合| 国产日韩欧美在线一区| 久久99精品视频| 日韩欧美一区中文| 丝袜美腿一区二区三区| 欧美日韩一级视频| 亚洲一区国产视频| 色8久久精品久久久久久蜜| 国产精品天天看| 国产99久久久国产精品潘金网站| 久久免费看少妇高潮| 欧美日韩电影一区| 亚洲国产一二三| 欧美日韩性生活| 亚洲国产你懂的| 欧美日韩黄色一区二区| 亚洲va欧美va人人爽| 欧美日韩情趣电影| 天天色天天操综合| 在线综合视频播放| 麻豆成人久久精品二区三区红| 日韩一级在线观看| 麻豆一区二区在线| 久久久国产精品麻豆| 国产成人在线网站| 国产精品激情偷乱一区二区∴| 成人激情免费电影网址| 亚洲欧美国产毛片在线| 在线视频欧美精品| 日韩电影一区二区三区| 日韩欧美不卡一区| 国产麻豆成人精品| 中文字幕av一区二区三区免费看| 成人av高清在线| 一区二区三区日韩在线观看| 欧美色电影在线| 奇米色一区二区| 久久精品亚洲乱码伦伦中文| www.亚洲国产| 亚洲制服欧美中文字幕中文字幕| 欧美精品久久久久久久久老牛影院| 日本免费在线视频不卡一不卡二| 亚洲精品在线网站| 94色蜜桃网一区二区三区| 亚洲午夜私人影院| 亚洲精品一区在线观看| 99久久久精品免费观看国产蜜| 亚洲午夜私人影院|