亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? de2_synthesizer.v

?? 這是一個基于DE2平臺的工程
?? V
?? 第 1 頁 / 共 2 頁
字號:
// --------------------------------------------------------------------
// Copyright (c) 2005 by Terasic Technologies Inc. 
// --------------------------------------------------------------------
//
// Permission:
//
//   Terasic grants permission to use and modify this code for use
//   in synthesis for all Terasic Development Boards and Altera Development 
//   Kits made by Terasic.  Other use of this code, including the selling 
//   ,duplication, or modification of any portion is strictly prohibited.
//
// Disclaimer:
//
//   This VHDL/Verilog or C/C++ source code is intended as a design reference
//   which illustrates how these types of functions can be implemented.
//   It is the user's responsibility to verify their design for
//   consistency and functionality through the use of formal
//   verification methods.  Terasic provides no warranty regarding the use 
//   or functionality of this code.
//
// --------------------------------------------------------------------
//           
//                     Terasic Technologies Inc
//                     356 Fu-Shin E. Rd Sec. 1. JhuBei City,
//                     HsinChu County, Taiwan
//                     302
//
//                     web: http://www.terasic.com/
//                     email: support@terasic.com
//
// --------------------------------------------------------------------
//
// Major Functions:	DE2 Music Synthesizer
//
// --------------------------------------------------------------------
//
// Revision History :
// --------------------------------------------------------------------
//   Ver  :| Author            :| Mod. Date   :| Changes Made:
//   V1.0 :| Joe Yang          :| 10/25/2006  :| Initial Revision
// --------------------------------------------------------------------

/////////////////////////////////////////////
////     2Channel-Music-Synthesizer     /////
/////////////////////////////////////////////
/*******************************************/
/*             KEY & SW List               */
/* KEY[0]: I2C reset                       */
/* KEY[1]: Demo Sound repeat               */
/* KEY[2]: Keyboard code Reset             */
/* KEY[3]: Keyboard system Reset           */
/* SW[0] : 0 Brass wave ,1 String wave     */
/* SW[1] : 0 CH1_ON ,1 CH1_OFF             */
/* SW[2] : 0 CH2_ON ,1 CH2_OFF             */
/* SW[9] : 0 DEMO Sound ,1 KeyBoard Play   */
/*******************************************/


module DE2_synthesizer (

		////////////////////	Clock Input	 	////////////////////	 
		CLOCK_27,							//	27 MHz
		CLOCK_50,							//	50 MHz
		EXT_CLOCK,						//	External Clock
		////////////////////	Push Button		////////////////////
		KEY,							//	Button[3:0]
		////////////////////	DPDT Switch		////////////////////
		SW,						//	DPDT Switch[17:0]
		////////////////////	7-SEG Dispaly	////////////////////
		HEX0,							//	Seven Segment Digital 0
		HEX1,							//	Seven Segment Digital 1
		HEX2,							//	Seven Segment Digital 2
		HEX3,							//	Seven Segment Digital 3
		HEX4,							//	Seven Segment Digital 4
		HEX5,							//	Seven Segment Digital 5
		HEX6,							//	Seven Segment Digital 6
		HEX7,							//	Seven Segment Digital 7
		////////////////////////	LED		////////////////////////
		LEDG,						//	LED Green[8:0]
		LEDR,						//	LED Red[17:0]
		////////////////////////	UART	////////////////////////
		UART_TXD,						//	UART Transmitter
		UART_RXD,						//	UART Rceiver
		////////////////////////	IRDA	////////////////////////
		IRDA_TXD,						//	IRDA Transmitter
		IRDA_RXD,						//	IRDA Rceiver
		/////////////////////	SDRAM Interface		////////////////
		DRAM_DQ,						//	SDRAM Data bus 16 Bits
		DRAM_ADDR,						//	SDRAM Address bus 12 Bits
		DRAM_LDQM,						//	SDRAM Low-byte Data Mask 
		DRAM_UDQM,						//	SDRAM High-byte Data Mask
		DRAM_WE_N,						//	SDRAM Write Enable
		DRAM_CAS_N,						//	SDRAM Column Address Strobe
		DRAM_RAS_N,						//	SDRAM Row Address Strobe
		DRAM_CS_N,						//	SDRAM Chip Select
		DRAM_BA_0,						//	SDRAM Bank Address 0
		DRAM_BA_1,						//	SDRAM Bank Address 0
		DRAM_CLK,						//	SDRAM Clock
		DRAM_CKE,						//	SDRAM Clock Enable
		////////////////////	Flash Interface		////////////////
		FL_DQ,							//	FLASH Data bus 8 Bits
		FL_ADDR,						//	FLASH Address bus 20 Bits
		FL_WE_N,						//	FLASH Write Enable
		FL_RST_N,						//	FLASH Reset
		FL_OE_N,						//	FLASH Output Enable
		FL_CE_N,						//	FLASH Chip Enable
		////////////////////	SRAM Interface		////////////////
		SRAM_DQ,						//	SRAM Data bus 16 Bits
		SRAM_ADDR,						//	SRAM Adress bus 18 Bits
		SRAM_UB_N,						//	SRAM Low-byte Data Mask 
		SRAM_LB_N,						//	SRAM High-byte Data Mask 
		SRAM_WE_N,						//	SRAM Write Enable
		SRAM_CE_N,						//	SRAM Chip Enable
		SRAM_OE_N,						//	SRAM Output Enable
		////////////////////	ISP1362 Interface	////////////////
		OTG_DATA,						//	ISP1362 Data bus 16 Bits
		OTG_ADDR,						//	ISP1362 Address 2 Bits
		OTG_CS_N,						//	ISP1362 Chip Select
		OTG_RD_N,						//	ISP1362 Write
		OTG_WR_N,						//	ISP1362 Read
		OTG_RST_N,						//	ISP1362 Reset
		OTG_FSPEED,						//	USB Full Speed,	0 = Enable, Z = Disable
		OTG_LSPEED,						//	USB Low Speed, 	0 = Enable, Z = Disable
		OTG_INT0,						//	ISP1362 Interrupt 0
		OTG_INT1,						//	ISP1362 Interrupt 1
		OTG_DREQ0,						//	ISP1362 DMA Request 0
		OTG_DREQ1,						//	ISP1362 DMA Request 1
		OTG_DACK0_N,					//	ISP1362 DMA Acknowledge 0
		OTG_DACK1_N,					//	ISP1362 DMA Acknowledge 1
		////////////////////	LCD Module 16X2		////////////////
		LCD_ON,							//	LCD Power ON/OFF
		LCD_BLON,						//	LCD Back Light ON/OFF
		LCD_RW,							//	LCD Read/Write Select, 0 = Write, 1 = Read
		LCD_EN,							//	LCD Enable
		LCD_RS,							//	LCD Command/Data Select, 0 = Command, 1 = Data
		LCD_DATA,						//	LCD Data bus 8 bits
		////////////////////	SD_Card Interface	////////////////
		SD_DAT,							//	SD Card Data
		SD_DAT3,						//	SD Card Data 3
		SD_CMD,							//	SD Card Command Signal
		SD_CLK,							//	SD Card Clock
		////////////////////	USB JTAG link	////////////////////
		TDI,  							// CPLD -> FPGA (data in)
		TCK,  							// CPLD -> FPGA (clk)
		TCS,  							// CPLD -> FPGA (CS)
	    TDO,  							// FPGA -> CPLD (data out)
		////////////////////	I2C		////////////////////////////
		I2C_SDAT,						//	I2C Data
		I2C_SCLK,						//	I2C Clock
		////////////////////	PS2		////////////////////////////
		PS2_DAT,						//	PS2 Data
		PS2_CLK,						//	PS2 Clock
		////////////////////	VGA		////////////////////////////
		VGA_CLK,   						//	VGA Clock
		VGA_HS,							//	VGA H_SYNC
		VGA_VS,							//	VGA V_SYNC
		VGA_BLANK,						//	VGA BLANK
		VGA_SYNC,						//	VGA SYNC
		VGA_R,   						//	VGA Red[9:0]
		VGA_G,	 						//	VGA Green[9:0]
		VGA_B,  						//	VGA Blue[9:0]
		////////////	Ethernet Interface	////////////////////////
		ENET_DATA,						//	DM9000A DATA bus 16Bits
		ENET_CMD,						//	DM9000A Command/Data Select, 0 = Command, 1 = Data
		ENET_CS_N,						//	DM9000A Chip Select
		ENET_WR_N,						//	DM9000A Write
		ENET_RD_N,						//	DM9000A Read
		ENET_RST_N,						//	DM9000A Reset
		ENET_INT,						//	DM9000A Interrupt
		ENET_CLK,						//	DM9000A Clock 25 MHz
		////////////////	Audio CODEC		////////////////////////
		AUD_ADCLRCK,					//	Audio CODEC ADC LR Clock
		AUD_ADCDAT,						//	Audio CODEC ADC Data
		AUD_DACLRCK,					//	Audio CODEC DAC LR Clock
		AUD_DACDAT,						//	Audio CODEC DAC Data
		AUD_BCLK,						//	Audio CODEC Bit-Stream Clock
		AUD_XCK,						//	Audio CODEC Chip Clock
		////////////////	TV Decoder		////////////////////////
		TD_DATA,    					//	TV Decoder Data bus 8 bits
		TD_HS,							//	TV Decoder H_SYNC
		TD_VS,							//	TV Decoder V_SYNC
		TD_RESET,						//	TV Decoder Reset
		////////////////////	GPIO	////////////////////////////
		GPIO_0,							//	GPIO Connection 0
		GPIO_1							//	GPIO Connection 1
	);

////////////////////////	Clock Input	 	////////////////////////
	input			CLOCK_27;					//	27 MHz
	input			CLOCK_50;					//	50 MHz
	input			EXT_CLOCK;				//	External Clock
////////////////////////	Push Button		////////////////////////
	input	[3:0]	KEY;					//	Button[3:0]
////////////////////////	DPDT Switch		////////////////////////
	input	[17:0]	SW;				//	DPDT Switch[17:0]
////////////////////////	7-SEG Dispaly	////////////////////////
	output	[6:0]	HEX0;					//	Seven Segment Digital 0
	output	[6:0]	HEX1;					//	Seven Segment Digital 1
	output	[6:0]	HEX2;					//	Seven Segment Digital 2
	output	[6:0]	HEX3;					//	Seven Segment Digital 3
	output	[6:0]	HEX4;					//	Seven Segment Digital 4
	output	[6:0]	HEX5;					//	Seven Segment Digital 5
	output	[6:0]	HEX6;					//	Seven Segment Digital 6
	output	[6:0]	HEX7;					//	Seven Segment Digital 7
////////////////////////////	LED		////////////////////////////
	output	[8:0]	LEDG;				//	LED Green[8:0]
	output	[17:0]	LEDR;				//	LED Red[17:0]
////////////////////////////	UART	////////////////////////////
	output			UART_TXD;				//	UART Transmitter
	input			UART_RXD;				//	UART Rceiver
////////////////////////////	IRDA	////////////////////////////
	output			IRDA_TXD;				//	IRDA Transmitter
	input			IRDA_RXD;				//	IRDA Rceiver
///////////////////////		SDRAM Interface	////////////////////////
	inout	[15:0]	DRAM_DQ;				//	SDRAM Data bus 16 Bits
	output	[11:0]	DRAM_ADDR;				//	SDRAM Address bus 12 Bits
	output			DRAM_LDQM;				//	SDRAM Low-byte Data Mask 
	output			DRAM_UDQM;				//	SDRAM High-byte Data Mask
	output			DRAM_WE_N;				//	SDRAM Write Enable
	output			DRAM_CAS_N;				//	SDRAM Column Address Strobe
	output			DRAM_RAS_N;				//	SDRAM Row Address Strobe
	output			DRAM_CS_N;				//	SDRAM Chip Select
	output			DRAM_BA_0;				//	SDRAM Bank Address 0
	output			DRAM_BA_1;				//	SDRAM Bank Address 0
	output			DRAM_CLK;				//	SDRAM Clock
	output			DRAM_CKE;				//	SDRAM Clock Enable
////////////////////////	Flash Interface	////////////////////////
	inout	[7:0]	FL_DQ;					//	FLASH Data bus 8 Bits
	output	[19:0]	FL_ADDR;				//	FLASH Address bus 20 Bits
	output			FL_WE_N;				//	FLASH Write Enable
	output			FL_RST_N;				//	FLASH Reset
	output			FL_OE_N;				//	FLASH Output Enable
	output			FL_CE_N;				//	FLASH Chip Enable
////////////////////////	SRAM Interface	////////////////////////
	inout	[15:0]	SRAM_DQ;				//	SRAM Data bus 16 Bits
	output	[17:0]	SRAM_ADDR;				//	SRAM Adress bus 18 Bits
	output			SRAM_UB_N;				//	SRAM Low-byte Data Mask 
	output			SRAM_LB_N;				//	SRAM High-byte Data Mask 
	output			SRAM_WE_N;				//	SRAM Write Enable
	output			SRAM_CE_N;				//	SRAM Chip Enable
	output			SRAM_OE_N;				//	SRAM Output Enable
////////////////////	ISP1362 Interface	////////////////////////
	inout	[15:0]	OTG_DATA;				//	ISP1362 Data bus 16 Bits
	output	[1:0]	OTG_ADDR;				//	ISP1362 Address 2 Bits
	output			OTG_CS_N;				//	ISP1362 Chip Select
	output			OTG_RD_N;				//	ISP1362 Write
	output			OTG_WR_N;				//	ISP1362 Read
	output			OTG_RST_N;				//	ISP1362 Reset
	output			OTG_FSPEED;				//	USB Full Speed,	0 = Enable, Z = Disable
	output			OTG_LSPEED;				//	USB Low Speed, 	0 = Enable, Z = Disable
	output			OTG_INT0;				//	ISP1362 Interrupt 0
	output			OTG_INT1;				//	ISP1362 Interrupt 1
	output			OTG_DREQ0;				//	ISP1362 DMA Request 0
	output			OTG_DREQ1;				//	ISP1362 DMA Request 1
	output			OTG_DACK0_N;			//	ISP1362 DMA Acknowledge 0
	output			OTG_DACK1_N;			//	ISP1362 DMA Acknowledge 1
////////////////////	LCD Module 16X2	////////////////////////////
	inout	[7:0]	LCD_DATA;				//	LCD Data bus 8 bits
	output			LCD_ON;					//	LCD Power ON/OFF
	output			LCD_BLON;				//	LCD Back Light ON/OFF
	output			LCD_RW;					//	LCD Read/Write Select, 0 = Write, 1 = Read
	output			LCD_EN;					//	LCD Enable
	output			LCD_RS;					//	LCD Command/Data Select, 0 = Command, 1 = Data
////////////////////	SD Card Interface	////////////////////////
	inout			SD_DAT;					//	SD Card Data
	inout			SD_DAT3;				//	SD Card Data 3
	inout			SD_CMD;					//	SD Card Command Signal
	output			SD_CLK;					//	SD Card Clock
////////////////////////	I2C		////////////////////////////////
	inout			I2C_SDAT;				//	I2C Data
	output			I2C_SCLK;				//	I2C Clock
////////////////////////	PS2		////////////////////////////////
	inout		 	PS2_DAT;				//	PS2 Data
	input			PS2_CLK;				//	PS2 Clock
////////////////////	USB JTAG link	////////////////////////////
	input  			TDI;					// CPLD -> FPGA (data in)
	input  			TCK;					// CPLD -> FPGA (clk)
	input  			TCS;					// CPLD -> FPGA (CS)
	output 			TDO;					// FPGA -> CPLD (data out)
////////////////////////	VGA			////////////////////////////
	output			VGA_CLK;   				//	VGA Clock
	output			VGA_HS;					//	VGA H_SYNC
	output			VGA_VS;					//	VGA V_SYNC
	output			VGA_BLANK;				//	VGA BLANK

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
99久久精品免费精品国产| 成人小视频在线| 亚洲品质自拍视频| 欧美韩国日本一区| 欧美激情一二三区| 中文字幕av一区二区三区免费看| 欧美成人a∨高清免费观看| 日韩女优电影在线观看| 精品人在线二区三区| 精品国产乱码久久久久久1区2区| 日韩视频免费直播| 久久一区二区三区国产精品| 国产三级一区二区| 18成人在线观看| 亚洲成av人片一区二区梦乃| 日日夜夜免费精品| 国产一区二区伦理片| 国产伦精品一区二区三区视频青涩| 国产激情一区二区三区| 成人不卡免费av| 欧美日韩精品免费| 2021国产精品久久精品| 亚洲欧美国产高清| 另类小说视频一区二区| 成人午夜伦理影院| 欧美日本一区二区在线观看| 欧美高清激情brazzers| 日韩欧美中文字幕公布| 国产精品第13页| 日本不卡的三区四区五区| 国产精品99久久久久久宅男| 一道本成人在线| 欧美一区二区三区四区视频| 国产日韩欧美精品一区| 婷婷开心激情综合| 国产.精品.日韩.另类.中文.在线.播放| 91丨九色丨蝌蚪富婆spa| 日韩精品一区二区三区视频| 136国产福利精品导航| 麻豆国产欧美一区二区三区| 一本大道久久a久久综合婷婷| 91精品麻豆日日躁夜夜躁| 国产精品久久久久久久久免费相片 | 制服.丝袜.亚洲.中文.综合| 欧美大尺度电影在线| 亚洲色图丝袜美腿| 国产在线不卡视频| 欧美一级日韩不卡播放免费| 亚洲欧洲中文日韩久久av乱码| 蜜桃精品在线观看| 欧美日本一道本在线视频| 国产性天天综合网| 六月丁香婷婷久久| 欧美日韩一级二级| 国产精品沙发午睡系列990531| 麻豆精品视频在线观看免费| 欧美亚洲愉拍一区二区| 中文子幕无线码一区tr| 毛片不卡一区二区| 欧美一区二区视频在线观看 | 欧美探花视频资源| 日韩美女啊v在线免费观看| 国产不卡免费视频| 精品少妇一区二区三区在线视频| 午夜精品久久久久影视| 欧美揉bbbbb揉bbbbb| 亚洲欧美激情小说另类| av在线一区二区三区| 欧美国产综合一区二区| 久久精品国产精品亚洲红杏 | 2023国产精品| 国内不卡的二区三区中文字幕| 91精品国产一区二区三区香蕉| 亚洲不卡一区二区三区| 欧美偷拍一区二区| 亚洲第一久久影院| 欧美日韩一级视频| 日韩黄色一级片| 337p亚洲精品色噜噜狠狠| 五月婷婷欧美视频| 日韩免费电影网站| 韩国成人福利片在线播放| 欧美zozozo| 国产91精品精华液一区二区三区| 欧美高清在线一区二区| www.66久久| 亚洲图片欧美综合| 这里只有精品99re| 国产九色sp调教91| 亚洲欧美影音先锋| 欧美片网站yy| 精品一区二区三区在线播放视频| 久久久综合网站| 99r国产精品| 午夜精品久久久久久久久| 日韩一区二区三区电影在线观看| 激情综合一区二区三区| 国产精品久久久久影视| 欧日韩精品视频| 日韩成人av影视| ww久久中文字幕| 91碰在线视频| 免费成人在线视频观看| 国产日韩欧美亚洲| 欧美亚洲动漫精品| 久久99精品国产麻豆不卡| 国产欧美视频在线观看| 91久久国产最好的精华液| 亚洲综合在线电影| 精品国产91久久久久久久妲己| 国产不卡在线播放| 亚洲成年人影院| 欧美国产一区在线| 日韩视频123| 懂色av噜噜一区二区三区av| 亚欧色一区w666天堂| 日本一区二区三区四区在线视频 | 天堂久久久久va久久久久| 久久色中文字幕| 欧美网站大全在线观看| 国产成人在线免费| 免费成人av资源网| 一二三区精品视频| 国产精品另类一区| 精品美女一区二区| 欧美日韩国产一区二区三区地区| 成人网男人的天堂| 麻豆精品一区二区综合av| 亚洲一区影音先锋| 国产精品福利电影一区二区三区四区| 欧美一区二区三区视频在线 | 精品亚洲免费视频| 午夜a成v人精品| 亚洲激情在线播放| 国产精品色呦呦| 久久久久久久免费视频了| 欧美一区二区三区人| 欧美午夜精品免费| 91免费在线播放| 国产成人午夜片在线观看高清观看| 水蜜桃久久夜色精品一区的特点 | 麻豆免费精品视频| 日韩精品成人一区二区三区| 亚洲午夜免费电影| 亚洲午夜激情网页| 亚洲va在线va天堂| 亚洲大片在线观看| 午夜不卡在线视频| 丝袜美腿高跟呻吟高潮一区| 午夜精品免费在线观看| 亚洲成a人在线观看| 性感美女久久精品| 五月天久久比比资源色| 亚洲bdsm女犯bdsm网站| 午夜精品aaa| 美女视频免费一区| 水野朝阳av一区二区三区| 青青国产91久久久久久 | 国产精品1区2区| 国产乱子轮精品视频| 国产成人午夜电影网| 国产精品一品视频| 国产精品一区在线观看你懂的| 精品一区二区三区视频| 国产一区二区三区观看| 色综合中文字幕国产 | 亚洲天堂2016| 亚洲天堂2014| 亚洲一区影音先锋| 六月丁香婷婷久久| 成人美女视频在线观看18| av在线这里只有精品| 欧美三级中文字幕| 日韩一区二区三区视频在线| 久久亚洲免费视频| 中文字幕亚洲欧美在线不卡| 亚洲午夜一区二区| 精品一区免费av| 成人在线视频一区| 欧洲色大大久久| 精品国内二区三区| 亚洲国产成人午夜在线一区| 亚洲美女在线国产| 麻豆精品在线看| 91啦中文在线观看| 欧美一区二区三区爱爱| 欧美激情综合在线| 亚洲高清不卡在线| 国产精品一区二区三区乱码| 91成人在线精品| 精品精品国产高清一毛片一天堂| 中文字幕在线观看一区| 石原莉奈在线亚洲三区| 成人精品高清在线| 69堂亚洲精品首页| 亚洲三级在线看| 国产美女精品在线| 91精品国产高清一区二区三区蜜臀| 久久综合久久99| 一区二区三区精密机械公司|