亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? sdr_sdram_tb.v

?? sdram test controller altera
?? V
?? 第 1 頁 / 共 2 頁
字號:
/******************************************************************************
*
*  LOGIC CORE:          SDR SDRAM Controller test bench			
*  MODULE NAME:         sdr_sdram_tb()
*  COMPANY:             Northwest Logic, Inc.
*                       www.nwlogic.com
*
*  REVISION HISTORY:  
*
*    Revision 1.0  05/12/2000     Initial Release.
*         
*             1.1  07/12/2000     Modified to support burst terminate and precharge
*                                 during full page accesses.
*
*  FUNCTIONAL DESCRIPTION:
*
*  This module is the test bench for the SDR SDRAM controller.
*
*  Trade Secret of Northwest Logic, Inc.  Do not disclose.
*  Copyright Northwest Logic, Inc., 2000.  All rights reserved.  
*
*  Copying or other reproduction of this code except
*  for archival purposes is prohibited without the prior written
*  consent of Northwest Logic.
*
*             RESTRICTED RIGHTS LEGEND
*
*  Use, duplication, or disclosure by the Government is subject to
*  restrictions as set forth in paragraph (b) (3) (B) of the Rights
*  in Technical Data and Computer Software clause in DAR 7-104.9(a).
*
******************************************************************************/
`timescale 1ps / 1ps

module sdr_sdram_tb();


// defines for the testbench
`define         BL              8               // burst length
`define         CL              3               // cas latency
`define         RCD             2               // RCD
`define         LOOP_LENGTH     1024            // memory test loop length


`include        "params.v"


reg                             clk;                    // Generated System Clock
reg                             clk2;                   // staggered system clock for sdram models

reg                             reset_n;                // Reset

reg     [2:0]                   cmd;
reg     [`ASIZE-1:0]            addr;
reg                             ref_ack;
reg     [`DSIZE-1:0]            datain;
reg     [`DSIZE/8-1:0]          dm;


wire                            cmdack;
wire    [`DSIZE-1:0]            dataout;
wire    [11:0]                  sa;
wire    [1:0]                   ba;
wire    [1:0]                   cs_n;
wire                            cke;
wire                            ras_n;
wire                            cas_n;
wire                            we_n;
wire    [`DSIZE-1:0]            dq;
wire    [`DSIZE/8-1:0]          dqm;
reg     [`ASIZE-1:0]            test_data;
reg     [`DSIZE-1:0]            test_addr;
reg     [11:0]                  mode_reg;


integer                         j;
integer                         x,y,z;
integer                         bl;


// SDR SDRAM controller
sdr_sdram sdr_sdram1 (
                .CLK(clk),
                .RESET_N(reset_n),
                .ADDR(addr),
                .CMD(cmd),
                .CMDACK(cmdack),
                .DATAIN(datain),
                .DATAOUT(dataout),
                .DM(dm),
                .SA(sa),
                .BA(ba),
                .CS_N(cs_n),
                .CKE(cke),
                .RAS_N(ras_n),
                .CAS_N(cas_n),
                .WE_N(we_n),
                .DQ(dq),
                .DQM(dqm)
                );

// micron memory models

mt48lc8m16a2 mem00      (.Dq(dq[15:0]),
                        .Addr(sa[11:0]),
                        .Ba(ba),
                        .Clk(clk2),
                        .Cke(cke),
                        .Cs_n(cs_n[0]),
                        .Cas_n(cas_n),
                        .Ras_n(ras_n),
                        .We_n(we_n),
                        .Dqm(dqm[1:0]));

mt48lc8m16a2 mem01      (.Dq(dq[31:16]),
                        .Addr(sa[11:0]),
                        .Ba(ba),
                        .Clk(clk2),
                        .Cke(cke),
                        .Cs_n(cs_n[0]),
                        .Cas_n(cas_n),
                        .Ras_n(ras_n),
                        .We_n(we_n),
                        .Dqm(dqm[3:2]));
                        
mt48lc8m16a2 mem10      (.Dq(dq[15:0]),
                        .Addr(sa[11:0]),
                        .Ba(ba),
                        .Clk(clk2),
                        .Cke(cke),
                        .Cs_n(cs_n[1]),
                        .Cas_n(cas_n),
                        .Ras_n(ras_n),
                        .We_n(we_n),
                        .Dqm(dqm[1:0]));

mt48lc8m16a2 mem11      (.Dq(dq[31:16]),
                        .Addr(sa[11:0]),
                        .Ba(ba),
                        .Clk(clk2),
                        .Cke(cke),
                        .Cs_n(cs_n[1]),
                        .Cas_n(cas_n),
                        .Ras_n(ras_n),
                        .We_n(we_n),
                        .Dqm(dqm[3:2]));


initial begin
        clk = 1;
        clk2 = 1;
        reset_n = 0;                                             // reset the system
        #100000 reset_n = 1;
end


// system clocks

//133mhz clock always block
always begin
        #2750 clk2 = ~clk2;                                  
        #1000 clk = ~clk;
end

//100mhz clock always block
//always begin
//        #3 clk2 = ~clk2;                                  
//        #2 clk = ~clk;
//end



//      write_burst(address, start_value, data_mask, RCD, BL)
//
//      This task performs a write access of size BL 
//      at SDRAM address to the SDRAM controller
//
//      address         :    Address in SDRAM to start the burst access
//      start_value     :    Starting value for the burst write sequence.  The write burst task
//                              simply increments the data values from the start_value.
//      data_mask       :    Byte data mask for all cycles in the burst.
//      RCD             :    RCD value that was set during configuration
//      BL              :    BL is the burst length the devices have been configured for.

task    burst_write;

        input [`ASIZE-1   : 0]    address;
        input [`DSIZE-1   : 0]    start_value;
        input [`DSIZE/8-1 : 0]    data_mask;
        input [1 : 0]             RCD;
        input [3 : 0]             BL;

        integer                 i;

        begin
                addr <= address;
                cmd  <= 3'b010;                             // Issue a WRITEA command
                datain <= start_value;                      // Assert the first data value
                dm     <= data_mask;
                @(cmdack==1);                               // wait for the ack from the controller
                @(posedge clk);
                cmd  <= 3'b000;
                for (i=1 ; i<=(RCD-2); i=i+1)               // wait for RAS to CAS to expire
                @(posedge clk);
                for(i = 1; i <= BL; i = i + 1)              // loop from 1 to BL
                begin
                         #1000;
                        datain <= start_value + i;          // clock the data into the controller
                        @(posedge clk);
                        
                end
                dm <= 0;
        end
endtask



//      burst_read(address, start_value, CL, RCD, BL)
//
//      This task performs a read access of size BL 
//      at SDRAM address to the SDRAM controller
//
//      address         :       Address in SDRAM to start the burst access
//      start_value     :       Starting value for the burst read sequence.  The read burst task
//                                simply increments and compares the data values from the start_value.
//      CL              :       CAS latency the sdram devices have been configured for.
//      RCD             :       RCD value the controller has been configured for.
//      BL              :       BL is the burst length the sdram devices have been configured for


task    burst_read;

        input   [`ASIZE-1 : 0]         address;
        input   [`DSIZE-1 : 0]         start_value;
        input   [1 : 0]                CL;
        input   [1 : 0]                RCD;
        input   [3 : 0]                BL;
        integer                        i;
        reg     [`DSIZE-1 : 0]         read_data;
        
        begin
                addr  <= address;
                cmd   <= 3'b001;                            // Issue the READA command
                @(cmdack == 1);                             // wait for an ack from the controller
                @(posedge clk);
                #1000;
                cmd <= 3'b000;                              // Issue a NOP
                for (i=1 ; i<=(CL+RCD+1); i=i+1)            // wait for RAS to CAS to expire
                @(posedge clk);
                for(i = 1; i <= BL; i = i + 1)              // loop from 1 to burst length(BL), collecting and comparing the data
                begin
                        @(posedge clk);
                        read_data <= dataout;
                        #2000;
                        if (read_data !== start_value + i - 1)
                        begin
                                $display("Read error at %h read %h expected %h", (addr+i-1), read_data, (start_value + i -1));
                                $stop;
                        end
                end
                #1000000;
                cmd <= 3'b100;                           // issue a precharge command to close the page                          
                @(posedge clk);
                @(cmdack==1);
                @(posedge clk);
                #1000;    
                cmd  <= 3'b000;

        end
endtask


//      page_write_burst(address, start_value, data_mask, RCD, length)
//
//      This task performs a page write burst access of size length 
//      at SDRAM address to the SDRAM controller
//
//      address         :    Address in SDRAM to start the burst access
//      start_value     :    Starting value for the burst write sequence.  The write burst task
//                              simply increments the data values from the start_value.
//      data_mask       :    Byte data mask for all cycles in the burst.
//      RCD             :    RCD value that was set during configuration
//      length          :    burst length of the access.

task    page_write_burst;

        input [`ASIZE-1   : 0]    address;
        input [`DSIZE-1   : 0]    start_value;
        input [`DSIZE/8-1 : 0]    data_mask;
        input [1 : 0]             RCD;
        input [15 : 0]            length;

        integer                 i;

        begin
                addr <= address;
                cmd  <= 3'b010;
                datain <= start_value;
                dm     <= data_mask;
                @(cmdack==1);
                @(posedge clk);
                #1000;    
                cmd  <= 3'b000;
                for (i=1 ; i<=(RCD-2); i=i+1)
                @(posedge clk);

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
99九九99九九九视频精品| eeuss国产一区二区三区| 中文字幕亚洲综合久久菠萝蜜| 欧美tickling挠脚心丨vk| 欧美日韩不卡在线| 91精品国产综合久久精品| 欧美日韩中文字幕一区| 欧美写真视频网站| 91精品国产综合久久香蕉的特点 | 日本一区二区三区四区在线视频| 日韩精品自拍偷拍| 精品处破学生在线二十三| 久久蜜桃av一区二区天堂| 国产日产欧产精品推荐色 | 亚洲人成网站色在线观看| 国产精品伦一区| 一区二区三区美女| 亚洲成人免费观看| 另类的小说在线视频另类成人小视频在线 | 成人av电影观看| 91老师国产黑色丝袜在线| 欧美这里有精品| 日韩欧美国产综合| 国产日韩欧美综合一区| 亚洲男人的天堂av| 视频在线观看一区| 国产成人免费9x9x人网站视频| 成人av网在线| 欧美日韩第一区日日骚| 国产午夜精品在线观看| 亚洲精品成人少妇| 精品一区二区在线视频| av一区二区久久| 欧美一级视频精品观看| 国产精品久久久久久福利一牛影视| 亚洲在线视频一区| 国产精品羞羞答答xxdd| 精品视频在线免费看| 久久综合狠狠综合久久综合88| 亚洲色图20p| 久久国产婷婷国产香蕉| 色综合夜色一区| ww亚洲ww在线观看国产| 亚洲国产一区二区三区青草影视 | 国产69精品久久777的优势| 欧美午夜精品电影| 国产精品久久久久久户外露出| 日韩和欧美一区二区三区| 成人av电影免费观看| 欧美精品一区二区精品网| 亚洲一区二区三区不卡国产欧美| 国内成人免费视频| 91精品国产欧美一区二区成人| 亚洲人成小说网站色在线| 国产一区二区三区免费看| 欧美日本国产视频| 亚洲女人****多毛耸耸8| 国产一区二区精品久久| 欧美一区日韩一区| 亚洲第一成年网| 色狠狠综合天天综合综合| 国产女人水真多18毛片18精品视频| 丝袜美腿亚洲一区| 色一情一乱一乱一91av| 亚洲欧洲av另类| 丰满白嫩尤物一区二区| 久久久一区二区三区| 久久国产精品露脸对白| 337p亚洲精品色噜噜| 视频一区在线视频| 欧美日韩免费高清一区色橹橹| 亚洲欧美激情小说另类| 色综合中文综合网| 欧美色电影在线| 亚洲综合自拍偷拍| 91激情在线视频| 一区二区三区色| 欧美美女一区二区在线观看| 天天爽夜夜爽夜夜爽精品视频| 在线观看免费亚洲| 亚洲国产精品一区二区尤物区| 欧美写真视频网站| 日韩高清不卡一区二区三区| 91精品视频网| 国产尤物一区二区| 国产精品国产三级国产普通话蜜臀 | 亚洲天堂2014| 91国偷自产一区二区开放时间| 一区二区三区不卡视频在线观看| 欧美色男人天堂| 男人的j进女人的j一区| 久久免费午夜影院| 成人av电影在线观看| 一区二区三区免费观看| 欧美一区二区三区免费在线看 | 欧美国产欧美亚州国产日韩mv天天看完整 | 国产成人亚洲综合a∨猫咪| 国产精品天干天干在观线| 99精品黄色片免费大全| 亚洲成人第一页| 久久在线免费观看| 色婷婷综合中文久久一本| 日韩精品电影在线| 国产欧美精品一区| 欧美性欧美巨大黑白大战| 久久99久国产精品黄毛片色诱| 国产精品视频一二三区| 欧美日韩国产在线观看| 激情综合色综合久久综合| 中文字幕一区二区三中文字幕| 欧美美女一区二区| 成人av影院在线| 麻豆成人综合网| 成人欧美一区二区三区| 欧美一区二区女人| 99re亚洲国产精品| 激情欧美一区二区| 亚洲综合在线视频| 国产精品素人视频| 欧美一区二区成人6969| 91亚洲精品乱码久久久久久蜜桃| 青青草国产精品亚洲专区无| 一区在线观看视频| 久久久久久久综合| 337p亚洲精品色噜噜噜| 99精品视频在线播放观看| 韩国一区二区视频| 亚洲成人午夜影院| 亚洲欧美色图小说| 国产欧美日韩麻豆91| 日韩一区二区在线观看视频| 欧美网站一区二区| 99久久综合国产精品| 国产一区二区三区在线观看精品| 亚洲国产精品久久一线不卡| 中文字幕在线不卡国产视频| 久久久久久亚洲综合影院红桃| 666欧美在线视频| 欧美中文一区二区三区| 色综合夜色一区| 91丨porny丨中文| 99久久久精品| 成人黄色小视频| caoporm超碰国产精品| 成人黄色软件下载| 粉嫩一区二区三区性色av| 狠狠色狠狠色综合系列| 蜜臀av性久久久久蜜臀aⅴ流畅| 亚洲成av人**亚洲成av**| 亚洲综合视频网| 亚洲一区二区偷拍精品| 一区二区三区精品| 亚洲尤物视频在线| 亚洲超丰满肉感bbw| 天天综合天天综合色| 日韩精品电影在线观看| 奇米色777欧美一区二区| 久久国产免费看| 国产在线国偷精品产拍免费yy| 久久超级碰视频| 国产又黄又大久久| 成人免费av网站| 一本一道久久a久久精品| 日本高清不卡在线观看| 欧美片网站yy| 日韩欧美国产一区二区三区 | 国产成人鲁色资源国产91色综| 成人一区二区三区视频在线观看| 成人激情动漫在线观看| av一区二区三区在线| 色综合中文字幕| 91精品国产手机| 欧美精品一区二区三区在线| 国产女同互慰高潮91漫画| 亚洲品质自拍视频| 天堂蜜桃一区二区三区| 激情综合色丁香一区二区| 成人av电影在线网| 欧美老女人在线| 久久久一区二区三区| 亚洲天堂精品在线观看| 日韩av一区二区三区四区| 黄色资源网久久资源365| 99热在这里有精品免费| 欧美人xxxx| 国产色一区二区| 亚洲电影在线免费观看| 国产麻豆视频精品| 欧美日韩在线三级| 欧美高清在线一区| 蜜桃久久精品一区二区| aaa国产一区| 精品999在线播放| 亚洲图片欧美一区| 国产成人在线观看| 91精品欧美一区二区三区综合在 | 欧美午夜理伦三级在线观看| 精品久久久久久久久久久久久久久 | 免费成人你懂的| 91免费视频网|