亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? command.v

?? sdram test controller altera
?? V
?? 第 1 頁 / 共 2 頁
字號:
/******************************************************************************
*
*  LOGIC CORE:          Command module			
*  MODULE NAME:         command()
*  COMPANY:             Northwest Logic Design, Inc.
*                       www.nwlogic.com
*
*  REVISION HISTORY:  
*
*    Revision 1.0  05/11/2000     Description: Initial Release.
*             1.1  07/10/2000     Description: change precharge to terminate
*                                              for full page accesses.
*
*  FUNCTIONAL DESCRIPTION:
*
*  This module is the command processor module for the SDR SDRAM controller.
*
*  Copyright Northwest Logic, Inc., 2000.  All rights reserved.  
******************************************************************************/
module command(
        CLK,
        RESET_N,
        SADDR,
        NOP,
        READA,
        WRITEA,
        REFRESH,
        PRECHARGE,
        LOAD_MODE,
        SC_CL,
        SC_RC,
        SC_RRD,
        SC_PM,
        SC_BL,
        REF_REQ,
        REF_ACK,
        CM_ACK,
        OE,
        SA,
        BA,
        CS_N,
        CKE,
        RAS_N,
        CAS_N,
        WE_N
        );

`include        "params.v"

input                           CLK;                    // System Clock
input                           RESET_N;                // System Reset
input   [`ASIZE-1:0]            SADDR;                  // Address
input                           NOP;                    // Decoded NOP command
input                           READA;                  // Decoded READA command
input                           WRITEA;                 // Decoded WRITEA command
input                           REFRESH;                // Decoded REFRESH command
input                           PRECHARGE;              // Decoded PRECHARGE command
input                           LOAD_MODE;              // Decoded LOAD_MODE command
input   [1:0]                   SC_CL;                  // Programmed CAS latency
input   [1:0]                   SC_RC;                  // Programmed RC delay
input   [3:0]                   SC_RRD;                 // Programmed RRD delay
input                           SC_PM;                  // programmed Page Mode
input   [3:0]                   SC_BL;                  // Programmed burst length
input                           REF_REQ;                // Hidden refresh request
output                          REF_ACK;                // Refresh request acknowledge
output                          CM_ACK;                 // Command acknowledge
output                          OE;                     // OE signal for data path module
output  [11:0]                  SA;                     // SDRAM address
output  [1:0]                   BA;                     // SDRAM bank address
output  [1:0]                   CS_N;                   // SDRAM chip selects
output                          CKE;                    // SDRAM clock enable
output                          RAS_N;                  // SDRAM RAS
output                          CAS_N;                  // SDRAM CAS
output                          WE_N;                   // SDRAM WE_N

            
reg                             CM_ACK;
reg                             REF_ACK;
reg                             OE;
reg     [11:0]                  SA;
reg     [1:0]                   BA;
reg     [1:0]                   CS_N;
reg                             CKE;
reg                             RAS_N;
reg                             CAS_N;
reg                             WE_N;



// Internal signals
reg                             do_nop;
reg                             do_reada;
reg                             do_writea;
reg                             do_writea1;
reg                             do_refresh;
reg                             do_precharge;
reg                             do_load_mode;
reg                             command_done;
reg     [7:0]                   command_delay;
reg     [3:0]                   rw_shift;
reg                             do_act;
reg                             rw_flag;
reg                             do_rw;
reg     [7:0]                   oe_shift;
reg                             oe1;
reg                             oe2;
reg                             oe3;
reg                             oe4;
reg     [3:0]                   rp_shift;
reg                             rp_done;

wire    [`ROWSIZE - 1:0]        rowaddr;
wire    [`COLSIZE - 1:0]        coladdr;
wire    [`BANKSIZE - 1:0]       bankaddr;

assign   rowaddr   = SADDR[`ROWSTART + `ROWSIZE - 1: `ROWSTART];          // assignment of the row address bits from SADDR
assign   coladdr   = SADDR[`COLSTART + `COLSIZE - 1:`COLSTART];           // assignment of the column address bits
assign   bankaddr  = SADDR[`BANKSTART + `BANKSIZE - 1:`BANKSTART];        // assignment of the bank address bits



// This always block monitors the individual command lines and issues a command
// to the next stage if there currently another command already running.
//
always @(posedge CLK or negedge RESET_N)
begin
        if (RESET_N == 0) 
        begin
                do_nop          <= 0;
                do_reada        <= 0;
                do_writea       <= 0;
                do_refresh      <= 0;
                do_precharge    <= 0;
                do_load_mode    <= 0;
                command_done    <= 0;
                command_delay   <= 0;
                rw_flag         <= 0;
                rp_shift        <= 0;
                rp_done         <= 0;
        end
        
        else
        begin

//  Issue the appropriate command if the sdram is not currently busy     
                if ((REF_REQ == 1 | REFRESH == 1) & command_done == 0 & do_refresh == 0 & rp_done == 0         // Refresh
                        & do_reada == 0 & do_writea == 0)
                        do_refresh <= 1;                                   
                else
                        do_refresh <= 0;
                       

                if ((READA == 1) & (command_done == 0) & (do_reada == 0) & (rp_done == 0) & (REF_REQ == 0))    // READA
                        do_reada <= 1;
                else
                        do_reada <= 0;
                    
                if ((WRITEA == 1) & (command_done == 0) & (do_writea == 0) & (rp_done == 0) & (REF_REQ == 0))  // WRITEA
                begin
                        do_writea <= 1;
                        do_writea1 <= 1;
                end
                else
                begin
                        do_writea <= 0;
                        do_writea1 <= 0;
                end
                if ((PRECHARGE == 1) & (command_done == 0) & (do_precharge == 0))                              // PRECHARGE
                        do_precharge <= 1;
                else
                        do_precharge <= 0;
 
                if ((LOAD_MODE == 1) & (command_done == 0) & (do_load_mode == 0))                              // LOADMODE
                        do_load_mode <= 1;
                else
                        do_load_mode <= 0;
                                               
// set command_delay shift register and command_done flag
// The command delay shift register is a timer that is used to ensure that
// the SDRAM devices have had sufficient time to finish the last command.

                if ((do_refresh == 1) | (do_reada == 1) | (do_writea == 1) | (do_precharge == 1)
                     | (do_load_mode))
                begin
                        command_delay <= 8'b11111111;
                        command_done  <= 1;
                        rw_flag <= do_reada;                                                  

                end
                
                else
                begin
                        command_done        <= command_delay[0];                // the command_delay shift operation
                        command_delay[6:0]  <= command_delay[7:1];                                
                        command_delay[7]    <= 0;
                end 
                
 
 // start additional timer that is used for the refresh, writea, reada commands               
                if (command_delay[0] == 0 & command_done == 1)
                begin
                        rp_shift <= 4'b1111;
                        rp_done <= 1;
                end
                else
                begin
                        rp_done         <= rp_shift[0];
                        rp_shift[2:0]   <= rp_shift[3:1];
                        rp_shift[3]     <= 0;
                end
        end

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
一本久久精品一区二区| 丰满放荡岳乱妇91ww| 国产欧美日韩中文久久| 欧美午夜精品电影| 欧美军同video69gay| 在线观看av一区| 色视频一区二区| 色综合天天性综合| 色婷婷av久久久久久久| 在线视频综合导航| 欧美日韩久久不卡| 日本成人在线一区| 久久久久亚洲蜜桃| 国产午夜精品一区二区三区嫩草| 久久久欧美精品sm网站| 国产欧美日韩综合| 亚洲女同女同女同女同女同69| 亚洲视频在线一区观看| 亚洲美女视频一区| 亚洲成人精品一区二区| 人人爽香蕉精品| 久久精品国产色蜜蜜麻豆| 国产精品资源网| 白白色 亚洲乱淫| 欧美午夜一区二区三区| 777奇米成人网| 久久精品一区八戒影视| 亚洲欧美在线视频观看| 亚洲午夜精品一区二区三区他趣| 日韩电影一区二区三区| 国产精品一区二区三区乱码| 99精品偷自拍| 欧美一级在线免费| 中文字幕精品三区| 亚洲综合色噜噜狠狠| 美女高潮久久久| 99久久亚洲一区二区三区青草 | 国产精品18久久久| 99久久精品免费精品国产| 欧美精品视频www在线观看| 久久久三级国产网站| 夜夜嗨av一区二区三区中文字幕| 婷婷丁香激情综合| 国产91丝袜在线18| 538在线一区二区精品国产| 国产日韩精品一区| 天天av天天翘天天综合网| 风间由美一区二区三区在线观看 | 91国产成人在线| 精品国产在天天线2019| 一区二区三国产精华液| 国产一区二区成人久久免费影院 | 337p日本欧洲亚洲大胆精品| 亚洲日本在线观看| 麻豆91在线看| 欧美性色黄大片手机版| 国产精品久久久久影视| 久久成人18免费观看| 在线观看视频一区二区欧美日韩| 久久综合九色综合欧美98| 亚洲一区二区五区| 成人免费毛片高清视频| 精品国一区二区三区| 日韩精品91亚洲二区在线观看| 色悠久久久久综合欧美99| 久久久久久久综合色一本| 美日韩黄色大片| 欧美精品久久天天躁| 亚洲自拍另类综合| 一本到不卡免费一区二区| 欧美国产视频在线| 国产精品一区二区在线播放| 精品sm在线观看| 国产综合久久久久影院| 欧美不卡123| 蜜臀av性久久久久蜜臀aⅴ流畅 | 国产精选一区二区三区| 欧美一级日韩免费不卡| 日韩av一区二区三区| 在线不卡的av| 男人的天堂久久精品| 91精品麻豆日日躁夜夜躁| 视频在线观看国产精品| 日韩欧美一卡二卡| 国产在线播放一区三区四| 精品成人a区在线观看| 国产大片一区二区| 中文在线资源观看网站视频免费不卡| 国产99久久久久久免费看农村| 国产人成一区二区三区影院| 成人av资源站| 亚洲精品亚洲人成人网在线播放| 色av综合在线| 欧美aⅴ一区二区三区视频| 欧美一级艳片视频免费观看| 日本 国产 欧美色综合| 久久人人超碰精品| 9色porny自拍视频一区二区| 亚洲精品乱码久久久久| 欧美日韩一区二区三区四区五区 | 亚洲天堂精品在线观看| 欧美色倩网站大全免费| 免费观看在线综合| 日本一区二区三区四区在线视频 | 欧美国产精品中文字幕| 色综合中文字幕| 蜜桃视频一区二区| 国产欧美一区二区精品仙草咪| 一本一道波多野结衣一区二区| 午夜私人影院久久久久| 久久久久久久久岛国免费| av在线一区二区三区| 亚洲午夜影视影院在线观看| 精品美女被调教视频大全网站| 成人黄色一级视频| 丝袜a∨在线一区二区三区不卡| 久久综合狠狠综合久久激情| 91麻豆自制传媒国产之光| 日韩精品视频网站| 中文无字幕一区二区三区| 欧美日韩精品欧美日韩精品一| 国产精品一卡二卡在线观看| 一区二区三区产品免费精品久久75| 日韩一卡二卡三卡国产欧美| 97se亚洲国产综合在线| 久久精品国产精品青草| 亚洲综合色区另类av| 国产女人aaa级久久久级| 91精品国产全国免费观看| 色综合久久综合网欧美综合网| 看电视剧不卡顿的网站| 亚洲一级二级在线| 国产精品久久久久久久久免费桃花 | 色综合天天综合网天天狠天天| 日本vs亚洲vs韩国一区三区二区| 亚洲另类一区二区| 中文字幕乱码日本亚洲一区二区 | 欧美mv日韩mv国产网站| 91久久精品国产91性色tv| 国产69精品久久久久毛片| 蜜臀久久久久久久| 水蜜桃久久夜色精品一区的特点| 亚洲免费在线视频| 国产精品久久三区| 欧美激情中文不卡| 欧美一级在线观看| 欧美性大战久久久久久久蜜臀| 国产精品一线二线三线精华| 日韩电影在线免费观看| 亚洲最新视频在线观看| 亚洲欧洲中文日韩久久av乱码| xnxx国产精品| 精品国产精品网麻豆系列| 欧美视频一区二区三区四区| 在线这里只有精品| 欧美亚洲综合久久| 欧美日韩一卡二卡三卡| 欧美日本一区二区在线观看| 欧美人伦禁忌dvd放荡欲情| 欧美三级在线播放| 欧美日韩免费观看一区二区三区| 色婷婷久久综合| 欧美日韩一级黄| 欧美成人精品1314www| 欧美不卡在线视频| 国产欧美1区2区3区| 亚洲欧美综合在线精品| 亚洲免费观看高清完整版在线| 一区二区三区中文字幕| 日韩中文字幕91| 99国产精品久久久久久久久久久| 国产一区二区三区国产| 国产成人av影院| 92精品国产成人观看免费| 91女人视频在线观看| 在线观看成人小视频| 91精品在线麻豆| 国产亚洲欧美中文| 亚洲色图第一区| 男人的天堂久久精品| 国产精品18久久久久久久网站| 成人av高清在线| 欧美日韩国产小视频在线观看| 欧美一级久久久| 欧美国产综合一区二区| 亚洲卡通动漫在线| 久久www免费人成看片高清| 国产成a人亚洲精品| 欧美综合色免费| 久久综合久久99| 亚洲五码中文字幕| 久久99久久99小草精品免视看| 成人av高清在线| 日韩欧美一级二级三级久久久| 国产精品久久久99| 六月婷婷色综合| 日本道精品一区二区三区| 久久久亚洲精华液精华液精华液| 亚洲综合成人在线| 国产成人精品1024|