亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? command.v

?? sdram test controller altera
?? V
?? 第 1 頁 / 共 2 頁
字號(hào):
end


// logic that generates the OE signal for the data path module
// For normal burst write he duration of OE is dependent on the configured burst length.
// For page mode accesses(SC_PM=1) the OE signal is turned on at the start of the write command
// and is left on until a PRECHARGE(page burst terminate) is detected.
//
always @(posedge CLK or negedge RESET_N)
begin
        if (RESET_N == 0)
        begin
                oe_shift <= 0;
                oe1      <= 0;
                oe2      <= 0;
                OE       <= 0;
        end
        else
        begin
                if (SC_PM == 0)
                begin
                        if (do_writea1 == 1)
                        begin
                                if (SC_BL == 1)                       //  Set the shift register to the appropriate
                                        oe_shift <= 0;                // value based on burst length.
                                else if (SC_BL == 2)
                                        oe_shift <= 1;
                                else if (SC_BL == 4)
                                        oe_shift <= 7;
                                else if (SC_BL == 8)
                                        oe_shift <= 127;
                                oe1 <= 1;
                        end
                        else 
                        begin
                                oe_shift[6:0] <= oe_shift[7:1];       // Do the shift operation
                                oe_shift[7]   <= 0;
                                oe1  <= oe_shift[0];
                                oe2  <= oe1;
                                oe3  <= oe2;
                                oe4   <= oe3;
                                if (SC_RC == 2)
                                        OE <= oe3;
                                else
                                        OE <= oe4;
                        end
                end
                else
                begin
                        if (do_writea1 == 1)                                    // OE generation for page mode accesses
                                oe4   <= 1;
                        else if (do_precharge == 1 | do_reada == 1 | do_refresh)
                                oe4   <= 0;
                        OE <= oe4;
                end
                               
        end
end




// This always block tracks the time between the activate command and the
// subsequent WRITEA or READA command, RC.  The shift register is set using
// the configuration register setting SC_RC. The shift register is loaded with
// a single '1' with the position within the register dependent on SC_RC.
// When the '1' is shifted out of the register it sets so_rw which triggers
// a writea or reada command
//
always @(posedge CLK or negedge RESET_N)
begin
        if (RESET_N == 0)
        begin
                rw_shift <= 0;
                do_rw    <= 0;
        end
        
        else
        begin
                
                if ((do_reada == 1) | (do_writea == 1))
                begin
                        if (SC_RC == 1)                          // Set the shift register
                                do_rw <= 1;
                        else if (SC_RC == 2)
                                rw_shift <= 1;
                        else if (SC_RC == 3)
                                rw_shift <= 2;
                end
                else
                begin
                        rw_shift[2:0] <= rw_shift[3:1];          // perform the shift operation
                        rw_shift[3]   <= 0;
                        do_rw         <= rw_shift[0];
                end 
        end
end              

// This always block generates the command acknowledge, CM_ACK, signal.
// It also generates the acknowledge signal, REF_ACK, that acknowledges
// a refresh request that was generated by the internal refresh timer circuit.
always @(posedge CLK or negedge RESET_N) 
begin

        if (RESET_N == 0) 
        begin
                CM_ACK   <= 0;
                REF_ACK  <= 0;
        end
        
        else
        begin
                if (do_refresh == 1 & REF_REQ == 1)                   // Internal refresh timer refresh request
                        REF_ACK <= 1;
                else if ((do_refresh == 1) | (do_reada == 1) | (do_writea == 1) | (do_precharge == 1)   // externa  commands
                         | (do_load_mode))
                        CM_ACK <= 1;
                else
                begin
                        REF_ACK <= 0;
                        CM_ACK  <= 0;
                end
        end
end 
                    






// This always block generates the address, cs, cke, and command signals(ras,cas,wen)
// 
always @(posedge CLK ) begin
        if (RESET_N==0) begin
                SA    <= 0;
                BA    <= 0;
                CS_N  <= 1;
                RAS_N <= 1;
                CAS_N <= 1;
                WE_N  <= 1;
                CKE   <= 0;
        end
        else begin
                CKE <= 1;

// Generate SA 	
                if (do_writea == 1 | do_reada == 1)    // ACTIVATE command is being issued, so present the row address
                        SA <= rowaddr;
                else
                        SA <= coladdr;                 // else alway present column address
                if ((do_rw==1) | (do_precharge))
                        SA[10] <= !SC_PM;              // set SA[10] for autoprecharge read/write or for a precharge all command
                                                       // don't set it if the controller is in page mode.           
                if (do_precharge==1 | do_load_mode==1)
                        BA <= 0;                       // Set BA=0 if performing a precharge or load_mode command
                else
                        BA <= bankaddr[1:0];           // else set it with the appropriate address bits
		
                if (do_refresh==1 | do_precharge==1 | do_load_mode==1)
                        CS_N <= 0;                                    // Select both chip selects if performing
                else                                                  // refresh, precharge(all) or load_mode
                begin
                        CS_N[0] <= SADDR[`ASIZE-1];                   // else set the chip selects based off of the
                        CS_N[1] <= ~SADDR[`ASIZE-1];                  // msb address bit
                end


//Generate the appropriate logic levels on RAS_N, CAS_N, and WE_N
//depending on the issued command.
//		
                if (do_refresh==1) begin                        // Refresh: S=00, RAS=0, CAS=0, WE=1
                        RAS_N <= 0;
                        CAS_N <= 0;
                        WE_N  <= 1;
                end
                else if ((do_precharge==1) & ((oe4 == 1) | (rw_flag == 1))) begin      // burst terminate if write is active
                        RAS_N <= 1;
                        CAS_N <= 1;
                        WE_N  <= 0;
                end
                else if (do_precharge==1) begin                 // Precharge All: S=00, RAS=0, CAS=1, WE=0
                        RAS_N <= 0;
                        CAS_N <= 1;
                        WE_N  <= 0;
                end
                else if (do_load_mode==1) begin                 // Mode Write: S=00, RAS=0, CAS=0, WE=0
                        RAS_N <= 0;
                        CAS_N <= 0;
                        WE_N  <= 0;
                end
                else if (do_reada == 1 | do_writea == 1) begin  // Activate: S=01 or 10, RAS=0, CAS=1, WE=1
                        RAS_N <= 0;
                        CAS_N <= 1;
                        WE_N  <= 1;
                end
                else if (do_rw == 1) begin                      // Read/Write: S=01 or 10, RAS=1, CAS=0, WE=0 or 1
                        RAS_N <= 1;
                        CAS_N <= 0;
                        WE_N  <= rw_flag;
                end
                else begin                                      // No Operation: RAS=1, CAS=1, WE=1
                        RAS_N <= 1;
                        CAS_N <= 1;
                        WE_N  <= 1;
                end
        end 
end

endmodule

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號(hào) Ctrl + =
減小字號(hào) Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
69堂亚洲精品首页| 国产在线精品一区二区| 中文字幕一区二区三区精华液| 日韩丝袜美女视频| 国产精品色呦呦| 天堂成人国产精品一区| 国产电影精品久久禁18| 欧美精品aⅴ在线视频| 中文欧美字幕免费| 国产一区二区三区四| 777精品伊人久久久久大香线蕉| 国产精品日日摸夜夜摸av| 蜜桃久久久久久| 欧美在线观看一区| 中文一区二区在线观看| 日日夜夜精品视频天天综合网| 成人爱爱电影网址| 精品99一区二区三区| 蜜臀va亚洲va欧美va天堂| 在线观看欧美精品| 一区二区在线观看不卡| 色综合中文字幕国产| 亚洲精品一线二线三线 | 国产精品自在在线| 欧洲精品一区二区三区在线观看| 国产精品污www在线观看| 国产精品1区2区| 国产午夜精品一区二区三区四区| 激情丁香综合五月| 久久精品一区二区三区不卡| 狠狠色丁香婷婷综合| 欧美不卡123| 国产98色在线|日韩| 国产精品无人区| 成人免费看片app下载| 91亚洲资源网| 亚洲免费av网站| 欧美在线观看一区| 日韩1区2区3区| 日韩精品中文字幕一区二区三区| 久久99久久精品| 国产欧美日韩久久| 色综合久久中文综合久久97 | 91极品视觉盛宴| 亚洲国产精品精华液2区45| 99九九99九九九视频精品| 亚洲精品国产a| 精品少妇一区二区三区在线播放 | 欧美一区二区视频观看视频| 另类综合日韩欧美亚洲| 国产精品色哟哟| 在线不卡a资源高清| 国产美女在线观看一区| 亚洲一线二线三线久久久| 欧美精品精品一区| 久久 天天综合| 国产亚洲欧美在线| 久久在线免费观看| 成人黄色片在线观看| 婷婷开心激情综合| 久久免费的精品国产v∧| 97久久精品人人澡人人爽| 婷婷成人综合网| 国产亚洲人成网站| 欧美日韩高清影院| 91欧美一区二区| 国产成人福利片| 亚洲精选免费视频| 日韩精品一区二区三区四区视频 | 91精品国产91久久久久久一区二区 | 91精品欧美综合在线观看最新| 丁香亚洲综合激情啪啪综合| 婷婷一区二区三区| 夜夜爽夜夜爽精品视频| 国产精品人人做人人爽人人添| 精品久久久久久久一区二区蜜臀| av毛片久久久久**hd| 亚洲图片欧美色图| 中文字幕一区日韩精品欧美| 久久嫩草精品久久久精品一| 91精品国产福利| 91精品国产福利在线观看 | 成人激情综合网站| 91麻豆精品视频| 国产成人精品亚洲午夜麻豆| 国产一区二区三区久久悠悠色av| 蜜桃精品视频在线| 激情综合色综合久久综合| 国产精品久久久久久妇女6080 | 欧美色精品天天在线观看视频| 国产精品99久久久久| 国产美女精品人人做人人爽| 精品一区二区三区在线观看国产| 日日骚欧美日韩| 亚洲18影院在线观看| 国产精品人人做人人爽人人添| 久久久午夜精品理论片中文字幕| 欧美精品在线观看播放| 欧美日韩激情在线| 欧美xxxx在线观看| 久久久精品综合| 亚洲男女一区二区三区| 日韩黄色在线观看| 国产成人综合网站| 色94色欧美sute亚洲13| 日韩欧美久久一区| 欧美极品aⅴ影院| 亚洲精品成人悠悠色影视| 日韩制服丝袜先锋影音| 高清av一区二区| 欧美午夜在线一二页| 久久久精品欧美丰满| 夜夜嗨av一区二区三区网页| 久久丁香综合五月国产三级网站| 不卡的av在线播放| 欧美偷拍一区二区| 亚洲综合在线免费观看| 午夜视频一区二区三区| 国产69精品一区二区亚洲孕妇 | 亚洲国产综合91精品麻豆| 精品一区二区久久| 欧美亚洲动漫精品| 国产欧美日韩在线看| 美国十次了思思久久精品导航| 国产美女一区二区三区| 欧美精品久久天天躁| 尤物av一区二区| 99视频精品免费视频| 欧美日韩国产123区| 一区二区三区**美女毛片| 风间由美一区二区av101| 日韩欧美一级二级| 亚洲bdsm女犯bdsm网站| 国产一区二区三区高清播放| 久久国产精品99精品国产| 精品视频在线免费看| 依依成人综合视频| 91香蕉视频黄| 亚洲丝袜美腿综合| 激情丁香综合五月| 欧美日韩精品一区视频| 亚洲色图.com| 成人美女视频在线看| 国产亚洲婷婷免费| 国产精品一区二区不卡| 精品国产精品网麻豆系列| 精品中文字幕一区二区小辣椒| 欧美日韩一级二级| 一区二区三区四区在线播放| 国产91露脸合集magnet| 精品日韩成人av| 国产在线播放一区三区四| 久久久蜜桃精品| 成人午夜在线视频| 1024国产精品| 91成人在线精品| 亚洲精品久久久久久国产精华液| 91蜜桃视频在线| 丝瓜av网站精品一区二区| 欧美一区二区久久| 国产高清久久久| 亚洲欧美激情小说另类| 欧美色综合天天久久综合精品| 亚洲一区二区三区四区在线| 日韩欧美色电影| 91看片淫黄大片一级在线观看| 亚洲综合一区二区精品导航| 欧美亚洲动漫精品| 蜜桃在线一区二区三区| 国产精品美女久久久久久久久久久| 91免费在线播放| 国产最新精品精品你懂的| 亚洲亚洲人成综合网络| 在线播放日韩导航| 成人18精品视频| 美日韩一区二区| 亚洲一二三区在线观看| 久久精品亚洲麻豆av一区二区| 欧美三级日韩在线| 久草精品在线观看| 亚洲最快最全在线视频| 久久久久久夜精品精品免费| 99国内精品久久| 国产精品白丝av| 久久精品999| 三级久久三级久久| 欧美极品少妇xxxxⅹ高跟鞋| 欧美成人a视频| 欧美一区二区视频在线观看2022 | 久久久久久97三级| 欧美疯狂做受xxxx富婆| 欧美三级一区二区| 色综合久久久久久久| 国产高清精品在线| 国产真实乱子伦精品视频| 亚洲国产成人av| 亚洲私人黄色宅男| 亚洲免费观看高清完整版在线观看 | 欧美三级欧美一级| 色婷婷国产精品|