亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? frequency.map.rpt

?? 次源碼實現一個擴頻接收機系統
?? RPT
?? 第 1 頁 / 共 5 頁
字號:
Analysis & Synthesis report for Frequency
Sat Apr 09 13:30:12 2005
Version 4.2 Build 178 01/19/2005 Service Pack 1 SJ Full Version


---------------------
; Table of Contents ;
---------------------
  1. Legal Notice
  2. Analysis & Synthesis Summary
  3. Analysis & Synthesis Settings
  4. Multiplexer Restructuring Statistics (Restructuring Performed)
  5. WYSIWYG Cells
  6. General Register Statistics
  7. Hierarchy
  8. Analysis & Synthesis Resource Utilization by Entity
  9. Analysis & Synthesis Equations
 10. Analysis & Synthesis Source Files Read
 11. Analysis & Synthesis Resource Usage Summary
 12. Analysis & Synthesis RAM Summary
 13. Analysis & Synthesis Messages



----------------
; Legal Notice ;
----------------
Copyright (C) 1991-2005 Altera Corporation
Any  megafunction  design,  and related netlist (encrypted  or  decrypted),
support information,  device programming or simulation file,  and any other
associated  documentation or information  provided by  Altera  or a partner
under  Altera's   Megafunction   Partnership   Program  may  be  used  only
to program  PLD  devices (but not masked  PLD  devices) from  Altera.   Any
other  use  of such  megafunction  design,  netlist,  support  information,
device programming or simulation file,  or any other  related documentation
or information  is prohibited  for  any  other purpose,  including, but not
limited to  modification,  reverse engineering,  de-compiling, or use  with
any other  silicon devices,  unless such use is  explicitly  licensed under
a separate agreement with  Altera  or a megafunction partner.  Title to the
intellectual property,  including patents,  copyrights,  trademarks,  trade
secrets,  or maskworks,  embodied in any such megafunction design, netlist,
support  information,  device programming or simulation file,  or any other
related documentation or information provided by  Altera  or a megafunction
partner, remains with Altera, the megafunction partner, or their respective
licensors. No other licenses, including any licenses needed under any third
party's intellectual property, are provided herein.



+-----------------------------------------------------------------------------+
; Analysis & Synthesis Summary                                                ;
+-----------------------------+-----------------------------------------------+
; Analysis & Synthesis Status ; Successful - Sat Apr 09 13:30:12 2005         ;
; Quartus II Version          ; 4.2 Build 178 01/19/2005 SP 1 SJ Full Version ;
; Revision Name               ; Frequency                                     ;
; Top-level Entity Name       ; Frequency                                     ;
; Family                      ; Cyclone                                       ;
; Total logic elements        ; 1,507                                         ;
; Total pins                  ; 170                                           ;
; Total virtual pins          ; 0                                             ;
; Total memory bits           ; 40,960                                        ;
; Total PLLs                  ; 0                                             ;
+-----------------------------+-----------------------------------------------+


+---------------------------------------------------------------------------------------------------+
; Analysis & Synthesis Settings                                                                     ;
+--------------------------------------------------------------------+--------------+---------------+
; Option                                                             ; Setting      ; Default Value ;
+--------------------------------------------------------------------+--------------+---------------+
; Device                                                             ; EP1C20F400C8 ;               ;
; Family name                                                        ; Cyclone      ; Stratix       ;
; Use smart compilation                                              ; Normal       ; Normal        ;
; Restructure Multiplexers                                           ; Auto         ; Auto          ;
; Create Debugging Nodes for IP Cores                                ; off          ; off           ;
; Preserve fewer node names                                          ; On           ; On            ;
; Disable OpenCore Plus hardware evaluation                          ; Off          ; Off           ;
; Verilog Version                                                    ; Verilog_2001 ; Verilog_2001  ;
; VHDL Version                                                       ; VHDL93       ; VHDL93        ;
; Top-level entity name                                              ; Frequency    ; Frequency     ;
; State Machine Processing                                           ; Auto         ; Auto          ;
; Extract Verilog State Machines                                     ; On           ; On            ;
; Extract VHDL State Machines                                        ; On           ; On            ;
; NOT Gate Push-Back                                                 ; On           ; On            ;
; Power-Up Don't Care                                                ; On           ; On            ;
; Remove Redundant Logic Cells                                       ; Off          ; Off           ;
; Remove Duplicate Registers                                         ; On           ; On            ;
; Ignore CARRY Buffers                                               ; Off          ; Off           ;
; Ignore CASCADE Buffers                                             ; Off          ; Off           ;
; Ignore GLOBAL Buffers                                              ; Off          ; Off           ;
; Ignore ROW GLOBAL Buffers                                          ; Off          ; Off           ;
; Ignore LCELL Buffers                                               ; Off          ; Off           ;
; Ignore SOFT Buffers                                                ; On           ; On            ;
; Limit AHDL Integers to 32 Bits                                     ; Off          ; Off           ;
; Optimization Technique -- Cyclone                                  ; Balanced     ; Balanced      ;
; Carry Chain Length -- Stratix/Stratix GX/Cyclone/MAX II/Cyclone II ; 70           ; 70            ;
; Auto Carry Chains                                                  ; On           ; On            ;
; Auto Open-Drain Pins                                               ; On           ; On            ;
; Remove Duplicate Logic                                             ; On           ; On            ;
; Perform WYSIWYG Primitive Resynthesis                              ; Off          ; Off           ;
; Perform gate-level register retiming                               ; Off          ; Off           ;
; Allow register retiming to trade off Tsu/Tco with Fmax             ; On           ; On            ;
; Auto ROM Replacement                                               ; On           ; On            ;
; Auto RAM Replacement                                               ; On           ; On            ;
; Auto Shift Register Replacement                                    ; On           ; On            ;
; Auto Clock Enable Replacement                                      ; On           ; On            ;
; Allows Synchronous Control Signal Usage in Normal Mode Logic Cells ; On           ; On            ;
; Auto RAM Block Balancing                                           ; On           ; On            ;
; Auto Resource Sharing                                              ; Off          ; Off           ;
; Allow Any RAM Size For Recognition                                 ; Off          ; Off           ;
; Allow Any ROM Size For Recognition                                 ; Off          ; Off           ;
; Allow Any Shift Register Size For Recognition                      ; Off          ; Off           ;
; Enable M512 Memory Blocks                                          ; On           ; On            ;
+--------------------------------------------------------------------+--------------+---------------+


+----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Multiplexer Restructuring Statistics (Restructuring Performed)                                                                                                                                           ;
+--------------------+-----------+---------------+----------------------+------------------------+------------+--------------------------------------------------------------------------------------------+
; Multiplexer Inputs ; Bus Width ; Baseline Area ; Area if Restructured ; Saving if Restructured ; Registered ; Example Multiplexer Output                                                                 ;
+--------------------+-----------+---------------+----------------------+------------------------+------------+--------------------------------------------------------------------------------------------+
; 2:1                ; 40 bits   ; 40 LEs        ; 40 LEs               ; 0 LEs                  ; Yes        ; |Frequency|INTIGRATOR_FE:inst|COSA[7]                                                      ;
; 2:1                ; 2 bits    ; 2 LEs         ; 2 LEs                ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[1][1]~491   ;
; 2:1                ; 3 bits    ; 3 LEs         ; 3 LEs                ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[2][1]~493   ;
; 2:1                ; 4 bits    ; 4 LEs         ; 4 LEs                ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[3][0]~495   ;
; 2:1                ; 5 bits    ; 5 LEs         ; 5 LEs                ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[4][0]~499   ;
; 2:1                ; 6 bits    ; 6 LEs         ; 6 LEs                ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[5][2]~506   ;
; 2:1                ; 7 bits    ; 7 LEs         ; 7 LEs                ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[6][1]~511   ;
; 2:1                ; 8 bits    ; 8 LEs         ; 8 LEs                ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[7][7]~524   ;
; 2:1                ; 9 bits    ; 9 LEs         ; 9 LEs                ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[8][3]~528   ;
; 2:1                ; 10 bits   ; 10 LEs        ; 10 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[9][2]~536   ;
; 2:1                ; 11 bits   ; 11 LEs        ; 11 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[10][10]~554 ;
; 2:1                ; 12 bits   ; 12 LEs        ; 12 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[11][6]~561  ;
; 2:1                ; 13 bits   ; 13 LEs        ; 13 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[12][11]~578 ;
; 2:1                ; 14 bits   ; 14 LEs        ; 14 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[13][8]~588  ;
; 2:1                ; 15 bits   ; 15 LEs        ; 15 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[14][9]~603  ;
; 2:1                ; 16 bits   ; 16 LEs        ; 16 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[15][12]~621 ;
; 2:1                ; 15 bits   ; 15 LEs        ; 15 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[16][13]~637 ;
; 2:1                ; 15 bits   ; 15 LEs        ; 15 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[17][11]~650 ;
; 2:1                ; 15 bits   ; 15 LEs        ; 15 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[18][2]~656  ;
; 2:1                ; 15 bits   ; 15 LEs        ; 15 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[19][12]~681 ;
; 2:1                ; 15 bits   ; 15 LEs        ; 15 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[20][6]~690  ;
; 2:1                ; 15 bits   ; 15 LEs        ; 15 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[21][11]~710 ;
; 2:1                ; 15 bits   ; 15 LEs        ; 15 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[22][11]~725 ;
; 2:1                ; 2 bits    ; 2 LEs         ; 2 LEs                ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst6|sign_div_unsign:divider|alt_u_div:divider|StageOut[1][1]~491   ;
; 2:1                ; 3 bits    ; 3 LEs         ; 3 LEs                ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst6|sign_div_unsign:divider|alt_u_div:divider|StageOut[2][1]~493   ;
; 2:1                ; 4 bits    ; 4 LEs         ; 4 LEs                ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst6|sign_div_unsign:divider|alt_u_div:divider|StageOut[3][1]~496   ;
; 2:1                ; 5 bits    ; 5 LEs         ; 5 LEs                ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst6|sign_div_unsign:divider|alt_u_div:divider|StageOut[4][2]~501   ;
; 2:1                ; 6 bits    ; 6 LEs         ; 6 LEs                ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst6|sign_div_unsign:divider|alt_u_div:divider|StageOut[5][0]~504   ;
; 2:1                ; 7 bits    ; 7 LEs         ; 7 LEs                ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst6|sign_div_unsign:divider|alt_u_div:divider|StageOut[6][4]~514   ;
; 2:1                ; 8 bits    ; 8 LEs         ; 8 LEs                ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst6|sign_div_unsign:divider|alt_u_div:divider|StageOut[7][5]~522   ;
; 2:1                ; 9 bits    ; 9 LEs         ; 9 LEs                ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst6|sign_div_unsign:divider|alt_u_div:divider|StageOut[8][8]~533   ;
; 2:1                ; 10 bits   ; 10 LEs        ; 10 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst6|sign_div_unsign:divider|alt_u_div:divider|StageOut[9][5]~539   ;
; 2:1                ; 11 bits   ; 11 LEs        ; 11 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst6|sign_div_unsign:divider|alt_u_div:divider|StageOut[10][8]~552  ;
; 2:1                ; 12 bits   ; 12 LEs        ; 12 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst6|sign_div_unsign:divider|alt_u_div:divider|StageOut[11][5]~560  ;
; 2:1                ; 13 bits   ; 13 LEs        ; 13 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst6|sign_div_unsign:divider|alt_u_div:divider|StageOut[12][10]~577 ;
; 2:1                ; 14 bits   ; 14 LEs        ; 14 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst6|sign_div_unsign:divider|alt_u_div:divider|StageOut[13][12]~592 ;
; 2:1                ; 15 bits   ; 15 LEs        ; 15 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst6|sign_div_unsign:divider|alt_u_div:divider|StageOut[14][0]~594  ;
; 2:1                ; 16 bits   ; 16 LEs        ; 16 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst6|sign_div_unsign:divider|alt_u_div:divider|StageOut[15][13]~622 ;
; 2:1                ; 15 bits   ; 15 LEs        ; 15 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst6|sign_div_unsign:divider|alt_u_div:divider|StageOut[16][2]~626  ;

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
亚洲天堂成人在线观看| 久久理论电影网| 成年人午夜久久久| 狠狠色丁香久久婷婷综| 麻豆免费精品视频| 久久精品99国产精品日本| 日韩av电影一区| 日本不卡视频在线| 麻豆一区二区99久久久久| 麻豆国产欧美日韩综合精品二区| 琪琪久久久久日韩精品| 另类调教123区| 国产经典欧美精品| 成人av电影免费在线播放| caoporm超碰国产精品| 91偷拍与自偷拍精品| 日本高清视频一区二区| 欧美人伦禁忌dvd放荡欲情| 日韩午夜精品视频| 久久久久久久久97黄色工厂| 欧美国产成人在线| 亚洲精品乱码久久久久久黑人| 亚洲一区二区视频| 美女视频网站黄色亚洲| 国产精品一区二区久久精品爱涩| 成人性生交大合| 在线日韩国产精品| 国产精品乱人伦一区二区| 欧美国产一区二区在线观看| 亚洲狼人国产精品| 麻豆成人av在线| 99久久99久久精品免费看蜜桃| 91国产免费观看| 日韩欧美一区二区三区在线| 国产欧美日韩视频一区二区| 樱桃视频在线观看一区| 久久不见久久见免费视频1| 国产毛片一区二区| 欧洲另类一二三四区| 26uuu亚洲| 亚洲国产成人精品视频| 经典三级视频一区| 欧美无砖专区一中文字| 久久精品人人做人人综合| 国产精品福利影院| 日本午夜一本久久久综合| 国产91精品一区二区麻豆网站| 欧美日韩国产免费一区二区| 久久精品免费在线观看| 三级精品在线观看| 91网上在线视频| 久久亚洲私人国产精品va媚药| 亚洲精品亚洲人成人网在线播放| 麻豆国产欧美日韩综合精品二区| 91网站最新地址| 国产欧美综合色| 久久国产精品99久久人人澡| 欧美性猛交一区二区三区精品| 国产蜜臀97一区二区三区| 久久精品久久综合| 欧美日韩日日骚| 亚洲精品亚洲人成人网在线播放| 国产精品一线二线三线精华| 日韩一二三区视频| 午夜免费欧美电影| 欧美亚洲动漫精品| 亚洲精品欧美二区三区中文字幕| 国产成人综合精品三级| 337p日本欧洲亚洲大胆色噜噜| 天堂蜜桃91精品| 欧美色综合久久| 亚洲成人你懂的| 欧美亚洲日本国产| 亚洲一区国产视频| 在线观看欧美精品| 亚洲影视在线播放| 欧美性大战久久久久久久蜜臀 | 色婷婷久久久久swag精品 | 1000部国产精品成人观看| 国产成人免费视频一区| 久久中文字幕电影| 国产精品一卡二卡在线观看| 久久综合精品国产一区二区三区 | 国产精品家庭影院| 99久久精品一区二区| 中文字幕一区二区视频| 一本高清dvd不卡在线观看| 亚洲人被黑人高潮完整版| 风间由美一区二区av101 | 色综合欧美在线视频区| 亚洲色图欧洲色图| 91福利精品视频| 亚洲不卡一区二区三区| 欧美一区二区啪啪| 国产一区二区三区免费观看| 欧美国产视频在线| 色综合久久综合网| 婷婷久久综合九色综合绿巨人| 69堂成人精品免费视频| 激情图区综合网| 国产精品免费久久| 91福利小视频| 久久狠狠亚洲综合| 国产欧美一区二区精品秋霞影院| 成人av在线一区二区| 亚洲精品免费看| 欧美一级片在线看| 国产成人综合在线观看| 国产精品理论在线观看| 欧美午夜片在线观看| 久久99这里只有精品| 中文字幕乱码一区二区免费| 在线观看视频91| 国内精品国产三级国产a久久| 中文字幕一区二区三区在线不卡| 欧美三级午夜理伦三级中视频| 麻豆精品一区二区av白丝在线| 国产精品毛片a∨一区二区三区| 欧美色综合网站| 国产成人午夜片在线观看高清观看| 亚洲精选视频免费看| 欧美不卡一区二区三区四区| 色综合久久天天综合网| 国产一区二区在线影院| 亚洲一区二区在线观看视频| 久久久精品免费免费| 在线播放国产精品二区一二区四区 | 国产精品乱码人人做人人爱| 欧美丝袜第三区| 高清久久久久久| 日韩在线a电影| 中国色在线观看另类| 欧美一区二区久久久| 一本色道综合亚洲| 成人久久视频在线观看| 麻豆成人在线观看| 五月天丁香久久| 一区二区三区在线高清| 中文字幕欧美日本乱码一线二线| 91精品国产一区二区三区香蕉| 91视频在线观看免费| 国产成人av影院| 乱中年女人伦av一区二区| 亚洲高清免费观看 | 欧美日韩国产在线观看| av福利精品导航| 国产精品99久久久久| 久久精品国产免费| 日韩精品一二三| 午夜av电影一区| 亚洲一区日韩精品中文字幕| 亚洲欧美日韩国产综合在线| 中文天堂在线一区| 亚洲国产高清aⅴ视频| 久久精品日产第一区二区三区高清版| 日韩欧美国产成人一区二区| 91麻豆精品久久久久蜜臀 | 日本伊人色综合网| 视频在线观看一区| 日韩av电影免费观看高清完整版 | 久久精品国产澳门| 麻豆91在线看| 久久电影网电视剧免费观看| 免费成人在线网站| 麻豆极品一区二区三区| 国产乱子伦视频一区二区三区| 国产在线不卡一区| 成人综合婷婷国产精品久久蜜臀| 粉嫩欧美一区二区三区高清影视| 国产成人精品免费网站| 99久久国产综合精品麻豆| 欧美在线观看视频在线| 欧美一级专区免费大片| 日韩欧美电影一二三| 国产性做久久久久久| 国产精品久久久爽爽爽麻豆色哟哟| 亚洲欧美综合另类在线卡通| 夜夜嗨av一区二区三区中文字幕 | 国产成人三级在线观看| av亚洲精华国产精华精华| 日本韩国欧美三级| 91精品国产福利在线观看 | 国产精品国产三级国产普通话99| 亚洲天堂成人在线观看| 日本伊人色综合网| 成人综合日日夜夜| 欧美美女网站色| 久久久午夜电影| 亚洲成人自拍偷拍| 国产精品一二三四| 欧美在线视频不卡| 久久精品视频一区二区| 一二三区精品视频| 韩国av一区二区| 在线观看日韩国产| 久久蜜桃av一区二区天堂 | 日韩精品一区二| 亚洲精品成人少妇| 国产精品538一区二区在线| 欧美性感一类影片在线播放|