亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? frequency.map.rpt

?? 次源碼實(shí)現(xiàn)一個(gè)擴(kuò)頻接收機(jī)系統(tǒng)
?? RPT
?? 第 1 頁 / 共 5 頁
字號(hào):
Analysis & Synthesis report for Frequency
Sat Apr 09 13:30:12 2005
Version 4.2 Build 178 01/19/2005 Service Pack 1 SJ Full Version


---------------------
; Table of Contents ;
---------------------
  1. Legal Notice
  2. Analysis & Synthesis Summary
  3. Analysis & Synthesis Settings
  4. Multiplexer Restructuring Statistics (Restructuring Performed)
  5. WYSIWYG Cells
  6. General Register Statistics
  7. Hierarchy
  8. Analysis & Synthesis Resource Utilization by Entity
  9. Analysis & Synthesis Equations
 10. Analysis & Synthesis Source Files Read
 11. Analysis & Synthesis Resource Usage Summary
 12. Analysis & Synthesis RAM Summary
 13. Analysis & Synthesis Messages



----------------
; Legal Notice ;
----------------
Copyright (C) 1991-2005 Altera Corporation
Any  megafunction  design,  and related netlist (encrypted  or  decrypted),
support information,  device programming or simulation file,  and any other
associated  documentation or information  provided by  Altera  or a partner
under  Altera's   Megafunction   Partnership   Program  may  be  used  only
to program  PLD  devices (but not masked  PLD  devices) from  Altera.   Any
other  use  of such  megafunction  design,  netlist,  support  information,
device programming or simulation file,  or any other  related documentation
or information  is prohibited  for  any  other purpose,  including, but not
limited to  modification,  reverse engineering,  de-compiling, or use  with
any other  silicon devices,  unless such use is  explicitly  licensed under
a separate agreement with  Altera  or a megafunction partner.  Title to the
intellectual property,  including patents,  copyrights,  trademarks,  trade
secrets,  or maskworks,  embodied in any such megafunction design, netlist,
support  information,  device programming or simulation file,  or any other
related documentation or information provided by  Altera  or a megafunction
partner, remains with Altera, the megafunction partner, or their respective
licensors. No other licenses, including any licenses needed under any third
party's intellectual property, are provided herein.



+-----------------------------------------------------------------------------+
; Analysis & Synthesis Summary                                                ;
+-----------------------------+-----------------------------------------------+
; Analysis & Synthesis Status ; Successful - Sat Apr 09 13:30:12 2005         ;
; Quartus II Version          ; 4.2 Build 178 01/19/2005 SP 1 SJ Full Version ;
; Revision Name               ; Frequency                                     ;
; Top-level Entity Name       ; Frequency                                     ;
; Family                      ; Cyclone                                       ;
; Total logic elements        ; 1,507                                         ;
; Total pins                  ; 170                                           ;
; Total virtual pins          ; 0                                             ;
; Total memory bits           ; 40,960                                        ;
; Total PLLs                  ; 0                                             ;
+-----------------------------+-----------------------------------------------+


+---------------------------------------------------------------------------------------------------+
; Analysis & Synthesis Settings                                                                     ;
+--------------------------------------------------------------------+--------------+---------------+
; Option                                                             ; Setting      ; Default Value ;
+--------------------------------------------------------------------+--------------+---------------+
; Device                                                             ; EP1C20F400C8 ;               ;
; Family name                                                        ; Cyclone      ; Stratix       ;
; Use smart compilation                                              ; Normal       ; Normal        ;
; Restructure Multiplexers                                           ; Auto         ; Auto          ;
; Create Debugging Nodes for IP Cores                                ; off          ; off           ;
; Preserve fewer node names                                          ; On           ; On            ;
; Disable OpenCore Plus hardware evaluation                          ; Off          ; Off           ;
; Verilog Version                                                    ; Verilog_2001 ; Verilog_2001  ;
; VHDL Version                                                       ; VHDL93       ; VHDL93        ;
; Top-level entity name                                              ; Frequency    ; Frequency     ;
; State Machine Processing                                           ; Auto         ; Auto          ;
; Extract Verilog State Machines                                     ; On           ; On            ;
; Extract VHDL State Machines                                        ; On           ; On            ;
; NOT Gate Push-Back                                                 ; On           ; On            ;
; Power-Up Don't Care                                                ; On           ; On            ;
; Remove Redundant Logic Cells                                       ; Off          ; Off           ;
; Remove Duplicate Registers                                         ; On           ; On            ;
; Ignore CARRY Buffers                                               ; Off          ; Off           ;
; Ignore CASCADE Buffers                                             ; Off          ; Off           ;
; Ignore GLOBAL Buffers                                              ; Off          ; Off           ;
; Ignore ROW GLOBAL Buffers                                          ; Off          ; Off           ;
; Ignore LCELL Buffers                                               ; Off          ; Off           ;
; Ignore SOFT Buffers                                                ; On           ; On            ;
; Limit AHDL Integers to 32 Bits                                     ; Off          ; Off           ;
; Optimization Technique -- Cyclone                                  ; Balanced     ; Balanced      ;
; Carry Chain Length -- Stratix/Stratix GX/Cyclone/MAX II/Cyclone II ; 70           ; 70            ;
; Auto Carry Chains                                                  ; On           ; On            ;
; Auto Open-Drain Pins                                               ; On           ; On            ;
; Remove Duplicate Logic                                             ; On           ; On            ;
; Perform WYSIWYG Primitive Resynthesis                              ; Off          ; Off           ;
; Perform gate-level register retiming                               ; Off          ; Off           ;
; Allow register retiming to trade off Tsu/Tco with Fmax             ; On           ; On            ;
; Auto ROM Replacement                                               ; On           ; On            ;
; Auto RAM Replacement                                               ; On           ; On            ;
; Auto Shift Register Replacement                                    ; On           ; On            ;
; Auto Clock Enable Replacement                                      ; On           ; On            ;
; Allows Synchronous Control Signal Usage in Normal Mode Logic Cells ; On           ; On            ;
; Auto RAM Block Balancing                                           ; On           ; On            ;
; Auto Resource Sharing                                              ; Off          ; Off           ;
; Allow Any RAM Size For Recognition                                 ; Off          ; Off           ;
; Allow Any ROM Size For Recognition                                 ; Off          ; Off           ;
; Allow Any Shift Register Size For Recognition                      ; Off          ; Off           ;
; Enable M512 Memory Blocks                                          ; On           ; On            ;
+--------------------------------------------------------------------+--------------+---------------+


+----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Multiplexer Restructuring Statistics (Restructuring Performed)                                                                                                                                           ;
+--------------------+-----------+---------------+----------------------+------------------------+------------+--------------------------------------------------------------------------------------------+
; Multiplexer Inputs ; Bus Width ; Baseline Area ; Area if Restructured ; Saving if Restructured ; Registered ; Example Multiplexer Output                                                                 ;
+--------------------+-----------+---------------+----------------------+------------------------+------------+--------------------------------------------------------------------------------------------+
; 2:1                ; 40 bits   ; 40 LEs        ; 40 LEs               ; 0 LEs                  ; Yes        ; |Frequency|INTIGRATOR_FE:inst|COSA[7]                                                      ;
; 2:1                ; 2 bits    ; 2 LEs         ; 2 LEs                ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[1][1]~491   ;
; 2:1                ; 3 bits    ; 3 LEs         ; 3 LEs                ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[2][1]~493   ;
; 2:1                ; 4 bits    ; 4 LEs         ; 4 LEs                ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[3][0]~495   ;
; 2:1                ; 5 bits    ; 5 LEs         ; 5 LEs                ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[4][0]~499   ;
; 2:1                ; 6 bits    ; 6 LEs         ; 6 LEs                ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[5][2]~506   ;
; 2:1                ; 7 bits    ; 7 LEs         ; 7 LEs                ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[6][1]~511   ;
; 2:1                ; 8 bits    ; 8 LEs         ; 8 LEs                ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[7][7]~524   ;
; 2:1                ; 9 bits    ; 9 LEs         ; 9 LEs                ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[8][3]~528   ;
; 2:1                ; 10 bits   ; 10 LEs        ; 10 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[9][2]~536   ;
; 2:1                ; 11 bits   ; 11 LEs        ; 11 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[10][10]~554 ;
; 2:1                ; 12 bits   ; 12 LEs        ; 12 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[11][6]~561  ;
; 2:1                ; 13 bits   ; 13 LEs        ; 13 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[12][11]~578 ;
; 2:1                ; 14 bits   ; 14 LEs        ; 14 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[13][8]~588  ;
; 2:1                ; 15 bits   ; 15 LEs        ; 15 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[14][9]~603  ;
; 2:1                ; 16 bits   ; 16 LEs        ; 16 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[15][12]~621 ;
; 2:1                ; 15 bits   ; 15 LEs        ; 15 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[16][13]~637 ;
; 2:1                ; 15 bits   ; 15 LEs        ; 15 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[17][11]~650 ;
; 2:1                ; 15 bits   ; 15 LEs        ; 15 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[18][2]~656  ;
; 2:1                ; 15 bits   ; 15 LEs        ; 15 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[19][12]~681 ;
; 2:1                ; 15 bits   ; 15 LEs        ; 15 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[20][6]~690  ;
; 2:1                ; 15 bits   ; 15 LEs        ; 15 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[21][11]~710 ;
; 2:1                ; 15 bits   ; 15 LEs        ; 15 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[22][11]~725 ;
; 2:1                ; 2 bits    ; 2 LEs         ; 2 LEs                ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst6|sign_div_unsign:divider|alt_u_div:divider|StageOut[1][1]~491   ;
; 2:1                ; 3 bits    ; 3 LEs         ; 3 LEs                ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst6|sign_div_unsign:divider|alt_u_div:divider|StageOut[2][1]~493   ;
; 2:1                ; 4 bits    ; 4 LEs         ; 4 LEs                ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst6|sign_div_unsign:divider|alt_u_div:divider|StageOut[3][1]~496   ;
; 2:1                ; 5 bits    ; 5 LEs         ; 5 LEs                ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst6|sign_div_unsign:divider|alt_u_div:divider|StageOut[4][2]~501   ;
; 2:1                ; 6 bits    ; 6 LEs         ; 6 LEs                ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst6|sign_div_unsign:divider|alt_u_div:divider|StageOut[5][0]~504   ;
; 2:1                ; 7 bits    ; 7 LEs         ; 7 LEs                ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst6|sign_div_unsign:divider|alt_u_div:divider|StageOut[6][4]~514   ;
; 2:1                ; 8 bits    ; 8 LEs         ; 8 LEs                ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst6|sign_div_unsign:divider|alt_u_div:divider|StageOut[7][5]~522   ;
; 2:1                ; 9 bits    ; 9 LEs         ; 9 LEs                ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst6|sign_div_unsign:divider|alt_u_div:divider|StageOut[8][8]~533   ;
; 2:1                ; 10 bits   ; 10 LEs        ; 10 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst6|sign_div_unsign:divider|alt_u_div:divider|StageOut[9][5]~539   ;
; 2:1                ; 11 bits   ; 11 LEs        ; 11 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst6|sign_div_unsign:divider|alt_u_div:divider|StageOut[10][8]~552  ;
; 2:1                ; 12 bits   ; 12 LEs        ; 12 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst6|sign_div_unsign:divider|alt_u_div:divider|StageOut[11][5]~560  ;
; 2:1                ; 13 bits   ; 13 LEs        ; 13 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst6|sign_div_unsign:divider|alt_u_div:divider|StageOut[12][10]~577 ;
; 2:1                ; 14 bits   ; 14 LEs        ; 14 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst6|sign_div_unsign:divider|alt_u_div:divider|StageOut[13][12]~592 ;
; 2:1                ; 15 bits   ; 15 LEs        ; 15 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst6|sign_div_unsign:divider|alt_u_div:divider|StageOut[14][0]~594  ;
; 2:1                ; 16 bits   ; 16 LEs        ; 16 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst6|sign_div_unsign:divider|alt_u_div:divider|StageOut[15][13]~622 ;
; 2:1                ; 15 bits   ; 15 LEs        ; 15 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst6|sign_div_unsign:divider|alt_u_div:divider|StageOut[16][2]~626  ;

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號(hào) Ctrl + =
減小字號(hào) Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
久久久美女毛片| 悠悠色在线精品| 欧美午夜电影网| 国产福利不卡视频| 亚洲v中文字幕| 成人欧美一区二区三区| 欧美一级电影网站| 色偷偷88欧美精品久久久| 国产福利91精品| 美女mm1313爽爽久久久蜜臀| 亚洲一区影音先锋| 日韩毛片视频在线看| 久久青草欧美一区二区三区| 欧美精品在线观看播放| 91丨porny丨国产| 成人性视频免费网站| 激情六月婷婷久久| 男女男精品网站| 香蕉成人啪国产精品视频综合网| 国产精品久久久久影院色老大| 欧美大片日本大片免费观看| 欧美精品99久久久**| 色婷婷久久综合| 99国产精品久久久久久久久久久| 国产资源在线一区| 久久97超碰色| 日本亚洲三级在线| 五月天中文字幕一区二区| 一区二区视频在线看| 最新久久zyz资源站| 国产精品丝袜久久久久久app| 久久综合九色综合欧美98| 欧美一区二区三区播放老司机| 欧美系列亚洲系列| 欧美日韩电影一区| 欧美日韩久久一区二区| 欧美性videosxxxxx| 欧美色视频一区| 欧美三级日韩三级| 欧美片网站yy| 欧美精品第1页| 欧美一区二区三区白人| 日韩三级免费观看| 日韩欧美美女一区二区三区| 日韩欧美专区在线| 欧美精品一区二区高清在线观看| 精品久久久久久久久久久久包黑料| 欧美一区二区免费| 精品久久久久一区| 欧美国产禁国产网站cc| 国产精品国产成人国产三级| 欧美国产激情一区二区三区蜜月| 亚洲欧洲日韩一区二区三区| 亚洲女人****多毛耸耸8| 亚洲日穴在线视频| 亚洲成a人片在线不卡一二三区| 亚洲成人1区2区| 久久99国产精品久久99| 成人黄色777网| 91麻豆免费视频| 在线欧美一区二区| 欧美一区二区三区白人| 国产亚洲欧美一级| 亚洲精品免费看| 日本午夜精品视频在线观看| 国内久久婷婷综合| 色综合一区二区三区| 欧美三级中文字幕| 亚洲精品在线网站| 国产精品成人网| 天堂av在线一区| 国产在线麻豆精品观看| 色偷偷88欧美精品久久久| 5858s免费视频成人| 国产亚洲综合av| 一片黄亚洲嫩模| 精品一区二区三区欧美| 99视频超级精品| 欧美日韩一区二区三区免费看 | 国产成人一区在线| 91视频.com| 日韩一区二区中文字幕| 亚洲欧美影音先锋| 日韩和欧美的一区| 东方欧美亚洲色图在线| 欧美理论电影在线| 国产精品欧美精品| 日韩电影在线一区| 97久久精品人人澡人人爽| 欧美一级免费大片| 亚洲精品一二三| 国产精品一区二区三区99| 欧美午夜精品久久久久久超碰| 久久精品夜色噜噜亚洲aⅴ| 一区二区不卡在线视频 午夜欧美不卡在| 美国十次综合导航| 欧美色网一区二区| 国产精品女主播在线观看| 日韩电影免费在线观看网站| proumb性欧美在线观看| 精品久久国产老人久久综合| 亚洲综合在线视频| gogogo免费视频观看亚洲一| 精品欧美乱码久久久久久1区2区| 亚洲一卡二卡三卡四卡无卡久久| 成人一二三区视频| 久久久久久久电影| 久久99蜜桃精品| 91超碰这里只有精品国产| 亚洲女与黑人做爰| 成人h动漫精品一区二| 精品国产99国产精品| 日日夜夜一区二区| 在线亚洲+欧美+日本专区| 国产精品拍天天在线| 国产福利精品一区| 久久久久九九视频| 久99久精品视频免费观看| 欧美一区二区三区在线电影| 午夜精品一区二区三区免费视频| 色噜噜狠狠一区二区三区果冻| 国产精品高潮久久久久无| 国产成人精品网址| 久久精品在这里| 国产精品一区专区| 久久网站热最新地址| 韩国精品主播一区二区在线观看 | 99vv1com这只有精品| 国产欧美日韩精品a在线观看| 国产在线精品免费| 精品成人a区在线观看| 精品一区二区三区在线播放| 欧美不卡一区二区| 久久97超碰国产精品超碰| 精品国产1区二区| 国内精品久久久久影院薰衣草 | 欧美性一区二区| 亚洲在线视频网站| 欧美三级在线播放| 丝袜亚洲精品中文字幕一区| 欧美一卡二卡三卡| 另类小说图片综合网| 精品国产a毛片| 国产精品系列在线播放| 中文字幕视频一区二区三区久| 99精品一区二区三区| 亚洲精品久久久久久国产精华液| 色拍拍在线精品视频8848| 亚洲宅男天堂在线观看无病毒| 欧美丰满美乳xxx高潮www| 美国精品在线观看| 久久久噜噜噜久久中文字幕色伊伊| 国产盗摄一区二区三区| 国产精品成人午夜| 欧美日韩国产123区| 精品一区二区三区免费播放| 久久婷婷成人综合色| 丁香一区二区三区| 亚洲最大成人综合| 欧美va日韩va| 成人免费毛片嘿嘿连载视频| 亚洲精品美腿丝袜| 日韩精品一区二区三区swag| 丁香婷婷综合色啪| 亚洲综合一区二区精品导航| 欧美一区二区播放| 成人在线综合网站| 一区二区三区欧美日| 日韩三级.com| 91麻豆123| 日本欧美韩国一区三区| 国产欧美一区二区三区在线看蜜臀| 91原创在线视频| 奇米精品一区二区三区在线观看一| 久久免费精品国产久精品久久久久| 色综合天天天天做夜夜夜夜做| 日韩福利视频网| 国产精品系列在线| 欧美老女人第四色| 国产v日产∨综合v精品视频| 香蕉成人啪国产精品视频综合网| 国产亚洲一区二区三区四区| 91福利国产精品| 国产激情视频一区二区三区欧美| 一区二区三区欧美日韩| 国产亚洲综合在线| 91精品国产色综合久久不卡电影 | 国产精品一区在线观看你懂的| 伊人一区二区三区| 久久精品人人做人人综合| 欧美三级在线播放| av在线播放一区二区三区| 美女脱光内衣内裤视频久久网站 | 亚洲欧洲在线观看av| 欧美sm美女调教| 欧美亚洲国产一区二区三区| 成人一级视频在线观看| 久久精品国产999大香线蕉| 亚洲一区av在线| 亚洲精品免费一二三区|