亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? sramtest.map.rpt

?? FPGA的SRAM存儲器的控制程序
?? RPT
?? 第 1 頁 / 共 2 頁
字號:
Analysis & Synthesis report for SRAMtest
Thu Dec 13 11:29:52 2007
Quartus II Version 7.0 Build 33 02/05/2007 SJ Full Version


---------------------
; Table of Contents ;
---------------------
  1. Legal Notice
  2. Analysis & Synthesis Summary
  3. Analysis & Synthesis Settings
  4. Analysis & Synthesis Source Files Read
  5. Analysis & Synthesis Resource Usage Summary
  6. Analysis & Synthesis Resource Utilization by Entity
  7. State Machine - |SRAMtest|ST
  8. Registers Removed During Synthesis
  9. General Register Statistics
 10. Inverted Register Statistics
 11. Multiplexer Restructuring Statistics (Restructuring Performed)
 12. Analysis & Synthesis Messages



----------------
; Legal Notice ;
----------------
Copyright (C) 1991-2007 Altera Corporation
Your use of Altera Corporation's design tools, logic functions 
and other software and tools, and its AMPP partner logic 
functions, and any output files from any of the foregoing 
(including device programming or simulation files), and any 
associated documentation or information are expressly subject 
to the terms and conditions of the Altera Program License 
Subscription Agreement, Altera MegaCore Function License 
Agreement, or other applicable license agreement, including, 
without limitation, that your use is for the sole purpose of 
programming logic devices manufactured by Altera and sold by 
Altera or its authorized distributors.  Please refer to the 
applicable agreement for further details.



+------------------------------------------------------------------------------+
; Analysis & Synthesis Summary                                                 ;
+------------------------------------+-----------------------------------------+
; Analysis & Synthesis Status        ; Successful - Thu Dec 13 11:29:52 2007   ;
; Quartus II Version                 ; 7.0 Build 33 02/05/2007 SJ Full Version ;
; Revision Name                      ; SRAMtest                                ;
; Top-level Entity Name              ; SRAMtest                                ;
; Family                             ; Cyclone II                              ;
; Total logic elements               ; 77                                      ;
;     Total combinational functions  ; 71                                      ;
;     Dedicated logic registers      ; 77                                      ;
; Total registers                    ; N/A until Partition Merge               ;
; Total pins                         ; N/A until Partition Merge               ;
; Total virtual pins                 ; N/A until Partition Merge               ;
; Total memory bits                  ; N/A until Partition Merge               ;
; Embedded Multiplier 9-bit elements ; N/A until Partition Merge               ;
; Total PLLs                         ; N/A until Partition Merge               ;
+------------------------------------+-----------------------------------------+


+--------------------------------------------------------------------------------------------------------------+
; Analysis & Synthesis Settings                                                                                ;
+--------------------------------------------------------------------+--------------------+--------------------+
; Option                                                             ; Setting            ; Default Value      ;
+--------------------------------------------------------------------+--------------------+--------------------+
; Device                                                             ; EP2C35F672C6       ;                    ;
; Top-level entity name                                              ; SRAMtest           ; SRAMtest           ;
; Family name                                                        ; Cyclone II         ; Stratix            ;
; Restructure Multiplexers                                           ; Auto               ; Auto               ;
; Create Debugging Nodes for IP Cores                                ; Off                ; Off                ;
; Preserve fewer node names                                          ; On                 ; On                 ;
; Disable OpenCore Plus hardware evaluation                          ; Off                ; Off                ;
; Verilog Version                                                    ; Verilog_2001       ; Verilog_2001       ;
; VHDL Version                                                       ; VHDL93             ; VHDL93             ;
; State Machine Processing                                           ; Auto               ; Auto               ;
; Safe State Machine                                                 ; Off                ; Off                ;
; Extract Verilog State Machines                                     ; On                 ; On                 ;
; Extract VHDL State Machines                                        ; On                 ; On                 ;
; Ignore Verilog initial constructs                                  ; Off                ; Off                ;
; Add Pass-Through Logic to Inferred RAMs                            ; On                 ; On                 ;
; DSP Block Balancing                                                ; Auto               ; Auto               ;
; NOT Gate Push-Back                                                 ; On                 ; On                 ;
; Power-Up Don't Care                                                ; On                 ; On                 ;
; Remove Redundant Logic Cells                                       ; Off                ; Off                ;
; Remove Duplicate Registers                                         ; On                 ; On                 ;
; Ignore CARRY Buffers                                               ; Off                ; Off                ;
; Ignore CASCADE Buffers                                             ; Off                ; Off                ;
; Ignore GLOBAL Buffers                                              ; Off                ; Off                ;
; Ignore ROW GLOBAL Buffers                                          ; Off                ; Off                ;
; Ignore LCELL Buffers                                               ; Off                ; Off                ;
; Ignore SOFT Buffers                                                ; On                 ; On                 ;
; Limit AHDL Integers to 32 Bits                                     ; Off                ; Off                ;
; Optimization Technique -- Cyclone II                               ; Balanced           ; Balanced           ;
; Carry Chain Length -- Stratix/Stratix GX/Cyclone/MAX II/Cyclone II ; 70                 ; 70                 ;
; Auto Carry Chains                                                  ; On                 ; On                 ;
; Auto Open-Drain Pins                                               ; On                 ; On                 ;
; Perform WYSIWYG Primitive Resynthesis                              ; Off                ; Off                ;
; Perform gate-level register retiming                               ; Off                ; Off                ;
; Allow register retiming to trade off Tsu/Tco with Fmax             ; On                 ; On                 ;
; Auto ROM Replacement                                               ; On                 ; On                 ;
; Auto RAM Replacement                                               ; On                 ; On                 ;
; Auto Shift Register Replacement                                    ; On                 ; On                 ;
; Auto Clock Enable Replacement                                      ; On                 ; On                 ;
; Allow Synchronous Control Signals                                  ; On                 ; On                 ;
; Force Use of Synchronous Clear Signals                             ; Off                ; Off                ;
; Auto RAM to Logic Cell Conversion                                  ; Off                ; Off                ;
; Auto Resource Sharing                                              ; Off                ; Off                ;
; Allow Any RAM Size For Recognition                                 ; Off                ; Off                ;
; Allow Any ROM Size For Recognition                                 ; Off                ; Off                ;
; Allow Any Shift Register Size For Recognition                      ; Off                ; Off                ;
; Ignore translate_off and synthesis_off directives                  ; Off                ; Off                ;
; Show Parameter Settings Tables in Synthesis Report                 ; On                 ; On                 ;
; Ignore Maximum Fan-Out Assignments                                 ; Off                ; Off                ;
; Retiming Meta-Stability Register Sequence Length                   ; 2                  ; 2                  ;
; PowerPlay Power Optimization                                       ; Normal compilation ; Normal compilation ;
; HDL message level                                                  ; Level2             ; Level2             ;
; Suppress Register Optimization Related Messages                    ; Off                ; Off                ;
; Number of Removed Registers Reported in Synthesis Report           ; 100                ; 100                ;
; Use smart compilation                                              ; Off                ; Off                ;
+--------------------------------------------------------------------+--------------------+--------------------+


+---------------------------------------------------------------------------------------------------------------------+
; Analysis & Synthesis Source Files Read                                                                              ;
+----------------------------------+-----------------+------------------------+---------------------------------------+
; File Name with User-Entered Path ; Used in Netlist ; File Type              ; File Name with Absolute Path          ;
+----------------------------------+-----------------+------------------------+---------------------------------------+
; SEG7_LUT_4.v                     ; yes             ; User Verilog HDL File  ; G:/verilog/SRAMtest/SEG7_LUT_4.v      ;
; SEG7_LUT.v                       ; yes             ; User Verilog HDL File  ; G:/verilog/SRAMtest/SEG7_LUT.v        ;
; SRAM_16Bit_512K.v                ; yes             ; User Verilog HDL File  ; G:/verilog/SRAMtest/SRAM_16Bit_512K.v ;
; Reset_Delay.v                    ; yes             ; User Verilog HDL File  ; G:/verilog/SRAMtest/Reset_Delay.v     ;
; SRAMtest.v                       ; yes             ; User Verilog HDL File  ; G:/verilog/SRAMtest/SRAMtest.v        ;
+----------------------------------+-----------------+------------------------+---------------------------------------+


+--------------------------------------------------------+
; Analysis & Synthesis Resource Usage Summary            ;
+---------------------------------------------+----------+
; Resource                                    ; Usage    ;
+---------------------------------------------+----------+
; Estimated Total logic elements              ; 77       ;
;                                             ;          ;
; Total combinational functions               ; 71       ;
; Logic element usage by number of LUT inputs ;          ;
;     -- 4 input functions                    ; 38       ;
;     -- 3 input functions                    ; 2        ;
;     -- <=2 input functions                  ; 31       ;
;                                             ;          ;
; Logic elements by mode                      ;          ;
;     -- normal mode                          ; 53       ;
;     -- arithmetic mode                      ; 18       ;
;                                             ;          ;
; Total registers                             ; 77       ;
;     -- Dedicated logic registers            ; 77       ;
;     -- I/O registers                        ; 0        ;
;                                             ;          ;
; I/O pins                                    ; 16       ;
; Maximum fan-out node                        ; CLOCK_50 ;
; Maximum fan-out                             ; 77       ;
; Total fan-out                               ; 576      ;
; Average fan-out                             ; 2.06     ;
+---------------------------------------------+----------+


+---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Analysis & Synthesis Resource Utilization by Entity                                                                                                                             ;
+----------------------------+-------------------+--------------+-------------+--------------+---------+-----------+------+--------------+----------------------------------------+
; Compilation Hierarchy Node ; LC Combinationals ; LC Registers ; Memory Bits ; DSP Elements ; DSP 9x9 ; DSP 18x18 ; Pins ; Virtual Pins ; Full Hierarchy Name                    ;
+----------------------------+-------------------+--------------+-------------+--------------+---------+-----------+------+--------------+----------------------------------------+
; |SRAMtest                  ; 71 (11)           ; 77 (40)      ; 0           ; 0            ; 0       ; 0         ; 16   ; 0            ; |SRAMtest                              ;
;    |Reset_Delay:r0|        ; 28 (28)           ; 21 (21)      ; 0           ; 0            ; 0       ; 0         ; 0    ; 0            ; |SRAMtest|Reset_Delay:r0               ;
;    |SEG7_LUT_4:seg_4|      ; 32 (0)            ; 16 (16)      ; 0           ; 0            ; 0       ; 0         ; 0    ; 0            ; |SRAMtest|SEG7_LUT_4:seg_4             ;
;       |SEG7_LUT:u0|        ; 8 (8)             ; 0 (0)        ; 0           ; 0            ; 0       ; 0         ; 0    ; 0            ; |SRAMtest|SEG7_LUT_4:seg_4|SEG7_LUT:u0 ;
;       |SEG7_LUT:u1|        ; 8 (8)             ; 0 (0)        ; 0           ; 0            ; 0       ; 0         ; 0    ; 0            ; |SRAMtest|SEG7_LUT_4:seg_4|SEG7_LUT:u1 ;
;       |SEG7_LUT:u2|        ; 8 (8)             ; 0 (0)        ; 0           ; 0            ; 0       ; 0         ; 0    ; 0            ; |SRAMtest|SEG7_LUT_4:seg_4|SEG7_LUT:u2 ;
;       |SEG7_LUT:u3|        ; 8 (8)             ; 0 (0)        ; 0           ; 0            ; 0       ; 0         ; 0    ; 0            ; |SRAMtest|SEG7_LUT_4:seg_4|SEG7_LUT:u3 ;
+----------------------------+-------------------+--------------+-------------+--------------+---------+-----------+------+--------------+----------------------------------------+
Note: For table entries with two numbers listed, the numbers in parentheses indicate the number of resources of the given type used by the specific entity alone. The numbers listed outside of parentheses indicate the total resources of the given type used by the specific entity and all of its sub-entities in the hierarchy.

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产精品2024| 五月婷婷色综合| 亚洲一区在线观看免费观看电影高清| 亚洲尤物在线视频观看| 奇米影视在线99精品| 国产一级精品在线| 91麻豆精品在线观看| 欧美一区二区三区视频在线| 久久久蜜臀国产一区二区| 亚洲欧美在线视频| 天堂一区二区在线| 国产91丝袜在线观看| 欧美日本一区二区三区四区| 久久婷婷综合激情| 亚洲国产精品久久一线不卡| 国产综合色精品一区二区三区| 色综合久久久久久久久| 精品av综合导航| 一区二区三区中文在线| 九九视频精品免费| 色噜噜久久综合| 久久久精品天堂| 丝袜美腿高跟呻吟高潮一区| 粉嫩高潮美女一区二区三区| 欧美理论电影在线| 亚洲欧洲日韩在线| 久久99国产精品久久| 色一情一乱一乱一91av| 久久亚洲综合av| 亚洲777理论| 91网页版在线| 久久免费精品国产久精品久久久久| 亚洲一区成人在线| 成人一道本在线| 欧美成人性福生活免费看| 一区二区三区自拍| 成人一级视频在线观看| 精品少妇一区二区三区视频免付费| 亚洲激情欧美激情| 成人av电影在线网| 久久久蜜臀国产一区二区| 青娱乐精品视频| 欧美日韩综合一区| 亚洲免费三区一区二区| 丁香网亚洲国际| 久久欧美一区二区| 久久99久国产精品黄毛片色诱| 欧美人成免费网站| 亚洲一区在线视频| 91久久香蕉国产日韩欧美9色| 国产三级精品视频| 国产综合成人久久大片91| 8x福利精品第一导航| 亚洲国产综合91精品麻豆| 91色视频在线| 日韩一区在线免费观看| 国产盗摄女厕一区二区三区 | 亚洲欧洲国产日韩| 国产成人免费视频网站高清观看视频| 欧美xxxxx牲另类人与| 强制捆绑调教一区二区| 欧美精品日日鲁夜夜添| 亚洲成在人线在线播放| 在线观看日韩av先锋影音电影院| 亚洲欧美日韩国产综合在线| 成人听书哪个软件好| 国产欧美一区二区三区在线看蜜臀| 国产在线日韩欧美| 久久久精品国产免费观看同学| 国产在线精品免费| 久久精品男人天堂av| 国产美女视频91| 中文字幕不卡在线播放| 成人毛片在线观看| 亚洲裸体xxx| 欧美中文一区二区三区| 亚洲综合精品自拍| 欧美久久久久久久久久| 日韩在线观看一区二区| 91精品国产综合久久蜜臀| 蜜桃精品视频在线观看| 精品粉嫩超白一线天av| 国产成人综合自拍| 国产精品久久久久一区二区三区共| 粉嫩av亚洲一区二区图片| 综合色天天鬼久久鬼色| 在线观看国产一区二区| 图片区日韩欧美亚洲| 日韩一二三四区| 国产成人自拍高清视频在线免费播放| 日本一区二区三区久久久久久久久不| 成人国产在线观看| 亚洲一区欧美一区| 91精品综合久久久久久| 狠狠色狠狠色综合系列| 中文字幕免费不卡| 在线观看免费成人| 蜜臀av性久久久久蜜臀aⅴ流畅| 精品成a人在线观看| av一二三不卡影片| 亚欧色一区w666天堂| 欧美v亚洲v综合ⅴ国产v| 岛国av在线一区| 一区二区三区.www| 欧美一区三区二区| 国产91精品久久久久久久网曝门 | 欧美日韩国产在线播放网站| 狂野欧美性猛交blacked| 国产欧美日本一区二区三区| 色香色香欲天天天影视综合网| 日本 国产 欧美色综合| 国产精品入口麻豆原神| 欧美三级在线播放| 极品少妇一区二区| 一区二区三区高清不卡| 欧美α欧美αv大片| 99久久精品国产毛片| 麻豆精品一区二区三区| 国产精品久久久久久久久果冻传媒| 欧美日韩视频专区在线播放| 国产精品一二三在| 香蕉av福利精品导航| 国产欧美一区二区精品性色超碰| 欧美日韩五月天| 成人sese在线| 激情综合网天天干| 亚洲一区在线观看视频| 国产亚洲欧美色| 欧美肥胖老妇做爰| 成人18精品视频| 精品一区二区三区在线视频| 伊人婷婷欧美激情| 国产色91在线| 91精品国产综合久久蜜臀| 91免费视频网| 韩国中文字幕2020精品| 午夜精品视频一区| 亚洲欧洲日韩在线| 久久亚洲一区二区三区四区| 欧美日韩在线观看一区二区| 成人一道本在线| 国产一区在线精品| 午夜视频在线观看一区二区| 国产精品久久福利| 26uuu久久天堂性欧美| 欧美日韩极品在线观看一区| 99久久国产综合色|国产精品| 国产一区二区福利视频| 日本成人在线电影网| 亚洲精品视频一区二区| 久久久91精品国产一区二区三区| 欧美精品久久99| 色欧美日韩亚洲| 成人午夜精品在线| 国产高清不卡二三区| 美女www一区二区| 日韩av一区二区在线影视| 一区二区三区中文字幕电影| 中文字幕在线观看不卡| 国产日产欧美精品一区二区三区| 精品国产乱子伦一区| 欧美顶级少妇做爰| 欧美老年两性高潮| 欧美亚洲一区二区三区四区| 99精品一区二区| 成人黄色软件下载| 成人午夜视频免费看| 粉嫩aⅴ一区二区三区四区| 国产精品一区二区果冻传媒| 久久成人精品无人区| 免费视频一区二区| 麻豆视频一区二区| 强制捆绑调教一区二区| 蜜桃一区二区三区在线观看| 琪琪久久久久日韩精品| 久久久久青草大香线综合精品| 国产欧美日韩卡一| 国产精品久久久久久久久免费丝袜| 91国产丝袜在线播放| 色婷婷香蕉在线一区二区| av一二三不卡影片| 日本高清无吗v一区| 91老师国产黑色丝袜在线| 成人精品电影在线观看| 国产99久久久精品| 婷婷综合五月天| 日韩欧美第一区| 一本久久a久久精品亚洲| 久久精品国产亚洲一区二区三区| 中文字幕在线免费不卡| 日韩欧美国产综合| 欧美综合一区二区三区| 国产黄色91视频| 日本成人中文字幕| 一级精品视频在线观看宜春院 | 欧美日韩一区在线| 成人性生交大片免费看中文| 免费成人在线影院| 亚洲成人av一区二区| 亚洲欧洲国产日韩|