亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? sramtest.map.rpt

?? FPGA的SRAM存儲(chǔ)器的控制程序
?? RPT
?? 第 1 頁 / 共 2 頁
字號(hào):
Analysis & Synthesis report for SRAMtest
Thu Dec 13 11:29:52 2007
Quartus II Version 7.0 Build 33 02/05/2007 SJ Full Version


---------------------
; Table of Contents ;
---------------------
  1. Legal Notice
  2. Analysis & Synthesis Summary
  3. Analysis & Synthesis Settings
  4. Analysis & Synthesis Source Files Read
  5. Analysis & Synthesis Resource Usage Summary
  6. Analysis & Synthesis Resource Utilization by Entity
  7. State Machine - |SRAMtest|ST
  8. Registers Removed During Synthesis
  9. General Register Statistics
 10. Inverted Register Statistics
 11. Multiplexer Restructuring Statistics (Restructuring Performed)
 12. Analysis & Synthesis Messages



----------------
; Legal Notice ;
----------------
Copyright (C) 1991-2007 Altera Corporation
Your use of Altera Corporation's design tools, logic functions 
and other software and tools, and its AMPP partner logic 
functions, and any output files from any of the foregoing 
(including device programming or simulation files), and any 
associated documentation or information are expressly subject 
to the terms and conditions of the Altera Program License 
Subscription Agreement, Altera MegaCore Function License 
Agreement, or other applicable license agreement, including, 
without limitation, that your use is for the sole purpose of 
programming logic devices manufactured by Altera and sold by 
Altera or its authorized distributors.  Please refer to the 
applicable agreement for further details.



+------------------------------------------------------------------------------+
; Analysis & Synthesis Summary                                                 ;
+------------------------------------+-----------------------------------------+
; Analysis & Synthesis Status        ; Successful - Thu Dec 13 11:29:52 2007   ;
; Quartus II Version                 ; 7.0 Build 33 02/05/2007 SJ Full Version ;
; Revision Name                      ; SRAMtest                                ;
; Top-level Entity Name              ; SRAMtest                                ;
; Family                             ; Cyclone II                              ;
; Total logic elements               ; 77                                      ;
;     Total combinational functions  ; 71                                      ;
;     Dedicated logic registers      ; 77                                      ;
; Total registers                    ; N/A until Partition Merge               ;
; Total pins                         ; N/A until Partition Merge               ;
; Total virtual pins                 ; N/A until Partition Merge               ;
; Total memory bits                  ; N/A until Partition Merge               ;
; Embedded Multiplier 9-bit elements ; N/A until Partition Merge               ;
; Total PLLs                         ; N/A until Partition Merge               ;
+------------------------------------+-----------------------------------------+


+--------------------------------------------------------------------------------------------------------------+
; Analysis & Synthesis Settings                                                                                ;
+--------------------------------------------------------------------+--------------------+--------------------+
; Option                                                             ; Setting            ; Default Value      ;
+--------------------------------------------------------------------+--------------------+--------------------+
; Device                                                             ; EP2C35F672C6       ;                    ;
; Top-level entity name                                              ; SRAMtest           ; SRAMtest           ;
; Family name                                                        ; Cyclone II         ; Stratix            ;
; Restructure Multiplexers                                           ; Auto               ; Auto               ;
; Create Debugging Nodes for IP Cores                                ; Off                ; Off                ;
; Preserve fewer node names                                          ; On                 ; On                 ;
; Disable OpenCore Plus hardware evaluation                          ; Off                ; Off                ;
; Verilog Version                                                    ; Verilog_2001       ; Verilog_2001       ;
; VHDL Version                                                       ; VHDL93             ; VHDL93             ;
; State Machine Processing                                           ; Auto               ; Auto               ;
; Safe State Machine                                                 ; Off                ; Off                ;
; Extract Verilog State Machines                                     ; On                 ; On                 ;
; Extract VHDL State Machines                                        ; On                 ; On                 ;
; Ignore Verilog initial constructs                                  ; Off                ; Off                ;
; Add Pass-Through Logic to Inferred RAMs                            ; On                 ; On                 ;
; DSP Block Balancing                                                ; Auto               ; Auto               ;
; NOT Gate Push-Back                                                 ; On                 ; On                 ;
; Power-Up Don't Care                                                ; On                 ; On                 ;
; Remove Redundant Logic Cells                                       ; Off                ; Off                ;
; Remove Duplicate Registers                                         ; On                 ; On                 ;
; Ignore CARRY Buffers                                               ; Off                ; Off                ;
; Ignore CASCADE Buffers                                             ; Off                ; Off                ;
; Ignore GLOBAL Buffers                                              ; Off                ; Off                ;
; Ignore ROW GLOBAL Buffers                                          ; Off                ; Off                ;
; Ignore LCELL Buffers                                               ; Off                ; Off                ;
; Ignore SOFT Buffers                                                ; On                 ; On                 ;
; Limit AHDL Integers to 32 Bits                                     ; Off                ; Off                ;
; Optimization Technique -- Cyclone II                               ; Balanced           ; Balanced           ;
; Carry Chain Length -- Stratix/Stratix GX/Cyclone/MAX II/Cyclone II ; 70                 ; 70                 ;
; Auto Carry Chains                                                  ; On                 ; On                 ;
; Auto Open-Drain Pins                                               ; On                 ; On                 ;
; Perform WYSIWYG Primitive Resynthesis                              ; Off                ; Off                ;
; Perform gate-level register retiming                               ; Off                ; Off                ;
; Allow register retiming to trade off Tsu/Tco with Fmax             ; On                 ; On                 ;
; Auto ROM Replacement                                               ; On                 ; On                 ;
; Auto RAM Replacement                                               ; On                 ; On                 ;
; Auto Shift Register Replacement                                    ; On                 ; On                 ;
; Auto Clock Enable Replacement                                      ; On                 ; On                 ;
; Allow Synchronous Control Signals                                  ; On                 ; On                 ;
; Force Use of Synchronous Clear Signals                             ; Off                ; Off                ;
; Auto RAM to Logic Cell Conversion                                  ; Off                ; Off                ;
; Auto Resource Sharing                                              ; Off                ; Off                ;
; Allow Any RAM Size For Recognition                                 ; Off                ; Off                ;
; Allow Any ROM Size For Recognition                                 ; Off                ; Off                ;
; Allow Any Shift Register Size For Recognition                      ; Off                ; Off                ;
; Ignore translate_off and synthesis_off directives                  ; Off                ; Off                ;
; Show Parameter Settings Tables in Synthesis Report                 ; On                 ; On                 ;
; Ignore Maximum Fan-Out Assignments                                 ; Off                ; Off                ;
; Retiming Meta-Stability Register Sequence Length                   ; 2                  ; 2                  ;
; PowerPlay Power Optimization                                       ; Normal compilation ; Normal compilation ;
; HDL message level                                                  ; Level2             ; Level2             ;
; Suppress Register Optimization Related Messages                    ; Off                ; Off                ;
; Number of Removed Registers Reported in Synthesis Report           ; 100                ; 100                ;
; Use smart compilation                                              ; Off                ; Off                ;
+--------------------------------------------------------------------+--------------------+--------------------+


+---------------------------------------------------------------------------------------------------------------------+
; Analysis & Synthesis Source Files Read                                                                              ;
+----------------------------------+-----------------+------------------------+---------------------------------------+
; File Name with User-Entered Path ; Used in Netlist ; File Type              ; File Name with Absolute Path          ;
+----------------------------------+-----------------+------------------------+---------------------------------------+
; SEG7_LUT_4.v                     ; yes             ; User Verilog HDL File  ; G:/verilog/SRAMtest/SEG7_LUT_4.v      ;
; SEG7_LUT.v                       ; yes             ; User Verilog HDL File  ; G:/verilog/SRAMtest/SEG7_LUT.v        ;
; SRAM_16Bit_512K.v                ; yes             ; User Verilog HDL File  ; G:/verilog/SRAMtest/SRAM_16Bit_512K.v ;
; Reset_Delay.v                    ; yes             ; User Verilog HDL File  ; G:/verilog/SRAMtest/Reset_Delay.v     ;
; SRAMtest.v                       ; yes             ; User Verilog HDL File  ; G:/verilog/SRAMtest/SRAMtest.v        ;
+----------------------------------+-----------------+------------------------+---------------------------------------+


+--------------------------------------------------------+
; Analysis & Synthesis Resource Usage Summary            ;
+---------------------------------------------+----------+
; Resource                                    ; Usage    ;
+---------------------------------------------+----------+
; Estimated Total logic elements              ; 77       ;
;                                             ;          ;
; Total combinational functions               ; 71       ;
; Logic element usage by number of LUT inputs ;          ;
;     -- 4 input functions                    ; 38       ;
;     -- 3 input functions                    ; 2        ;
;     -- <=2 input functions                  ; 31       ;
;                                             ;          ;
; Logic elements by mode                      ;          ;
;     -- normal mode                          ; 53       ;
;     -- arithmetic mode                      ; 18       ;
;                                             ;          ;
; Total registers                             ; 77       ;
;     -- Dedicated logic registers            ; 77       ;
;     -- I/O registers                        ; 0        ;
;                                             ;          ;
; I/O pins                                    ; 16       ;
; Maximum fan-out node                        ; CLOCK_50 ;
; Maximum fan-out                             ; 77       ;
; Total fan-out                               ; 576      ;
; Average fan-out                             ; 2.06     ;
+---------------------------------------------+----------+


+---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Analysis & Synthesis Resource Utilization by Entity                                                                                                                             ;
+----------------------------+-------------------+--------------+-------------+--------------+---------+-----------+------+--------------+----------------------------------------+
; Compilation Hierarchy Node ; LC Combinationals ; LC Registers ; Memory Bits ; DSP Elements ; DSP 9x9 ; DSP 18x18 ; Pins ; Virtual Pins ; Full Hierarchy Name                    ;
+----------------------------+-------------------+--------------+-------------+--------------+---------+-----------+------+--------------+----------------------------------------+
; |SRAMtest                  ; 71 (11)           ; 77 (40)      ; 0           ; 0            ; 0       ; 0         ; 16   ; 0            ; |SRAMtest                              ;
;    |Reset_Delay:r0|        ; 28 (28)           ; 21 (21)      ; 0           ; 0            ; 0       ; 0         ; 0    ; 0            ; |SRAMtest|Reset_Delay:r0               ;
;    |SEG7_LUT_4:seg_4|      ; 32 (0)            ; 16 (16)      ; 0           ; 0            ; 0       ; 0         ; 0    ; 0            ; |SRAMtest|SEG7_LUT_4:seg_4             ;
;       |SEG7_LUT:u0|        ; 8 (8)             ; 0 (0)        ; 0           ; 0            ; 0       ; 0         ; 0    ; 0            ; |SRAMtest|SEG7_LUT_4:seg_4|SEG7_LUT:u0 ;
;       |SEG7_LUT:u1|        ; 8 (8)             ; 0 (0)        ; 0           ; 0            ; 0       ; 0         ; 0    ; 0            ; |SRAMtest|SEG7_LUT_4:seg_4|SEG7_LUT:u1 ;
;       |SEG7_LUT:u2|        ; 8 (8)             ; 0 (0)        ; 0           ; 0            ; 0       ; 0         ; 0    ; 0            ; |SRAMtest|SEG7_LUT_4:seg_4|SEG7_LUT:u2 ;
;       |SEG7_LUT:u3|        ; 8 (8)             ; 0 (0)        ; 0           ; 0            ; 0       ; 0         ; 0    ; 0            ; |SRAMtest|SEG7_LUT_4:seg_4|SEG7_LUT:u3 ;
+----------------------------+-------------------+--------------+-------------+--------------+---------+-----------+------+--------------+----------------------------------------+
Note: For table entries with two numbers listed, the numbers in parentheses indicate the number of resources of the given type used by the specific entity alone. The numbers listed outside of parentheses indicate the total resources of the given type used by the specific entity and all of its sub-entities in the hierarchy.

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號(hào) Ctrl + =
減小字號(hào) Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
成+人+亚洲+综合天堂| 欧美在线你懂得| 91久久精品网| 色香蕉成人二区免费| a级精品国产片在线观看| 成人综合婷婷国产精品久久| 国产老女人精品毛片久久| 韩国精品免费视频| 丁香六月综合激情| 成人黄色大片在线观看| www.日韩av| 91久久人澡人人添人人爽欧美| 一本一本久久a久久精品综合麻豆| 91视视频在线观看入口直接观看www | 日韩欧美中文一区二区| 日韩欧美激情在线| 欧美xxxx老人做受| 中文一区一区三区高中清不卡| 国产精品剧情在线亚洲| 夜夜嗨av一区二区三区网页 | 色猫猫国产区一区二在线视频| 99久久99久久精品国产片果冻| 在线亚洲欧美专区二区| 欧美日本一区二区| 精品成人免费观看| 国产精品五月天| 亚洲综合区在线| 蜜桃av噜噜一区二区三区小说| 激情综合色综合久久| www.一区二区| 5858s免费视频成人| 久久久久国色av免费看影院| 中文字幕视频一区二区三区久| 一区二区三区欧美日| 轻轻草成人在线| 国产激情一区二区三区四区 | 欧美日韩一区 二区 三区 久久精品| 国产亚洲欧美日韩俺去了| 中文字幕一区视频| 日韩福利电影在线| 国产成人福利片| 色欧美日韩亚洲| 欧美电影免费观看高清完整版| 国产精品青草久久| 五月综合激情日本mⅴ| 国产高清视频一区| 91福利资源站| 国产视频911| 午夜国产精品一区| 成人av在线一区二区三区| 欧美乱妇15p| 久久久精品tv| 午夜影院在线观看欧美| 成人深夜视频在线观看| 7777精品伊人久久久大香线蕉经典版下载 | 精品999久久久| 亚洲最快最全在线视频| 国产永久精品大片wwwapp| 在线观看三级视频欧美| 精品国产99国产精品| 亚洲国产视频网站| 成人h精品动漫一区二区三区| 欧美精品久久久久久久久老牛影院| 国产精品你懂的在线欣赏| 日本午夜一本久久久综合| 99久久精品国产网站| 精品免费日韩av| 亚洲成av人综合在线观看| 成人av一区二区三区| 日韩精品在线一区| 午夜婷婷国产麻豆精品| 99视频有精品| 久久久精品综合| 日韩1区2区日韩1区2区| 色婷婷综合五月| 中文字幕中文乱码欧美一区二区| 免费观看在线色综合| 欧美性高清videossexo| 亚洲视频资源在线| 成人永久看片免费视频天堂| 欧美va亚洲va| 免费人成精品欧美精品| 欧美三级视频在线播放| 亚洲日本韩国一区| 97久久久精品综合88久久| 国产女同性恋一区二区| 激情综合一区二区三区| 日韩欧美国产精品一区| 免费精品99久久国产综合精品| 欧美欧美午夜aⅴ在线观看| 一区二区三区欧美日韩| 91老师国产黑色丝袜在线| 国产精品欧美久久久久无广告| 韩国精品一区二区| 精品国产青草久久久久福利| 日本不卡免费在线视频| 在线电影院国产精品| 水野朝阳av一区二区三区| 欧美老年两性高潮| 亚洲成a人片在线不卡一二三区 | 7777精品伊人久久久大香线蕉| 亚洲成人av中文| 在线成人小视频| 久久精品国产亚洲高清剧情介绍| 欧美美女激情18p| 免费成人在线影院| 日韩欧美国产1| 国产在线看一区| 国产亚洲欧美日韩在线一区| 成人黄色软件下载| 亚洲乱码国产乱码精品精98午夜| 色域天天综合网| 一区二区三区日本| 91麻豆精品国产91久久久资源速度| 午夜国产不卡在线观看视频| 日韩午夜av一区| 国产乱淫av一区二区三区| 国产无一区二区| 国产98色在线|日韩| 亚洲欧洲成人自拍| 欧美性高清videossexo| 首页亚洲欧美制服丝腿| 欧美电影免费观看完整版| 国产成人综合亚洲网站| 欧美激情综合在线| 91久久久免费一区二区| 婷婷夜色潮精品综合在线| 日韩欧美另类在线| 国产精华液一区二区三区| 亚洲欧美激情插| 884aa四虎影成人精品一区| 久久不见久久见免费视频7 | 国模少妇一区二区三区| 国产日韩欧美制服另类| 色综合久久久久久久久| 日韩经典中文字幕一区| 久久久不卡影院| 一本大道综合伊人精品热热| 免费人成在线不卡| 一色桃子久久精品亚洲| 777奇米成人网| 国产91丝袜在线播放九色| 亚洲精品国产精品乱码不99| 欧美一二区视频| 99久久久久免费精品国产| 亚洲国产精品一区二区www | 天天影视网天天综合色在线播放| 日韩欧美二区三区| 成人av电影在线网| 日韩电影在线看| 国产精品色眯眯| 日韩视频国产视频| 91在线视频观看| 久久精品99国产精品日本| 国产精品第四页| 日韩精品一区二区在线观看| 99精品一区二区三区| 久久99精品一区二区三区三区| 最新不卡av在线| 2021中文字幕一区亚洲| 欧美日韩一区二区三区在线看| 国产精品一级黄| 日韩av电影天堂| 亚洲美女免费在线| 国产亚洲精久久久久久| 欧美电影在线免费观看| 91网址在线看| 国产精品亚洲视频| 秋霞国产午夜精品免费视频| 亚洲精品视频自拍| 欧美激情一区二区三区四区| 日韩一区二区高清| 欧美日本一区二区三区| 色综合久久综合网欧美综合网| 国产乱码精品一区二区三| 日本欧美韩国一区三区| 一区二区三区在线免费观看| 国产精品乱码人人做人人爱| 精品久久久久久无| 欧美日韩免费一区二区三区视频| 成人精品一区二区三区中文字幕 | 欧美绝品在线观看成人午夜影视| 成人激情黄色小说| 国产在线精品一区二区三区不卡 | 日本美女一区二区| 亚洲影院理伦片| 亚洲人成在线播放网站岛国| 久久久一区二区| 精品乱人伦小说| 欧美一区二区三区视频免费| 欧美综合久久久| 91视视频在线观看入口直接观看www| 成人三级伦理片| 国产jizzjizz一区二区| 国产精品亚洲午夜一区二区三区| 国产一区二区三区在线看麻豆| 久久国产剧场电影| 美女精品自拍一二三四| 日本sm残虐另类| 秋霞av亚洲一区二区三|