亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? sdram_test_component.v

?? 基于NIOS的CF卡應用(包括了軟件和硬件),ALTERA的IP庫中只提供了底層的硬件寄存器描述頭文件.這是個基于IP核HAL的軟件,以及相應的硬件設計示例.
?? V
字號:
//Legal Notice: (C)2005 Altera Corporation. All rights reserved.  Your
//use of Altera Corporation's design tools, logic functions and other
//software and tools, and its AMPP partner logic functions, and any
//output files any of the foregoing (including device programming or
//simulation files), and any associated documentation or information are
//expressly subject to the terms and conditions of the Altera Program
//License Subscription Agreement or other applicable license agreement,
//including, without limitation, that your use is for the sole purpose
//of programming logic devices manufactured by Altera and sold by Altera
//or its authorized distributors.  Please refer to the applicable
//agreement for further details.

// synthesis translate_off
`timescale 1ns / 100ps
// synthesis translate_on
module sdram_test_component_ram_module (
                                         // inputs:
                                          data,
                                          rdaddress,
                                          rdclken,
                                          wraddress,
                                          wrclock,
                                          wren,

                                         // outputs:
                                          q
                                       );

  output  [ 31: 0] q;
  input   [ 31: 0] data;
  input   [ 21: 0] rdaddress;
  input            rdclken;
  input   [ 21: 0] wraddress;
  input            wrclock;
  input            wren;

  reg     [ 31: 0] mem_array [4194303: 0];
  wire    [ 31: 0] q;
  reg     [ 21: 0] read_address;

//synthesis translate_off
//////////////// SIMULATION-ONLY CONTENTS
  always @(rdaddress)
    begin
      if (1)
          read_address <= rdaddress;
    end


  // Data read is asynchronous.
  assign q = mem_array[read_address];

initial
    $readmemh("sdram.dat", mem_array);
  always @(posedge wrclock)
    begin
      // Write data
      if (wren)
          mem_array[wraddress] <= data;
    end



//////////////// END SIMULATION-ONLY CONTENTS

//synthesis translate_on
//synthesis read_comments_as_HDL on
//  always @(rdaddress)
//    begin
//      if (1)
//          read_address <= rdaddress;
//    end
//
//
//  lpm_ram_dp lpm_ram_dp_component
//    (
//      .data (data),
//      .q (q),
//      .rdaddress (read_address),
//      .rdclken (rdclken),
//      .wraddress (wraddress),
//      .wrclock (wrclock),
//      .wren (wren)
//    );
//
//  defparam lpm_ram_dp_component.lpm_file = "UNUSED",
//           lpm_ram_dp_component.lpm_hint = "USE_EAB=ON",
//           lpm_ram_dp_component.lpm_indata = "REGISTERED",
//           lpm_ram_dp_component.lpm_outdata = "UNREGISTERED",
//           lpm_ram_dp_component.lpm_rdaddress_control = "UNREGISTERED",
//           lpm_ram_dp_component.lpm_width = 32,
//           lpm_ram_dp_component.lpm_widthad = 22,
//           lpm_ram_dp_component.lpm_wraddress_control = "REGISTERED",
//           lpm_ram_dp_component.suppress_memory_conversion_warnings = "ON";
//
//synthesis read_comments_as_HDL off


endmodule


module sdram_test_component (
                              // inputs:
                               clk,
                               zs_addr,
                               zs_ba,
                               zs_cas_n,
                               zs_cke,
                               zs_cs_n,
                               zs_dqm,
                               zs_ras_n,
                               zs_we_n,

                              // outputs:
                               zs_dq
                            );

  inout   [ 31: 0] zs_dq;
  input            clk;
  input   [ 11: 0] zs_addr;
  input   [  1: 0] zs_ba;
  input            zs_cas_n;
  input            zs_cke;
  input            zs_cs_n;
  input   [  3: 0] zs_dqm;
  input            zs_ras_n;
  input            zs_we_n;

  wire    [ 23: 0] CODE;
  wire    [ 11: 0] a;
  wire    [  7: 0] addr_col;
  reg     [ 13: 0] addr_crb;
  wire    [  1: 0] ba;
  wire             cas_n;
  wire             cke;
  wire    [  2: 0] cmd_code;
  wire             cs_n;
  wire    [  3: 0] dqm;
  wire    [  2: 0] index;
  reg     [  2: 0] latency;
  wire    [  3: 0] mask;
  wire    [ 31: 0] mem_bytes;
  wire             ras_n;
  reg     [ 21: 0] rd_addr_pipe_0;
  reg     [ 21: 0] rd_addr_pipe_1;
  reg     [ 21: 0] rd_addr_pipe_2;
  reg     [  3: 0] rd_mask_pipe_0;
  reg     [  3: 0] rd_mask_pipe_1;
  reg     [  3: 0] rd_mask_pipe_2;
  reg     [  2: 0] rd_valid_pipe;
  wire    [ 21: 0] read_addr;
  wire    [ 31: 0] read_data;
  wire    [  3: 0] read_mask;
  wire    [ 31: 0] read_temp;
  wire             read_valid;
  wire    [ 31: 0] rmw_temp;
  wire    [ 21: 0] test_addr;
  wire    [ 23: 0] txt_code;
  wire             we_n;
  wire    [ 31: 0] zs_dq;
initial
  begin
    $write("\n");
    $write("************************************************************\n");
    $write("This testbench includes an SOPC Builder Generated Altera model:\n");
    $write("'sdram_test_component.v', to simulate accesses to SDRAM.\n");
    $write("Initial contents are loaded from the file: 'sdram.dat'.\n");
    $write("************************************************************\n");
  end
  //Synchronous write when (CODE == 24'h205752 (write))
  sdram_test_component_ram_module sdram_test_component_ram
    (
      .data      (rmw_temp),
      .q         (read_data),
      .rdaddress ((CODE == 24'h205752) ? test_addr : read_addr),
      .rdclken   (1'b1),
      .wraddress (test_addr),
      .wrclock   (clk),
      .wren      (CODE == 24'h205752)
    );

  assign cke = zs_cke;
  assign cs_n = zs_cs_n;
  assign ras_n = zs_ras_n;
  assign cas_n = zs_cas_n;
  assign we_n = zs_we_n;
  assign dqm = zs_dqm;
  assign ba = zs_ba;
  assign a = zs_addr;
  assign cmd_code = {ras_n, cas_n, we_n};
  assign CODE = (&cs_n) ? 24'h494e48 : txt_code;
  assign addr_col = a[7 : 0];
  assign test_addr = {addr_crb, addr_col};
  assign mem_bytes = read_data;
  assign rmw_temp[7 : 0] = dqm[0] ? mem_bytes[7 : 0] : zs_dq[7 : 0];
  assign rmw_temp[15 : 8] = dqm[1] ? mem_bytes[15 : 8] : zs_dq[15 : 8];
  assign rmw_temp[23 : 16] = dqm[2] ? mem_bytes[23 : 16] : zs_dq[23 : 16];
  assign rmw_temp[31 : 24] = dqm[3] ? mem_bytes[31 : 24] : zs_dq[31 : 24];
  // Handle Input.
  always @(posedge clk)
    begin
      // No Activity of Clock Disabled
      if (cke)
        begin
          // LMR: Get CAS_Latency.
          if (CODE == 24'h4c4d52)
              latency <= a[6 : 4];
          // ACT: Get Row/Bank Address.
          if (CODE == 24'h414354)
              addr_crb <= {ba[1], a, ba[0]};
          rd_valid_pipe[2] <= rd_valid_pipe[1];
          rd_valid_pipe[1] <= rd_valid_pipe[0];
          rd_valid_pipe[0] <= CODE == 24'h205244;
          rd_addr_pipe_2 <= rd_addr_pipe_1;
          rd_addr_pipe_1 <= rd_addr_pipe_0;
          rd_addr_pipe_0 <= test_addr;
          rd_mask_pipe_2 <= rd_mask_pipe_1;
          rd_mask_pipe_1 <= rd_mask_pipe_0;
          rd_mask_pipe_0 <= dqm;
        end
    end


  assign read_temp[7 : 0] = mask[0] ? 8'bz : read_data[7 : 0];
  assign read_temp[15 : 8] = mask[1] ? 8'bz : read_data[15 : 8];
  assign read_temp[23 : 16] = mask[2] ? 8'bz : read_data[23 : 16];
  assign read_temp[31 : 24] = mask[3] ? 8'bz : read_data[31 : 24];
  //use index to select which pipeline stage drives addr
  assign read_addr = (index == 0)? rd_addr_pipe_0 :
    (index == 1)? rd_addr_pipe_1 :
    rd_addr_pipe_2;

  //use index to select which pipeline stage drives mask
  assign read_mask = (index == 0)? rd_mask_pipe_0 :
    (index == 1)? rd_mask_pipe_1 :
    rd_mask_pipe_2;

  //use index to select which pipeline stage drives valid
  assign read_valid = (index == 0)? rd_valid_pipe[0] :
    (index == 1)? rd_valid_pipe[1] :
    rd_valid_pipe[2];

  assign index = latency - 1'b1;
  assign mask = read_mask;
  assign zs_dq = read_valid ? read_temp : {32{1'bz}};

//synthesis translate_off
//////////////// SIMULATION-ONLY CONTENTS
  assign txt_code = (cmd_code == 3'h0)? 24'h4c4d52 :
    (cmd_code == 3'h1)? 24'h415246 :
    (cmd_code == 3'h2)? 24'h505245 :
    (cmd_code == 3'h3)? 24'h414354 :
    (cmd_code == 3'h4)? 24'h205752 :
    (cmd_code == 3'h5)? 24'h205244 :
    (cmd_code == 3'h6)? 24'h425354 :
    (cmd_code == 3'h7)? 24'h4e4f50 :
    24'h424144;


//////////////// END SIMULATION-ONLY CONTENTS

//synthesis translate_on


endmodule

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
欧美男同性恋视频网站| 欧美日本一区二区三区四区| 免费成人在线网站| 丝袜国产日韩另类美女| 天天综合天天综合色| 亚洲国产成人tv| 日韩电影免费在线| 麻豆精品久久精品色综合| 国产在线精品视频| 国产精品亚洲综合一区在线观看| 国产乱人伦偷精品视频不卡| 国产在线精品国自产拍免费| 丰满少妇在线播放bd日韩电影| 风间由美一区二区三区在线观看 | 亚洲国产aⅴ成人精品无吗| 亚洲黄色在线视频| 爽好多水快深点欧美视频| 久久se精品一区二区| 国产精品乡下勾搭老头1| 99国产精品久久久久| 欧美亚男人的天堂| 欧美一区二区三区播放老司机| 日韩欧美成人激情| 国产精品蜜臀av| 一区二区三区加勒比av| 男女男精品视频| 懂色av一区二区夜夜嗨| 欧美性生活久久| 欧美精品一区二区三区很污很色的| 欧美国产日本视频| 午夜电影网一区| 成人精品国产一区二区4080| 在线看国产日韩| 久久综合九色综合97_久久久| 亚洲女子a中天字幕| 久久精品免费看| 色婷婷av一区二区三区之一色屋| 欧美一区二区三区在线视频 | 岛国一区二区在线观看| 欧美亚洲一区二区在线观看| 久久精子c满五个校花| 亚洲h动漫在线| 99久久夜色精品国产网站| 欧美一级精品在线| 一区二区三区免费| 成人伦理片在线| 欧美电影免费提供在线观看| 亚洲欧美日韩在线播放| 狠狠色丁香婷婷综合| 欧美性大战久久久久久久| 欧美国产精品中文字幕| 捆绑调教美女网站视频一区| 在线看国产一区二区| 国产精品电影院| 国产高清一区日本| 日韩一区二区三区四区五区六区| 亚洲欧美区自拍先锋| 成人激情动漫在线观看| 久久五月婷婷丁香社区| 蜜桃视频一区二区三区| 欧美男人的天堂一二区| 亚洲乱码日产精品bd| 粉嫩aⅴ一区二区三区四区五区| 欧美成人性福生活免费看| 日本亚洲天堂网| 91 com成人网| 亚洲aⅴ怡春院| 欧美视频完全免费看| 亚洲一区二区三区在线看| 91香蕉视频mp4| 亚洲欧洲制服丝袜| 色系网站成人免费| 亚洲激情自拍视频| 在线亚洲高清视频| 亚洲午夜久久久久久久久久久| 日本精品一区二区三区高清| 一区二区三区欧美日| 欧美日韩在线播| 五月天一区二区| 欧美一级视频精品观看| 激情图片小说一区| 久久青草欧美一区二区三区| 国产91丝袜在线18| 一区二区三区丝袜| 欧美精品v日韩精品v韩国精品v| 午夜欧美在线一二页| 日韩一级在线观看| 国产乱人伦精品一区二区在线观看 | 91精品国产综合久久香蕉麻豆 | 精品少妇一区二区| 国产ts人妖一区二区| 亚洲同性gay激情无套| 色哟哟亚洲精品| 日本美女视频一区二区| 久久综合丝袜日本网| 波多野结衣一区二区三区 | 国产精品一区2区| 中文在线资源观看网站视频免费不卡| 成人激情黄色小说| 亚洲大片一区二区三区| 欧美精品一区二区三区很污很色的| 国产精品白丝jk白祙喷水网站| 国产精品视频看| 欧美日韩亚洲国产综合| 极品少妇一区二区三区精品视频| 精品免费一区二区三区| 色综合久久中文综合久久97| 日日夜夜精品免费视频| 国产精品沙发午睡系列990531| 欧美又粗又大又爽| 国产乱人伦偷精品视频免下载| 一区二区三区四区视频精品免费 | 日韩美女视频一区二区在线观看| 国产福利一区二区三区视频| 亚洲国产美女搞黄色| 久久精品夜色噜噜亚洲a∨| 欧美亚洲尤物久久| 成人精品视频一区| 久久精品国产亚洲aⅴ| 一区二区三区高清| 久久精品网站免费观看| 在线播放中文一区| 91美女精品福利| 国产一区二区按摩在线观看| 亚洲.国产.中文慕字在线| 国产精品成人免费| 精品国产99国产精品| 欧美日韩精品综合在线| 99re热这里只有精品免费视频| 久久精品国产99| 首页欧美精品中文字幕| 亚洲精品少妇30p| 欧美国产日产图区| 久久久久久免费毛片精品| 日韩一区国产二区欧美三区| 欧美日韩国产综合一区二区 | 欧美日韩免费一区二区三区视频| 国产成人丝袜美腿| 国产综合久久久久久鬼色| 日本亚洲三级在线| 偷拍自拍另类欧美| 亚洲综合图片区| 亚洲视频一区二区在线观看| 中文字幕不卡的av| 国产精品欧美极品| 中文字幕免费不卡| 中文字幕第一页久久| 国产精品三级视频| 国产午夜精品一区二区三区嫩草| 亚洲精品在线观看视频| 日韩精品中文字幕一区二区三区 | 久久久久久久久久久久久夜| 欧美成人精品1314www| 91精品国产福利| 欧美sm极限捆绑bd| 久久精品视频免费| 亚洲国产高清不卡| 亚洲日本欧美天堂| 亚洲一区二区三区三| 午夜视频在线观看一区| 视频一区国产视频| 男女男精品视频| 国产麻豆成人精品| 成人丝袜高跟foot| 91色乱码一区二区三区| 欧美日韩中文字幕一区| 日韩欧美国产小视频| 国产亚洲精品资源在线26u| 国产精品午夜久久| 亚洲一区精品在线| 麻豆精品国产传媒mv男同| 国产成人午夜99999| 99热精品一区二区| 欧美高清视频www夜色资源网| 日韩小视频在线观看专区| 久久免费午夜影院| 亚洲欧美激情插| 日本欧美久久久久免费播放网| 黑人巨大精品欧美一区| 91毛片在线观看| 日韩视频一区二区三区| 亚洲国产精品v| 香蕉成人啪国产精品视频综合网| 久久99精品网久久| 99re热这里只有精品视频| 欧美一区二区高清| 中文字幕五月欧美| 日日嗨av一区二区三区四区| 国产精品一二三四区| 欧美日韩高清在线播放| 久久久高清一区二区三区| 亚洲一级二级三级在线免费观看| 美女视频网站久久| 在线视频国内自拍亚洲视频| 久久久久青草大香线综合精品| 伊人夜夜躁av伊人久久| 国内精品写真在线观看| 欧美亚洲禁片免费| 国产精品成人免费在线| 久久精品国产亚洲一区二区三区|