亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? sdram.v

?? 基于NIOS的CF卡應用(包括了軟件和硬件),ALTERA的IP庫中只提供了底層的硬件寄存器描述頭文件.這是個基于IP核HAL的軟件,以及相應的硬件設計示例.
?? V
?? 第 1 頁 / 共 2 頁
字號:
//Legal Notice: (C)2005 Altera Corporation. All rights reserved.  Your
//use of Altera Corporation's design tools, logic functions and other
//software and tools, and its AMPP partner logic functions, and any
//output files any of the foregoing (including device programming or
//simulation files), and any associated documentation or information are
//expressly subject to the terms and conditions of the Altera Program
//License Subscription Agreement or other applicable license agreement,
//including, without limitation, that your use is for the sole purpose
//of programming logic devices manufactured by Altera and sold by Altera
//or its authorized distributors.  Please refer to the applicable
//agreement for further details.

// synthesis translate_off
`timescale 1ns / 100ps
// synthesis translate_on
module sdram_input_efifo_module (
                                  // inputs:
                                   clk,
                                   rd,
                                   reset_n,
                                   wr,
                                   wr_data,

                                  // outputs:
                                   almost_empty,
                                   almost_full,
                                   empty,
                                   full,
                                   rd_data
                                );

  output           almost_empty;
  output           almost_full;
  output           empty;
  output           full;
  output  [ 58: 0] rd_data;
  input            clk;
  input            rd;
  input            reset_n;
  input            wr;
  input   [ 58: 0] wr_data;

  wire             almost_empty;
  wire             almost_full;
  wire             empty;
  reg     [  1: 0] entries;
  reg     [ 58: 0] entry_0;
  reg     [ 58: 0] entry_1;
  wire             full;
  reg              rd_address;
  reg     [ 58: 0] rd_data;
  wire    [  1: 0] rdwr;
  reg              wr_address;
  assign rdwr = {rd, wr};
  assign full = entries == 2;
  assign almost_full = entries >= 1;
  assign empty = entries == 0;
  assign almost_empty = entries <= 1;
  always @(entry_0 or entry_1 or rd_address)
    begin
      case (rd_address) // synthesis parallel_case full_case
      
          1'd0: begin
              rd_data <= entry_0;
          end // 1'd0 
      
          1'd1: begin
              rd_data <= entry_1;
          end // 1'd1 
      
          default: begin
          end // default
      
      endcase // rd_address
    end


  always @(posedge clk or negedge reset_n)
    begin
      if (reset_n == 0)
        begin
          wr_address <= 0;
          rd_address <= 0;
          entries <= 0;
        end
      else 
        case (rdwr) // synthesis parallel_case full_case
        
            2'd1: begin
                // Write data
                if (!full)
                  begin
                    entries <= entries + 1;
                    wr_address <= (wr_address == 1) ? 0 : (wr_address + 1);
                  end
            end // 2'd1 
        
            2'd2: begin
                // Read data
                if (!empty)
                  begin
                    entries <= entries - 1;
                    rd_address <= (rd_address == 1) ? 0 : (rd_address + 1);
                  end
            end // 2'd2 
        
            2'd3: begin
                wr_address <= (wr_address == 1) ? 0 : (wr_address + 1);
                rd_address <= (rd_address == 1) ? 0 : (rd_address + 1);
            end // 2'd3 
        
            default: begin
            end // default
        
        endcase // rdwr
    end


  always @(posedge clk)
    begin
      //Write data
      if (wr & !full)
          case (wr_address) // synthesis parallel_case full_case
          
              1'd0: begin
                  entry_0 <= wr_data;
              end // 1'd0 
          
              1'd1: begin
                  entry_1 <= wr_data;
              end // 1'd1 
          
              default: begin
              end // default
          
          endcase // wr_address
    end




endmodule


module sdram (
               // inputs:
                az_addr,
                az_be_n,
                az_cs,
                az_data,
                az_rd_n,
                az_wr_n,
                clk,
                reset_n,

               // outputs:
                za_data,
                za_valid,
                za_waitrequest,
                zs_addr,
                zs_ba,
                zs_cas_n,
                zs_cke,
                zs_cs_n,
                zs_dq,
                zs_dqm,
                zs_ras_n,
                zs_we_n
             );

  output  [ 31: 0] za_data;
  output           za_valid;
  output           za_waitrequest;
  output  [ 11: 0] zs_addr;
  output  [  1: 0] zs_ba;
  output           zs_cas_n;
  output           zs_cke;
  output           zs_cs_n;
  inout   [ 31: 0] zs_dq;
  output  [  3: 0] zs_dqm;
  output           zs_ras_n;
  output           zs_we_n;
  input   [ 21: 0] az_addr;
  input   [  3: 0] az_be_n;
  input            az_cs;
  input   [ 31: 0] az_data;
  input            az_rd_n;
  input            az_wr_n;
  input            clk;
  input            reset_n;

  wire    [ 23: 0] CODE;
  reg              ack_refresh_request;
  reg     [ 21: 0] active_addr;
  wire    [  1: 0] active_bank;
  reg              active_cs_n;
  reg     [ 31: 0] active_data;
  reg     [  3: 0] active_dqm;
  reg              active_rnw;
  wire             almost_empty;
  wire             almost_full;
  wire             bank_match;
  wire    [  7: 0] cas_addr;
  wire             clk_en;
  wire    [  3: 0] cmd_all;
  wire    [  2: 0] cmd_code;
  wire             cs_n;
  wire             csn_decode;
  wire             csn_match;
  wire    [ 21: 0] f_addr;
  wire    [  1: 0] f_bank;
  wire             f_cs_n;
  wire    [ 31: 0] f_data;
  wire    [  3: 0] f_dqm;
  wire             f_empty;
  reg              f_pop;
  wire             f_rnw;
  wire             f_select;
  wire    [ 58: 0] fifo_read_data;
  reg     [ 11: 0] i_addr;
  reg     [  3: 0] i_cmd;
  reg     [  2: 0] i_count;
  reg     [  2: 0] i_next;
  reg     [  2: 0] i_refs;
  reg     [  2: 0] i_state;
  reg              init_done;
  reg     [ 11: 0] m_addr /* synthesis ALTERA_ATTRIBUTE =  "FAST_OUTPUT_REGISTER=ON" */;
  reg     [  1: 0] m_bank /* synthesis ALTERA_ATTRIBUTE =  "FAST_OUTPUT_REGISTER=ON" */;
  reg     [  3: 0] m_cmd /* synthesis ALTERA_ATTRIBUTE =  "FAST_OUTPUT_REGISTER=ON" */;
  reg     [  2: 0] m_count;
  reg     [ 31: 0] m_data /* synthesis ALTERA_ATTRIBUTE =  "FAST_OUTPUT_REGISTER=ON ; FAST_OUTPUT_ENABLE_REGISTER=ON" */;
  reg     [  3: 0] m_dqm /* synthesis ALTERA_ATTRIBUTE =  "FAST_OUTPUT_REGISTER=ON" */;
  reg     [  8: 0] m_next;
  reg     [  8: 0] m_state;
  reg              oe /* synthesis ALTERA_ATTRIBUTE =  "FAST_OUTPUT_ENABLE_REGISTER=ON" */;
  wire             pending;
  wire             rd_strobe;
  reg     [  2: 0] rd_valid;
  reg     [ 12: 0] refresh_counter;
  reg              refresh_request;
  wire             rnw_match;
  wire             row_match;
  wire    [ 23: 0] txt_code;
  reg              za_cannotrefresh;
  reg     [ 31: 0] za_data /* synthesis ALTERA_ATTRIBUTE =  "FAST_INPUT_REGISTER=ON" */;
  reg              za_valid;
  wire             za_waitrequest;
  wire    [ 11: 0] zs_addr;
  wire    [  1: 0] zs_ba;
  wire             zs_cas_n;
  wire             zs_cke;
  wire             zs_cs_n;
  wire    [ 31: 0] zs_dq;
  wire    [  3: 0] zs_dqm;
  wire             zs_ras_n;
  wire             zs_we_n;
  assign clk_en = 1;
  //s1, which is an e_avalon_slave
  assign {zs_cs_n, zs_ras_n, zs_cas_n, zs_we_n} = m_cmd;
  assign zs_addr = m_addr;
  assign zs_cke = clk_en;
  assign zs_dq = oe?m_data:{32{1'bz}};
  assign zs_dqm = m_dqm;
  assign zs_ba = m_bank;
  assign f_select = f_pop & pending;
  assign f_cs_n = 1'b0;
  assign cs_n = f_select ? f_cs_n : active_cs_n;
  assign csn_decode = cs_n;
  assign {f_rnw, f_addr, f_dqm, f_data} = fifo_read_data;
  sdram_input_efifo_module the_sdram_input_efifo_module
    (
      .almost_empty (almost_empty),
      .almost_full  (almost_full),
      .clk          (clk),
      .empty        (f_empty),
      .full         (za_waitrequest),
      .rd           (f_select),
      .rd_data      (fifo_read_data),
      .reset_n      (reset_n),
      .wr           ((~az_wr_n | ~az_rd_n) & !za_waitrequest),
      .wr_data      ({az_wr_n, az_addr, az_wr_n ? 4'b0 : az_be_n, az_data})
    );

  assign f_bank = {f_addr[21],f_addr[8]};
  // Refresh/init counter.
  always @(posedge clk or negedge reset_n)
    begin
      if (reset_n == 0)
          refresh_counter <= 5000;
      else if (refresh_counter == 0)
          refresh_counter <= 781;
      else 
        refresh_counter <= refresh_counter - 1'b1;
    end


  // Refresh request signal.
  always @(posedge clk or negedge reset_n)
    begin
      if (reset_n == 0)
          refresh_request <= 0;
      else if (1)
          refresh_request <= ((refresh_counter == 0) | refresh_request) & ~ack_refresh_request & init_done;
    end


  // Generate an Interrupt if two ref_reqs occur before one ack_refresh_request
  always @(posedge clk or negedge reset_n)
    begin
      if (reset_n == 0)
          za_cannotrefresh <= 0;
      else if (1)
          za_cannotrefresh <= (refresh_counter == 0) & refresh_request;
    end


  // Initialization-done flag.
  always @(posedge clk or negedge reset_n)
    begin
      if (reset_n == 0)
          init_done <= 0;
      else if (1)
          init_done <= init_done | (i_state == 3'b101);
    end


  // **** Init FSM ****
  always @(posedge clk or negedge reset_n)
    begin
      if (reset_n == 0)
        begin
          i_state <= 3'b000;
          i_next <= 3'b000;
          i_cmd <= 4'b1111;
          i_addr <= {12{1'b1}};
          i_count <= {3{1'b0}};
        end
      else 
        begin
          i_addr <= {12{1'b1}};
          case (i_state) // synthesis parallel_case full_case
          
              3'b000: begin
                  i_cmd <= 4'b1111;
                  i_refs <= 3'b0;
                  //Wait for refresh count-down after reset
                  if (refresh_counter == 0)
                      i_state <= 3'b001;

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
www.日本不卡| 666欧美在线视频| 在线精品亚洲一区二区不卡| 91精品综合久久久久久| 国产欧美一区二区精品婷婷 | 尤物视频一区二区| 日韩av中文在线观看| 色悠悠久久综合| 久久综合久久综合亚洲| 亚洲五码中文字幕| 99精品黄色片免费大全| 精品国产一区久久| 亚洲综合久久久久| 国产91清纯白嫩初高中在线观看 | 国产精品一区二区久久不卡| 欧美午夜精品免费| 中文字幕一区二区在线播放| 久久99精品久久久久久久久久久久 | 91精品国产综合久久福利软件 | 亚洲综合久久av| 99精品欧美一区| 久久久一区二区三区捆绑**| 免费高清视频精品| 7777精品久久久大香线蕉 | 久久新电视剧免费观看| 日韩精品成人一区二区三区| 欧洲精品一区二区三区在线观看| 国产日韩欧美一区二区三区乱码| 久久丁香综合五月国产三级网站 | 欧美精品一区二区三区在线播放 | 欧美一区二区三区播放老司机| 一区二区三区欧美亚洲| eeuss鲁片一区二区三区在线看| 久久精品一区八戒影视| 国内精品久久久久影院薰衣草| 91精品国产综合久久小美女| 亚洲444eee在线观看| 精品视频一区三区九区| 一区二区三区欧美久久| 欧美三级视频在线观看| 日韩不卡手机在线v区| 91精品欧美久久久久久动漫| 天天综合网天天综合色| 欧美色男人天堂| 日韩中文字幕1| 欧美一级国产精品| 国产综合久久久久久鬼色 | 精品影视av免费| 久久人人爽爽爽人久久久| 国产在线播放一区二区三区| 国产亚洲成aⅴ人片在线观看| 国产成人啪免费观看软件| 国产精品久久一卡二卡| 色欧美88888久久久久久影院| 综合在线观看色| 欧美高清一级片在线| 蜜桃精品视频在线| 国产欧美日韩综合精品一区二区| 不卡电影一区二区三区| 亚洲精品乱码久久久久久| 欧美日韩久久久一区| 久久精品久久久精品美女| 国产女主播视频一区二区| 一本色道久久综合亚洲精品按摩| 五月天网站亚洲| 久久久久国产一区二区三区四区| aa级大片欧美| 日韩精品1区2区3区| 日本一区二区三区四区| 欧美中文字幕一区二区三区亚洲| 奇米色一区二区三区四区| 日本一区二区三区在线不卡| 在线观看视频91| 精品一区二区三区欧美| 国产精品不卡视频| 日韩一二三四区| 色婷婷av一区二区三区软件| 免费成人在线视频观看| 亚洲免费看黄网站| 欧美大片国产精品| 91黄色在线观看| 国产伦精品一区二区三区免费迷| 亚洲精品视频一区| 久久久久9999亚洲精品| 在线播放欧美女士性生活| 成人激情免费网站| 久久99国产乱子伦精品免费| 亚洲欧美一区二区久久| 久久久久久亚洲综合| 欧美肥胖老妇做爰| 91在线视频播放地址| 精彩视频一区二区| 五月开心婷婷久久| 亚洲欧美日韩国产一区二区三区| 精品国产免费人成电影在线观看四季| 91麻豆国产香蕉久久精品| 国产一区视频导航| 奇米影视在线99精品| 一区二区三区免费| 一区视频在线播放| 久久久九九九九| 精品美女在线播放| 日韩三级高清在线| 欧美精品第1页| 91福利在线播放| 99久久精品免费精品国产| 国产精品18久久久久久久久久久久 | 亚洲欧美日韩电影| 中文一区二区在线观看| www国产成人| 久久人人97超碰com| 精品国产污污免费网站入口| 51精品国自产在线| 欧美精品久久99| 91精品国产手机| 欧美肥妇bbw| 欧美一区午夜精品| 在线播放91灌醉迷j高跟美女| 欧美系列亚洲系列| 欧美色综合网站| 在线观看亚洲专区| 欧美日韩一区在线观看| 欧美午夜在线一二页| 欧美亚洲禁片免费| 欧美日本在线视频| 日韩一区二区三免费高清| 日韩一区二区在线免费观看| 欧美一级在线观看| 久久久久久夜精品精品免费| 国产色综合一区| 国产精品黄色在线观看| 亚洲天堂成人网| 午夜精品一区二区三区三上悠亚| 亚洲二区在线视频| 免费亚洲电影在线| 国产二区国产一区在线观看| 99久久er热在这里只有精品66| 91污在线观看| 欧美日韩精品三区| 久久久久免费观看| 亚洲蜜桃精久久久久久久| 午夜精品123| 国产一区日韩二区欧美三区| 9i在线看片成人免费| 欧美调教femdomvk| 日韩欧美国产电影| **性色生活片久久毛片| 五月天激情小说综合| 国产精品影视在线| 在线日韩国产精品| 久久女同性恋中文字幕| 亚洲丝袜精品丝袜在线| 亚洲成人福利片| 国产精品资源网| 欧美日韩午夜在线| 久久久久国色av免费看影院| 亚洲精品高清视频在线观看| 日本aⅴ免费视频一区二区三区| 国产精品一区二区三区四区| 91蜜桃婷婷狠狠久久综合9色| 制服丝袜亚洲色图| 国产精品久久久久一区二区三区共 | 一本一道久久a久久精品| 日韩一区二区视频| 亚洲青青青在线视频| 日本中文一区二区三区| 91免费看`日韩一区二区| 日韩欧美色电影| 亚洲一区在线观看免费| 国产精一品亚洲二区在线视频| 欧美色精品在线视频| 国产精品久久久久永久免费观看 | 亚洲国产精品久久久久婷婷884 | 精品电影一区二区| 樱桃国产成人精品视频| 国产传媒一区在线| 欧美一级片在线观看| 亚洲伊人伊色伊影伊综合网| 国产经典欧美精品| 日韩亚洲欧美在线| 一区二区三区鲁丝不卡| 成人av资源下载| 精品国产一区久久| 日本欧美在线看| 欧美三级午夜理伦三级中视频| 国产精品国产三级国产aⅴ无密码| 久久国产尿小便嘘嘘尿| 精品污污网站免费看| 亚洲一级片在线观看| 91丝袜美女网| 国产精品久久久久久久久动漫| 国产美女一区二区三区| 制服丝袜中文字幕亚洲| 亚洲观看高清完整版在线观看| 91污片在线观看| 亚洲视频一区在线观看| av高清不卡在线| 亚洲欧美综合另类在线卡通| 成人的网站免费观看| 中文字幕精品一区二区三区精品 |