亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? sdram.v

?? 基于NIOS的CF卡應用(包括了軟件和硬件),ALTERA的IP庫中只提供了底層的硬件寄存器描述頭文件.這是個基于IP核HAL的軟件,以及相應的硬件設計示例.
?? V
?? 第 1 頁 / 共 2 頁
字號:
//Legal Notice: (C)2005 Altera Corporation. All rights reserved.  Your
//use of Altera Corporation's design tools, logic functions and other
//software and tools, and its AMPP partner logic functions, and any
//output files any of the foregoing (including device programming or
//simulation files), and any associated documentation or information are
//expressly subject to the terms and conditions of the Altera Program
//License Subscription Agreement or other applicable license agreement,
//including, without limitation, that your use is for the sole purpose
//of programming logic devices manufactured by Altera and sold by Altera
//or its authorized distributors.  Please refer to the applicable
//agreement for further details.

// synthesis translate_off
`timescale 1ns / 100ps
// synthesis translate_on
module sdram_input_efifo_module (
                                  // inputs:
                                   clk,
                                   rd,
                                   reset_n,
                                   wr,
                                   wr_data,

                                  // outputs:
                                   almost_empty,
                                   almost_full,
                                   empty,
                                   full,
                                   rd_data
                                );

  output           almost_empty;
  output           almost_full;
  output           empty;
  output           full;
  output  [ 58: 0] rd_data;
  input            clk;
  input            rd;
  input            reset_n;
  input            wr;
  input   [ 58: 0] wr_data;

  wire             almost_empty;
  wire             almost_full;
  wire             empty;
  reg     [  1: 0] entries;
  reg     [ 58: 0] entry_0;
  reg     [ 58: 0] entry_1;
  wire             full;
  reg              rd_address;
  reg     [ 58: 0] rd_data;
  wire    [  1: 0] rdwr;
  reg              wr_address;
  assign rdwr = {rd, wr};
  assign full = entries == 2;
  assign almost_full = entries >= 1;
  assign empty = entries == 0;
  assign almost_empty = entries <= 1;
  always @(entry_0 or entry_1 or rd_address)
    begin
      case (rd_address) // synthesis parallel_case full_case
      
          1'd0: begin
              rd_data <= entry_0;
          end // 1'd0 
      
          1'd1: begin
              rd_data <= entry_1;
          end // 1'd1 
      
          default: begin
          end // default
      
      endcase // rd_address
    end


  always @(posedge clk or negedge reset_n)
    begin
      if (reset_n == 0)
        begin
          wr_address <= 0;
          rd_address <= 0;
          entries <= 0;
        end
      else 
        case (rdwr) // synthesis parallel_case full_case
        
            2'd1: begin
                // Write data
                if (!full)
                  begin
                    entries <= entries + 1;
                    wr_address <= (wr_address == 1) ? 0 : (wr_address + 1);
                  end
            end // 2'd1 
        
            2'd2: begin
                // Read data
                if (!empty)
                  begin
                    entries <= entries - 1;
                    rd_address <= (rd_address == 1) ? 0 : (rd_address + 1);
                  end
            end // 2'd2 
        
            2'd3: begin
                wr_address <= (wr_address == 1) ? 0 : (wr_address + 1);
                rd_address <= (rd_address == 1) ? 0 : (rd_address + 1);
            end // 2'd3 
        
            default: begin
            end // default
        
        endcase // rdwr
    end


  always @(posedge clk)
    begin
      //Write data
      if (wr & !full)
          case (wr_address) // synthesis parallel_case full_case
          
              1'd0: begin
                  entry_0 <= wr_data;
              end // 1'd0 
          
              1'd1: begin
                  entry_1 <= wr_data;
              end // 1'd1 
          
              default: begin
              end // default
          
          endcase // wr_address
    end




endmodule


module sdram (
               // inputs:
                az_addr,
                az_be_n,
                az_cs,
                az_data,
                az_rd_n,
                az_wr_n,
                clk,
                reset_n,

               // outputs:
                za_data,
                za_valid,
                za_waitrequest,
                zs_addr,
                zs_ba,
                zs_cas_n,
                zs_cke,
                zs_cs_n,
                zs_dq,
                zs_dqm,
                zs_ras_n,
                zs_we_n
             );

  output  [ 31: 0] za_data;
  output           za_valid;
  output           za_waitrequest;
  output  [ 11: 0] zs_addr;
  output  [  1: 0] zs_ba;
  output           zs_cas_n;
  output           zs_cke;
  output           zs_cs_n;
  inout   [ 31: 0] zs_dq;
  output  [  3: 0] zs_dqm;
  output           zs_ras_n;
  output           zs_we_n;
  input   [ 21: 0] az_addr;
  input   [  3: 0] az_be_n;
  input            az_cs;
  input   [ 31: 0] az_data;
  input            az_rd_n;
  input            az_wr_n;
  input            clk;
  input            reset_n;

  wire    [ 23: 0] CODE;
  reg              ack_refresh_request;
  reg     [ 21: 0] active_addr;
  wire    [  1: 0] active_bank;
  reg              active_cs_n;
  reg     [ 31: 0] active_data;
  reg     [  3: 0] active_dqm;
  reg              active_rnw;
  wire             almost_empty;
  wire             almost_full;
  wire             bank_match;
  wire    [  7: 0] cas_addr;
  wire             clk_en;
  wire    [  3: 0] cmd_all;
  wire    [  2: 0] cmd_code;
  wire             cs_n;
  wire             csn_decode;
  wire             csn_match;
  wire    [ 21: 0] f_addr;
  wire    [  1: 0] f_bank;
  wire             f_cs_n;
  wire    [ 31: 0] f_data;
  wire    [  3: 0] f_dqm;
  wire             f_empty;
  reg              f_pop;
  wire             f_rnw;
  wire             f_select;
  wire    [ 58: 0] fifo_read_data;
  reg     [ 11: 0] i_addr;
  reg     [  3: 0] i_cmd;
  reg     [  2: 0] i_count;
  reg     [  2: 0] i_next;
  reg     [  2: 0] i_refs;
  reg     [  2: 0] i_state;
  reg              init_done;
  reg     [ 11: 0] m_addr /* synthesis ALTERA_ATTRIBUTE =  "FAST_OUTPUT_REGISTER=ON" */;
  reg     [  1: 0] m_bank /* synthesis ALTERA_ATTRIBUTE =  "FAST_OUTPUT_REGISTER=ON" */;
  reg     [  3: 0] m_cmd /* synthesis ALTERA_ATTRIBUTE =  "FAST_OUTPUT_REGISTER=ON" */;
  reg     [  2: 0] m_count;
  reg     [ 31: 0] m_data /* synthesis ALTERA_ATTRIBUTE =  "FAST_OUTPUT_REGISTER=ON ; FAST_OUTPUT_ENABLE_REGISTER=ON" */;
  reg     [  3: 0] m_dqm /* synthesis ALTERA_ATTRIBUTE =  "FAST_OUTPUT_REGISTER=ON" */;
  reg     [  8: 0] m_next;
  reg     [  8: 0] m_state;
  reg              oe /* synthesis ALTERA_ATTRIBUTE =  "FAST_OUTPUT_ENABLE_REGISTER=ON" */;
  wire             pending;
  wire             rd_strobe;
  reg     [  2: 0] rd_valid;
  reg     [ 12: 0] refresh_counter;
  reg              refresh_request;
  wire             rnw_match;
  wire             row_match;
  wire    [ 23: 0] txt_code;
  reg              za_cannotrefresh;
  reg     [ 31: 0] za_data /* synthesis ALTERA_ATTRIBUTE =  "FAST_INPUT_REGISTER=ON" */;
  reg              za_valid;
  wire             za_waitrequest;
  wire    [ 11: 0] zs_addr;
  wire    [  1: 0] zs_ba;
  wire             zs_cas_n;
  wire             zs_cke;
  wire             zs_cs_n;
  wire    [ 31: 0] zs_dq;
  wire    [  3: 0] zs_dqm;
  wire             zs_ras_n;
  wire             zs_we_n;
  assign clk_en = 1;
  //s1, which is an e_avalon_slave
  assign {zs_cs_n, zs_ras_n, zs_cas_n, zs_we_n} = m_cmd;
  assign zs_addr = m_addr;
  assign zs_cke = clk_en;
  assign zs_dq = oe?m_data:{32{1'bz}};
  assign zs_dqm = m_dqm;
  assign zs_ba = m_bank;
  assign f_select = f_pop & pending;
  assign f_cs_n = 1'b0;
  assign cs_n = f_select ? f_cs_n : active_cs_n;
  assign csn_decode = cs_n;
  assign {f_rnw, f_addr, f_dqm, f_data} = fifo_read_data;
  sdram_input_efifo_module the_sdram_input_efifo_module
    (
      .almost_empty (almost_empty),
      .almost_full  (almost_full),
      .clk          (clk),
      .empty        (f_empty),
      .full         (za_waitrequest),
      .rd           (f_select),
      .rd_data      (fifo_read_data),
      .reset_n      (reset_n),
      .wr           ((~az_wr_n | ~az_rd_n) & !za_waitrequest),
      .wr_data      ({az_wr_n, az_addr, az_wr_n ? 4'b0 : az_be_n, az_data})
    );

  assign f_bank = {f_addr[21],f_addr[8]};
  // Refresh/init counter.
  always @(posedge clk or negedge reset_n)
    begin
      if (reset_n == 0)
          refresh_counter <= 5000;
      else if (refresh_counter == 0)
          refresh_counter <= 781;
      else 
        refresh_counter <= refresh_counter - 1'b1;
    end


  // Refresh request signal.
  always @(posedge clk or negedge reset_n)
    begin
      if (reset_n == 0)
          refresh_request <= 0;
      else if (1)
          refresh_request <= ((refresh_counter == 0) | refresh_request) & ~ack_refresh_request & init_done;
    end


  // Generate an Interrupt if two ref_reqs occur before one ack_refresh_request
  always @(posedge clk or negedge reset_n)
    begin
      if (reset_n == 0)
          za_cannotrefresh <= 0;
      else if (1)
          za_cannotrefresh <= (refresh_counter == 0) & refresh_request;
    end


  // Initialization-done flag.
  always @(posedge clk or negedge reset_n)
    begin
      if (reset_n == 0)
          init_done <= 0;
      else if (1)
          init_done <= init_done | (i_state == 3'b101);
    end


  // **** Init FSM ****
  always @(posedge clk or negedge reset_n)
    begin
      if (reset_n == 0)
        begin
          i_state <= 3'b000;
          i_next <= 3'b000;
          i_cmd <= 4'b1111;
          i_addr <= {12{1'b1}};
          i_count <= {3{1'b0}};
        end
      else 
        begin
          i_addr <= {12{1'b1}};
          case (i_state) // synthesis parallel_case full_case
          
              3'b000: begin
                  i_cmd <= 4'b1111;
                  i_refs <= 3'b0;
                  //Wait for refresh count-down after reset
                  if (refresh_counter == 0)
                      i_state <= 3'b001;

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
日韩电影在线免费看| 久久99精品国产麻豆婷婷洗澡| 成人污污视频在线观看| 精品国产青草久久久久福利| 免费国产亚洲视频| 91精品国产高清一区二区三区| 五月天视频一区| 7777精品伊人久久久大香线蕉完整版| 亚洲综合色噜噜狠狠| 日本久久一区二区| 夜夜精品浪潮av一区二区三区| 色视频欧美一区二区三区| 亚洲私人影院在线观看| 91免费看`日韩一区二区| 中文字幕日韩一区二区| aaa国产一区| 色综合亚洲欧洲| 亚洲人成在线观看一区二区| 92精品国产成人观看免费| 一区二区在线观看av| 在线观看一区二区精品视频| 亚洲线精品一区二区三区| 欧美日韩一级片网站| 日韩中文字幕亚洲一区二区va在线 | 激情五月激情综合网| 久久综合色之久久综合| 国产成人在线网站| 亚洲欧洲三级电影| 91老司机福利 在线| 亚洲一级二级三级在线免费观看| 欧美视频在线播放| 日韩1区2区3区| 精品理论电影在线观看| 成人午夜私人影院| 亚洲欧美日韩国产手机在线| 欧美日韩精品专区| 理论电影国产精品| 国产精品热久久久久夜色精品三区| av午夜一区麻豆| 亚洲第一综合色| 日韩一区二区三区四区五区六区| 国产精品主播直播| 亚洲人成亚洲人成在线观看图片 | 欧美一级在线视频| 国产自产高清不卡| **性色生活片久久毛片| 亚洲国产欧美在线| 日韩一区二区三区视频在线 | aaa欧美日韩| 亚洲成人手机在线| 久久久精品日韩欧美| 91麻豆自制传媒国产之光| 视频一区二区中文字幕| 久久综合色一综合色88| 91色porny蝌蚪| 日韩成人一区二区| 国产欧美精品国产国产专区| 欧美视频一二三区| 国产麻豆视频一区| 亚洲小说欧美激情另类| 久久久久免费观看| 欧美视频在线观看一区| 国产精品77777| 亚洲成a人片综合在线| 国产日韩欧美一区二区三区乱码 | 中文字幕在线不卡一区| 欧美日韩大陆一区二区| 国产福利精品一区| 亚洲午夜久久久久久久久久久| 精品国产乱码久久久久久浪潮 | 欧美日韩aaaaaa| 国产视频亚洲色图| 欧美老肥妇做.爰bbww| 国产成人在线看| 日韩电影免费一区| 自拍偷自拍亚洲精品播放| 91麻豆精品国产自产在线| 成人深夜在线观看| 奇米色777欧美一区二区| 亚洲你懂的在线视频| 精品国产一区二区三区久久久蜜月 | 亚洲一区二区三区四区的| 久久综合99re88久久爱| 欧美综合一区二区| 福利一区福利二区| 免费在线看一区| 亚洲综合一区二区| 国产精品嫩草影院av蜜臀| 日韩你懂的在线观看| 在线观看欧美日本| 白白色亚洲国产精品| 国产曰批免费观看久久久| 亚洲成av人片在线观看| 自拍视频在线观看一区二区| 精品国产露脸精彩对白| 欧美电影在哪看比较好| 91一区二区在线| 国产成人av一区二区| 极品瑜伽女神91| 日韩精彩视频在线观看| 亚洲免费观看在线观看| 国产精品伦一区二区三级视频| 日韩亚洲欧美成人一区| 欧美群妇大交群中文字幕| 色婷婷综合久久| 99久久国产免费看| 成人激情动漫在线观看| 国产精品一区二区在线观看不卡| 日本va欧美va瓶| 亚洲va欧美va人人爽| 一区二区三区四区亚洲| 中文字幕一区av| 中文字幕不卡在线观看| 久久久国际精品| 久久婷婷国产综合精品青草| 日韩欧美一区二区在线视频| 欧美日韩成人高清| 欧美日韩亚洲不卡| 欧美在线制服丝袜| 在线中文字幕不卡| 一区二区三区四区高清精品免费观看 | 国产91精品精华液一区二区三区 | 视频一区免费在线观看| 亚洲成人免费av| 午夜在线成人av| 午夜精品一区在线观看| 亚洲午夜精品网| 亚洲成人av一区二区三区| 天天影视涩香欲综合网| 日韩精品一区第一页| 日韩和欧美一区二区| 日日欢夜夜爽一区| 蜜桃视频第一区免费观看| 免费精品视频在线| 久久不见久久见免费视频1| 久久精品国产一区二区三| 黑人巨大精品欧美黑白配亚洲| 精品午夜一区二区三区在线观看| 久久99精品国产麻豆婷婷| 国产一区二区三区美女| 国产成人aaa| 91亚洲精品一区二区乱码| 91福利国产精品| 欧美精品电影在线播放| 日韩精品一区二区三区在线| 欧美精品一区二区三区视频| 国产日韩在线不卡| 亚洲人成精品久久久久久| 亚洲激情自拍偷拍| 香蕉成人啪国产精品视频综合网| 日本在线观看不卡视频| 狠狠网亚洲精品| 成人伦理片在线| 91福利国产成人精品照片| 欧美精品乱码久久久久久按摩| 日韩欧美一二三四区| 国产日韩欧美精品综合| 亚洲色大成网站www久久九九| 亚洲综合在线观看视频| 日本麻豆一区二区三区视频| 精品一区二区三区免费| 成人高清视频在线观看| 亚洲一区二区在线免费看| 免费的成人av| 粉嫩av亚洲一区二区图片| 91丨porny丨首页| 7777女厕盗摄久久久| 久久久777精品电影网影网| 日韩美女精品在线| 秋霞av亚洲一区二区三| 成人亚洲精品久久久久软件| 色噜噜狠狠色综合中国| 日韩欧美在线123| 中文字幕在线不卡一区二区三区 | 一区二区国产盗摄色噜噜| 免费人成网站在线观看欧美高清| 国产精品一线二线三线| 在线观看免费成人| 久久综合精品国产一区二区三区 | 亚洲精品亚洲人成人网| 蜜臀av一区二区在线免费观看| 成人精品小蝌蚪| 欧美日韩视频在线观看一区二区三区 | 国产一区二区毛片| 91免费在线视频观看| 欧美电影在哪看比较好| 国产欧美精品在线观看| 亚洲高清免费视频| 福利91精品一区二区三区| 欧美少妇一区二区| 懂色av噜噜一区二区三区av| 欧美色中文字幕| 久久久影视传媒| 亚洲福利视频导航| 成人综合婷婷国产精品久久| 欧美精品在线一区二区三区| 欧美激情一区二区三区全黄| 日韩电影免费一区| 一本色道综合亚洲| 久久综合色综合88|