亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? uart1.v

?? 基于NIOS的CF卡應用(包括了軟件和硬件),ALTERA的IP庫中只提供了底層的硬件寄存器描述頭文件.這是個基于IP核HAL的軟件,以及相應的硬件設計示例.
?? V
?? 第 1 頁 / 共 3 頁
字號:
//Legal Notice: (C)2005 Altera Corporation. All rights reserved.  Your
//use of Altera Corporation's design tools, logic functions and other
//software and tools, and its AMPP partner logic functions, and any
//output files any of the foregoing (including device programming or
//simulation files), and any associated documentation or information are
//expressly subject to the terms and conditions of the Altera Program
//License Subscription Agreement or other applicable license agreement,
//including, without limitation, that your use is for the sole purpose
//of programming logic devices manufactured by Altera and sold by Altera
//or its authorized distributors.  Please refer to the applicable
//agreement for further details.

// synthesis translate_off
`timescale 1ns / 100ps
// synthesis translate_on
module uart1_log_module (
                          // inputs:
                           clk,
                           data,
                           strobe,
                           valid
                        );

  input            clk;
  input   [  7: 0] data;
  input            strobe;
  input            valid;


//synthesis translate_off
//////////////// SIMULATION-ONLY CONTENTS
   reg [31:0] text_handle; // for $fopen
   initial text_handle = $fopen ("C:/designs/cf_tests/to_nios_forum/std_1c20/std_1c20_sim/uart1_log_module.txt");

   always @(posedge clk) begin
      if (valid && strobe) begin
	 // Send \n (linefeed) instead of \r (^M, Carriage Return)...
         $fwrite (text_handle, "%s", ((data == 8'hd) ? 8'ha : data));
	 // non-standard; poorly documented; required to get real data stream.
	 $fflush (text_handle);
      end
   end // clk


//////////////// END SIMULATION-ONLY CONTENTS

//synthesis translate_on


endmodule


module uart1_tx (
                  // inputs:
                   baud_divisor,
                   begintransfer,
                   clk,
                   clk_en,
                   do_force_break,
                   reset_n,
                   status_wr_strobe,
                   tx_data,
                   tx_wr_strobe,

                  // outputs:
                   tx_overrun,
                   tx_ready,
                   tx_shift_empty,
                   txd
                );

  output           tx_overrun;
  output           tx_ready;
  output           tx_shift_empty;
  output           txd;
  input   [  8: 0] baud_divisor;
  input            begintransfer;
  input            clk;
  input            clk_en;
  input            do_force_break;
  input            reset_n;
  input            status_wr_strobe;
  input   [  7: 0] tx_data;
  input            tx_wr_strobe;

  reg              baud_clk_en;
  reg     [  8: 0] baud_rate_counter;
  wire             baud_rate_counter_is_zero;
  reg              do_load_shifter;
  wire             do_shift;
  reg              pre_txd;
  wire             shift_done;
  wire    [  9: 0] tx_load_val;
  reg              tx_overrun;
  reg              tx_ready;
  reg              tx_shift_empty;
  wire             tx_shift_reg_out;
  wire    [  9: 0] tx_shift_register_contents;
  wire             tx_wr_strobe_onset;
  reg              txd;
  wire    [  9: 0] unxshiftxtx_shift_register_contentsxtx_shift_reg_outxx5_in;
  reg     [  9: 0] unxshiftxtx_shift_register_contentsxtx_shift_reg_outxx5_out;
  assign tx_wr_strobe_onset = tx_wr_strobe && begintransfer;
  assign tx_load_val = {{1 {1'b1}},
    tx_data,
    1'b0};

  assign shift_done = ~(|tx_shift_register_contents);
  always @(posedge clk or negedge reset_n)
    begin
      if (reset_n == 0)
          do_load_shifter <= 0;
      else if (clk_en)
          do_load_shifter <= (~tx_ready) && shift_done;
    end


  always @(posedge clk or negedge reset_n)
    begin
      if (reset_n == 0)
          tx_ready <= 1'b1;
      else if (clk_en)
          if (tx_wr_strobe_onset)
              tx_ready <= 0;
          else if (do_load_shifter)
              tx_ready <= -1;
    end


  always @(posedge clk or negedge reset_n)
    begin
      if (reset_n == 0)
          tx_overrun <= 0;
      else if (clk_en)
          if (status_wr_strobe)
              tx_overrun <= 0;
          else if (~tx_ready && tx_wr_strobe_onset)
              tx_overrun <= -1;
    end


  always @(posedge clk or negedge reset_n)
    begin
      if (reset_n == 0)
          tx_shift_empty <= 1'b1;
      else if (clk_en)
          tx_shift_empty <= tx_ready && shift_done;
    end


  always @(posedge clk or negedge reset_n)
    begin
      if (reset_n == 0)
          baud_rate_counter <= 0;
      else if (clk_en)
          if (baud_rate_counter_is_zero || do_load_shifter)
              baud_rate_counter <= baud_divisor;
          else 
            baud_rate_counter <= baud_rate_counter - 1;
    end


  assign baud_rate_counter_is_zero = baud_rate_counter == 0;
  always @(posedge clk or negedge reset_n)
    begin
      if (reset_n == 0)
          baud_clk_en <= 0;
      else if (clk_en)
          baud_clk_en <= baud_rate_counter_is_zero;
    end


  assign do_shift = baud_clk_en  && 
    (~shift_done) && 
    (~do_load_shifter);

  always @(posedge clk or negedge reset_n)
    begin
      if (reset_n == 0)
          pre_txd <= 1;
      else if (~shift_done)
          pre_txd <= tx_shift_reg_out;
    end


  always @(posedge clk or negedge reset_n)
    begin
      if (reset_n == 0)
          txd <= 1;
      else if (clk_en)
          txd <= pre_txd & ~do_force_break;
    end


  //_reg, which is an e_register
  always @(posedge clk or negedge reset_n)
    begin
      if (reset_n == 0)
          unxshiftxtx_shift_register_contentsxtx_shift_reg_outxx5_out <= 0;
      else if (clk_en)
          unxshiftxtx_shift_register_contentsxtx_shift_reg_outxx5_out <= unxshiftxtx_shift_register_contentsxtx_shift_reg_outxx5_in;
    end


  assign unxshiftxtx_shift_register_contentsxtx_shift_reg_outxx5_in = (do_load_shifter)? tx_load_val :
    (do_shift)? {1'b0,
    unxshiftxtx_shift_register_contentsxtx_shift_reg_outxx5_out[9 : 1]} :
    unxshiftxtx_shift_register_contentsxtx_shift_reg_outxx5_out;

  assign tx_shift_register_contents = unxshiftxtx_shift_register_contentsxtx_shift_reg_outxx5_out;
  assign tx_shift_reg_out = unxshiftxtx_shift_register_contentsxtx_shift_reg_outxx5_out[0];


endmodule


module uart1_rx_stimulus_source_character_source_rom_module (
                                                              // inputs:
                                                               clk,
                                                               incr_addr,
                                                               reset_n,

                                                              // outputs:
                                                               new_rom,
                                                               q,
                                                               safe
                                                            );

  parameter POLL_RATE = 100;


  output           new_rom;
  output  [  7: 0] q;
  output           safe;
  input            clk;
  input            incr_addr;
  input            reset_n;

  reg     [ 10: 0] address;
  reg              d1_pre;
  reg              d2_pre;
  reg              d3_pre;
  reg              d4_pre;
  reg              d5_pre;
  reg              d6_pre;
  reg              d7_pre;
  reg              d8_pre;
  reg              d9_pre;
  reg     [  7: 0] mem_array [1023: 0];
  reg     [ 31: 0] mutex [  1: 0];
  reg              new_rom;
  reg              pre;
  wire    [  7: 0] q;
  wire             safe;

//synthesis translate_off
//////////////// SIMULATION-ONLY CONTENTS
  assign q = mem_array[address];
  always @(posedge clk or negedge reset_n)
    begin
      if (reset_n == 0)
        begin
          d1_pre <= 0;
          d2_pre <= 0;
          d3_pre <= 0;
          d4_pre <= 0;
          d5_pre <= 0;
          d6_pre <= 0;
          d7_pre <= 0;
          d8_pre <= 0;
          d9_pre <= 0;
          new_rom <= 0;
        end
      else if (1)
        begin
          d1_pre <= pre;
          d2_pre <= d1_pre;
          d3_pre <= d2_pre;
          d4_pre <= d3_pre;
          d5_pre <= d4_pre;
          d6_pre <= d5_pre;
          d7_pre <= d6_pre;
          d8_pre <= d7_pre;
          d9_pre <= d8_pre;
          new_rom <= d9_pre;
        end
    end


   reg        safe_delay;
   reg [31:0] poll_count;
   reg [31:0] mutex_handle;
   wire       interactive = 1'b0 ; // '
   assign     safe = (address < mutex[1]);

   initial poll_count = POLL_RATE;

   always @(posedge clk or negedge reset_n) begin
      if (reset_n !== 1) begin
         safe_delay <= 0;
      end else begin
         safe_delay <= safe;
      end
   end // safe_delay

   always @(posedge clk or negedge reset_n) begin
      if (reset_n !== 1) begin  // dont worry about null _stream.dat file
         address <= 0;
         mem_array[0] <= 0;
         mutex[0] <= 0;
         mutex[1] <= 0;
         pre <= 0;
      end else begin            // deal with the non-reset case
         pre <= 0;
         if (incr_addr && safe) address <= address + 1;
         if (mutex[0] && !safe && safe_delay) begin
            // and blast the mutex after falling edge of safe if interactive
            if (interactive) begin
               mutex_handle = $fopen ("C:/designs/cf_tests/to_nios_forum/std_1c20/std_1c20_sim/uart1_input_data_mutex.dat");
               $fdisplay (mutex_handle, "0");
               $fclose (mutex_handle);
               // $display ($stime, "\t%m:\n\t\tMutex cleared!");
            end else begin
               // sleep until next reset, do not bash mutex.
               wait (!reset_n);
            end
         end // OK to bash mutex.
         if (poll_count < POLL_RATE) begin // wait
            poll_count = poll_count + 1;
         end else begin         // do the interesting stuff.
            poll_count = 0;
            $readmemh ("C:/designs/cf_tests/to_nios_forum/std_1c20/std_1c20_sim/uart1_input_data_mutex.dat", mutex);
            if (mutex[0] && !safe) begin
            // read stream into mem_array after current characters are gone!
               // save mutex[0] value to compare to address (generates 'safe')
               mutex[1] <= mutex[0];
               // $display ($stime, "\t%m:\n\t\tMutex hit: Trying to read %d bytes...", mutex[0]);
               $readmemh("C:/designs/cf_tests/to_nios_forum/std_1c20/std_1c20_sim/uart1_input_data_stream.dat", mem_array);
               // bash address and send pulse outside to send the char:
               address <= 0;
               pre <= -1;
            end // else mutex miss...
         end // poll_count
      end // reset
   end // posedge clk


//////////////// END SIMULATION-ONLY CONTENTS

//synthesis translate_on


endmodule


module uart1_rx_stimulus_source (
                                  // inputs:
                                   baud_divisor,
                                   clk,
                                   clk_en,
                                   reset_n,
                                   rx_char_ready,
                                   rxd,

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
欧美日韩亚洲国产综合| 国产精品久久久久久久裸模| 欧美性色黄大片手机版| 99国产精品久久久久久久久久 | 国产欧美日韩视频在线观看| 精品盗摄一区二区三区| 精品国产欧美一区二区| 精品国产三级a在线观看| 久久久久久毛片| 国产亚洲一区二区三区在线观看 | 一区二区三区欧美在线观看| 亚洲欧美日韩一区二区| 亚洲男人电影天堂| 亚洲一区二区三区中文字幕| 亚洲国产精品精华液网站| 日韩精品亚洲一区二区三区免费| 日欧美一区二区| 免费高清成人在线| 国产在线视频一区二区| 成人黄色a**站在线观看| 91香蕉视频黄| 欧美片网站yy| 精品福利二区三区| 中文字幕日韩一区二区| 亚洲国产一区二区在线播放| 日韩高清不卡一区二区| 国产一区二三区好的| 成人综合婷婷国产精品久久免费| 91香蕉国产在线观看软件| 欧美吻胸吃奶大尺度电影| 欧美一区二区二区| 国产三区在线成人av| 怡红院av一区二区三区| 日韩av电影天堂| 国产91丝袜在线播放0| 色综合久久88色综合天天| 欧美狂野另类xxxxoooo| 久久精品亚洲麻豆av一区二区| 亚洲日本青草视频在线怡红院 | 久久99国内精品| 成人午夜短视频| 欧美写真视频网站| 亚洲精品在线电影| 亚洲免费大片在线观看| 久久99国产精品麻豆| 9i看片成人免费高清| 欧美一区二区三区在| 欧美极品少妇xxxxⅹ高跟鞋| 亚洲愉拍自拍另类高清精品| 黄页视频在线91| 色呦呦国产精品| 久久亚洲捆绑美女| 亚洲国产中文字幕| 成熟亚洲日本毛茸茸凸凹| 欧美理论电影在线| 国产精品成人午夜| 久久精品99久久久| 在线免费亚洲电影| 国产欧美日韩视频一区二区| 视频一区二区欧美| 91麻豆蜜桃一区二区三区| 精品人在线二区三区| 亚洲一区av在线| 福利电影一区二区| 日韩一区二区在线观看视频| 亚洲乱码中文字幕| 国产乱码精品一区二区三区五月婷| 在线观看国产日韩| 国产精品免费免费| 久久er99热精品一区二区| 色av成人天堂桃色av| 国产日韩欧美一区二区三区乱码 | 亚洲老妇xxxxxx| 国产高清无密码一区二区三区| 欧美日韩另类一区| 亚洲欧美另类小说视频| 国产成人av资源| 精品久久国产老人久久综合| 午夜精品久久久久久| 91尤物视频在线观看| 欧美韩国一区二区| 国产精品99久久久| 日韩免费观看高清完整版在线观看| 亚洲国产一区二区三区| 国产·精品毛片| 欧美va亚洲va在线观看蝴蝶网| 天堂av在线一区| 欧美三级一区二区| 亚洲一区二区在线观看视频 | 欧美一区二区三区在线| 亚洲成a天堂v人片| 日本韩国精品一区二区在线观看| 中文字幕制服丝袜一区二区三区 | 美日韩一区二区| 欧美男男青年gay1069videost| 亚洲日本在线视频观看| 91亚洲大成网污www| 国产精品成人午夜| 99精品视频一区二区三区| 中文文精品字幕一区二区| 国产精品一级在线| 久久久不卡影院| 国产成人av福利| 国产日产欧美一区二区视频| 国产精品自产自拍| 国产午夜亚洲精品羞羞网站| 国产成人在线色| 欧美高清在线精品一区| 成人免费av资源| 亚洲图片欧美激情| 91成人在线观看喷潮| 亚洲高清免费在线| 7878成人国产在线观看| 秋霞av亚洲一区二区三| 日韩欧美国产高清| 国内偷窥港台综合视频在线播放| 久久久一区二区三区| 成人小视频在线| 亚洲色图.com| 欧美日本国产一区| 狠狠狠色丁香婷婷综合激情| 国产亚洲成年网址在线观看| youjizz国产精品| 亚洲一区日韩精品中文字幕| 制服.丝袜.亚洲.中文.综合| 久久成人免费日本黄色| 久久女同精品一区二区| 成人午夜又粗又硬又大| 亚洲人成人一区二区在线观看| 在线免费亚洲电影| 美女www一区二区| 日本一区二区久久| 欧美在线免费播放| 精品一区二区av| 国产精品美女久久久久高潮| 欧美性猛交xxxxxx富婆| 久久激情五月婷婷| 国产精品久久久一本精品| 欧美视频三区在线播放| 国产在线播精品第三| 亚洲欧洲日本在线| 欧美高清性hdvideosex| 国产另类ts人妖一区二区| 亚洲人成人一区二区在线观看| 91精品欧美综合在线观看最新| 国产精品羞羞答答xxdd| 夜夜嗨av一区二区三区四季av| 日韩色视频在线观看| 成人小视频在线| 日本不卡一区二区三区高清视频| 国产亚洲制服色| 精品污污网站免费看| 国产一区二区不卡| 亚洲成人精品一区| 国产无遮挡一区二区三区毛片日本| 欧美亚洲综合网| 国产成人在线免费观看| 偷窥少妇高潮呻吟av久久免费| 国产午夜精品久久久久久久| 欧美日韩1234| eeuss国产一区二区三区| 免费在线看一区| 亚洲三级免费电影| 久久久精品一品道一区| 欧美性色黄大片| 不卡一区中文字幕| 韩国毛片一区二区三区| 亚洲一二三四在线观看| 国产欧美日韩不卡| 日韩免费性生活视频播放| 欧美在线影院一区二区| 成人高清视频在线| 国产一区二区三区四区五区美女 | 国产在线观看免费一区| 亚洲电影一级黄| 亚洲视频一区在线| 欧美激情一二三区| 337p粉嫩大胆噜噜噜噜噜91av| 欧美三级日韩在线| 97超碰欧美中文字幕| 国产精品一区二区黑丝| 日韩国产精品久久| 一区二区成人在线| 国产精品激情偷乱一区二区∴| 日韩美女天天操| 欧美日本在线看| 欧美在线视频你懂得| 99国产精品国产精品毛片| 国产激情视频一区二区在线观看| 美女脱光内衣内裤视频久久影院| 亚洲香肠在线观看| 樱花影视一区二区| 亚洲摸摸操操av| 亚洲欧洲一区二区在线播放| 国产日韩欧美高清在线| 久久久久久久久久久黄色| 日韩欧美一区在线观看| 日韩一区和二区| 日韩亚洲欧美在线观看| 3d动漫精品啪啪一区二区竹菊 |