亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? uart1.v

?? 基于NIOS的CF卡應用(包括了軟件和硬件),ALTERA的IP庫中只提供了底層的硬件寄存器描述頭文件.這是個基于IP核HAL的軟件,以及相應的硬件設計示例.
?? V
?? 第 1 頁 / 共 3 頁
字號:
                    // outputs:
                     baud_divisor,
                     dataavailable,
                     do_force_break,
                     irq,
                     readdata,
                     readyfordata,
                     rx_rd_strobe,
                     status_wr_strobe,
                     tx_data,
                     tx_wr_strobe
                  );

  output  [  8: 0] baud_divisor;
  output           dataavailable;
  output           do_force_break;
  output           irq;
  output  [ 15: 0] readdata;
  output           readyfordata;
  output           rx_rd_strobe;
  output           status_wr_strobe;
  output  [  7: 0] tx_data;
  output           tx_wr_strobe;
  input   [  2: 0] address;
  input            break_detect;
  input            chipselect;
  input            clk;
  input            clk_en;
  input            framing_error;
  input            parity_error;
  input            read_n;
  input            reset_n;
  input            rx_char_ready;
  input   [  7: 0] rx_data;
  input            rx_overrun;
  input            tx_overrun;
  input            tx_ready;
  input            tx_shift_empty;
  input            write_n;
  input   [ 15: 0] writedata;

  wire             any_error;
  wire    [  8: 0] baud_divisor;
  reg     [  9: 0] control_reg;
  wire             control_wr_strobe;
  wire             cts_status_bit;
  reg              d1_rx_char_ready;
  reg              d1_tx_ready;
  wire             dataavailable;
  wire             dcts_status_bit;
  reg              delayed_unxtx_readyxx4;
  wire    [  8: 0] divisor_constant;
  wire             do_force_break;
  wire             do_write_char;
  wire             eop_status_bit;
  wire             ie_any_error;
  wire             ie_break_detect;
  wire             ie_framing_error;
  wire             ie_parity_error;
  wire             ie_rx_char_ready;
  wire             ie_rx_overrun;
  wire             ie_tx_overrun;
  wire             ie_tx_ready;
  wire             ie_tx_shift_empty;
  reg              irq;
  wire             qualified_irq;
  reg     [ 15: 0] readdata;
  wire             readyfordata;
  wire             rx_rd_strobe;
  wire    [ 15: 0] selected_read_data;
  wire    [ 12: 0] status_reg;
  wire             status_wr_strobe;
  reg     [  7: 0] tx_data;
  wire             tx_wr_strobe;
  always @(posedge clk or negedge reset_n)
    begin
      if (reset_n == 0)
          readdata <= 0;
      else if (clk_en)
          readdata <= selected_read_data;
    end


  always @(posedge clk or negedge reset_n)
    begin
      if (reset_n == 0)
          irq <= 0;
      else if (clk_en)
          irq <= qualified_irq;
    end


  assign rx_rd_strobe = chipselect && ~read_n  && (address == 3'd0);
  assign tx_wr_strobe = chipselect && ~write_n && (address == 3'd1);
  assign status_wr_strobe = chipselect && ~write_n && (address == 3'd2);
  assign control_wr_strobe = chipselect && ~write_n && (address == 3'd3);
  always @(posedge clk or negedge reset_n)
    begin
      if (reset_n == 0)
          tx_data <= 0;
      else if (tx_wr_strobe)
          tx_data <= writedata[7 : 0];
    end


  always @(posedge clk or negedge reset_n)
    begin
      if (reset_n == 0)
          control_reg <= 0;
      else if (control_wr_strobe)
          control_reg <= writedata[9 : 0];
    end


  assign baud_divisor = divisor_constant;
  assign cts_status_bit = 0;
  assign dcts_status_bit = 0;
  assign {do_force_break,
ie_any_error,
ie_rx_char_ready,
ie_tx_ready,
ie_tx_shift_empty,
ie_tx_overrun,
ie_rx_overrun,
ie_break_detect,
ie_framing_error,
ie_parity_error} = control_reg;
  assign any_error = tx_overrun ||
    rx_overrun ||
    parity_error ||
    framing_error ||
    break_detect;

  assign status_reg = {eop_status_bit,
    cts_status_bit,
    dcts_status_bit,
    1'b0,
    any_error,
    rx_char_ready,
    tx_ready,
    tx_shift_empty,
    tx_overrun,
    rx_overrun,
    break_detect,
    framing_error,
    parity_error};

  always @(posedge clk or negedge reset_n)
    begin
      if (reset_n == 0)
          d1_rx_char_ready <= 0;
      else if (clk_en)
          d1_rx_char_ready <= rx_char_ready;
    end


  always @(posedge clk or negedge reset_n)
    begin
      if (reset_n == 0)
          d1_tx_ready <= 0;
      else if (clk_en)
          d1_tx_ready <= tx_ready;
    end


  assign dataavailable = d1_rx_char_ready;
  assign readyfordata = d1_tx_ready;
  assign eop_status_bit = 1'b0;
  assign selected_read_data = ({16 {(address == 3'd0)}} & rx_data) |
    ({16 {(address == 3'd1)}} & tx_data) |
    ({16 {(address == 3'd2)}} & status_reg) |
    ({16 {(address == 3'd3)}} & control_reg);

  assign qualified_irq = (ie_any_error      && any_error      ) ||
    (ie_tx_shift_empty && tx_shift_empty ) ||
    (ie_tx_overrun     && tx_overrun     ) ||
    (ie_rx_overrun     && rx_overrun     ) ||
    (ie_break_detect   && break_detect   ) ||
    (ie_framing_error  && framing_error  ) ||
    (ie_parity_error   && parity_error   ) ||
    (ie_rx_char_ready  && rx_char_ready  ) ||
    (ie_tx_ready       && tx_ready       );


//synthesis translate_off
//////////////// SIMULATION-ONLY CONTENTS
  //delayed_unxtx_readyxx4, which is an e_register
  always @(posedge clk or negedge reset_n)
    begin
      if (reset_n == 0)
          delayed_unxtx_readyxx4 <= 0;
      else if (clk_en)
          delayed_unxtx_readyxx4 <= tx_ready;
    end


  assign do_write_char = (tx_ready) & ~(delayed_unxtx_readyxx4);
  always @(posedge clk)
    begin
      if (do_write_char)
          $write("%c", tx_data);
    end


  assign divisor_constant = 4;

//////////////// END SIMULATION-ONLY CONTENTS

//synthesis translate_on
//synthesis read_comments_as_HDL on
//  assign divisor_constant = 434;
//synthesis read_comments_as_HDL off


endmodule


module uart1 (
               // inputs:
                address,
                begintransfer,
                chipselect,
                clk,
                read_n,
                reset_n,
                rxd,
                write_n,
                writedata,

               // outputs:
                dataavailable,
                irq,
                readdata,
                readyfordata,
                txd
             );

  output           dataavailable;
  output           irq;
  output  [ 15: 0] readdata;
  output           readyfordata;
  output           txd;
  input   [  2: 0] address;
  input            begintransfer;
  input            chipselect;
  input            clk;
  input            read_n;
  input            reset_n;
  input            rxd;
  input            write_n;
  input   [ 15: 0] writedata;

  wire    [  8: 0] baud_divisor;
  wire             break_detect;
  wire             clk_en;
  wire             dataavailable;
  wire             do_force_break;
  wire             framing_error;
  wire             irq;
  wire             parity_error;
  wire    [ 15: 0] readdata;
  wire             readyfordata;
  wire             rx_char_ready;
  wire    [  7: 0] rx_data;
  wire             rx_overrun;
  wire             rx_rd_strobe;
  wire             status_wr_strobe;
  wire    [  7: 0] tx_data;
  wire             tx_overrun;
  wire             tx_ready;
  wire             tx_shift_empty;
  wire             tx_wr_strobe;
  wire             txd;
  assign clk_en = 1;
  uart1_tx the_uart1_tx
    (
      .baud_divisor     (baud_divisor),
      .begintransfer    (begintransfer),
      .clk              (clk),
      .clk_en           (clk_en),
      .do_force_break   (do_force_break),
      .reset_n          (reset_n),
      .status_wr_strobe (status_wr_strobe),
      .tx_data          (tx_data),
      .tx_overrun       (tx_overrun),
      .tx_ready         (tx_ready),
      .tx_shift_empty   (tx_shift_empty),
      .tx_wr_strobe     (tx_wr_strobe),
      .txd              (txd)
    );

  uart1_rx the_uart1_rx
    (
      .baud_divisor     (baud_divisor),
      .begintransfer    (begintransfer),
      .break_detect     (break_detect),
      .clk              (clk),
      .clk_en           (clk_en),
      .framing_error    (framing_error),
      .parity_error     (parity_error),
      .reset_n          (reset_n),
      .rx_char_ready    (rx_char_ready),
      .rx_data          (rx_data),
      .rx_overrun       (rx_overrun),
      .rx_rd_strobe     (rx_rd_strobe),
      .rxd              (rxd),
      .status_wr_strobe (status_wr_strobe)
    );

  uart1_regs the_uart1_regs
    (
      .address          (address),
      .baud_divisor     (baud_divisor),
      .break_detect     (break_detect),
      .chipselect       (chipselect),
      .clk              (clk),
      .clk_en           (clk_en),
      .dataavailable    (dataavailable),
      .do_force_break   (do_force_break),
      .framing_error    (framing_error),
      .irq              (irq),
      .parity_error     (parity_error),
      .read_n           (read_n),
      .readdata         (readdata),
      .readyfordata     (readyfordata),
      .reset_n          (reset_n),
      .rx_char_ready    (rx_char_ready),
      .rx_data          (rx_data),
      .rx_overrun       (rx_overrun),
      .rx_rd_strobe     (rx_rd_strobe),
      .status_wr_strobe (status_wr_strobe),
      .tx_data          (tx_data),
      .tx_overrun       (tx_overrun),
      .tx_ready         (tx_ready),
      .tx_shift_empty   (tx_shift_empty),
      .tx_wr_strobe     (tx_wr_strobe),
      .write_n          (write_n),
      .writedata        (writedata)
    );

  //s1, which is an e_avalon_slave

//synthesis translate_off
//////////////// SIMULATION-ONLY CONTENTS
  //uart1_log, which is an e_log
  uart1_log_module uart1_log
    (
      .clk    (clk),
      .data   (tx_data),
      .strobe (tx_wr_strobe),
      .valid  (~tx_ready)
    );


//////////////// END SIMULATION-ONLY CONTENTS

//synthesis translate_on


endmodule

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
色哟哟一区二区三区| 欧美日韩不卡一区二区| 欧美性色aⅴ视频一区日韩精品| 欧美电影在线免费观看| 国产精品美女久久久久久久| 男女男精品视频网| 色综合天天综合网国产成人综合天 | 国产农村妇女毛片精品久久麻豆 | 欧美日本国产视频| 国产精品乱码久久久久久| 日本在线不卡视频一二三区| 91在线视频观看| 国产精品―色哟哟| 波波电影院一区二区三区| 日韩精品一区二区三区在线播放| 亚洲精品五月天| av网站一区二区三区| 日韩欧美一区二区不卡| 亚洲福利电影网| 欧美性欧美巨大黑白大战| 国产精品女同一区二区三区| 国产精品系列在线播放| 精品国内二区三区| 麻豆一区二区三| 日韩精品自拍偷拍| 美日韩一区二区| 日韩一级成人av| 青青草97国产精品免费观看无弹窗版| 欧美中文字幕一区二区三区 | 欧美xingq一区二区| 麻豆国产一区二区| 日韩欧美中文字幕公布| 美女视频免费一区| 日韩三级视频在线看| 乱中年女人伦av一区二区| 精品少妇一区二区三区在线视频| 日本不卡的三区四区五区| 日韩欧美高清一区| 国产一区在线视频| xf在线a精品一区二区视频网站| 久久精品av麻豆的观看方式| 欧美一级午夜免费电影| 国产在线视视频有精品| 欧美伊人久久久久久久久影院| 亚洲精品成人精品456| 欧美四级电影网| 免费av网站大全久久| 精品99999| 99久久伊人精品| 亚洲超丰满肉感bbw| 日韩一区二区三区免费观看| 久久精品久久精品| 亚洲国产电影在线观看| 欧洲视频一区二区| 男人的天堂久久精品| 国产日韩在线不卡| 一本到一区二区三区| 日本午夜精品一区二区三区电影| 精品久久久影院| 99国产精品久久久久久久久久久| 亚洲一区成人在线| 久久色中文字幕| 欧美伊人久久大香线蕉综合69 | 欧美精品一区二区三区视频| 懂色av一区二区三区免费观看 | 欧美日韩精品专区| 国产一区二区三区四区五区入口 | 欧美精品一区视频| 在线视频欧美区| 久久99深爱久久99精品| 亚洲视频一二三区| 日韩视频国产视频| 色哟哟国产精品| 国产成人精品午夜视频免费| 亚洲国产一区二区三区青草影视| 精品三级在线观看| 欧美色手机在线观看| 久久国产成人午夜av影院| 亚洲男人的天堂在线aⅴ视频| 91精品国产91久久久久久一区二区| 高清国产一区二区| 日本大胆欧美人术艺术动态| 亚洲欧洲国产日韩| 久久久不卡影院| 欧美日韩在线直播| 本田岬高潮一区二区三区| 激情国产一区二区| 一区二区三区av电影| 国产精品免费久久| 久久亚洲二区三区| 欧美一级高清片在线观看| jvid福利写真一区二区三区| 精品亚洲成a人| 亚洲欧美激情一区二区| 中文av字幕一区| 国产目拍亚洲精品99久久精品| 91麻豆精品国产91久久久更新时间| 99久久精品国产导航| 不卡的看片网站| 国产成人在线免费观看| 精品无人区卡一卡二卡三乱码免费卡| 亚洲一区二区三区精品在线| 国产精品无圣光一区二区| 久久综合色婷婷| 日韩区在线观看| 欧美一区二区视频在线观看 | 蜜臀av国产精品久久久久 | 午夜精品久久久久影视| 亚洲手机成人高清视频| 亚洲欧美另类在线| 亚洲欧美日韩一区二区| 久久国产生活片100| 国产精品女主播av| 波多野结衣中文字幕一区二区三区 | 欧美一级视频精品观看| 亚洲亚洲精品在线观看| 2024国产精品| 国产69精品久久777的优势| 亚洲色大成网站www久久九九| 日韩女优av电影在线观看| 青青草原综合久久大伊人精品优势| 精品国产百合女同互慰| 精品少妇一区二区三区免费观看| 日韩欧美视频一区| 26uuu亚洲综合色欧美| 久久久久青草大香线综合精品| 久久久久久久电影| 国产欧美日产一区| 国产精品青草久久| 一区二区三区在线影院| 亚洲第一激情av| 日本亚洲一区二区| 国产精品一级片在线观看| 成人免费不卡视频| 日本电影亚洲天堂一区| 在线成人av网站| 久久婷婷国产综合国色天香| 国产清纯在线一区二区www| 中文字幕制服丝袜成人av | 欧美肥妇bbw| 337p粉嫩大胆噜噜噜噜噜91av| 欧美国产日产图区| 亚洲精品乱码久久久久久黑人| 亚洲一区二区av在线| 麻豆成人免费电影| 成人h动漫精品一区二区| 一本大道久久a久久综合婷婷| 欧美日韩一卡二卡三卡| 日韩精品一区二区三区视频| 中文字幕精品一区二区精品绿巨人| 免费观看一级特黄欧美大片| 国产成人精品亚洲日本在线桃色| 91女厕偷拍女厕偷拍高清| 91精品国产一区二区三区蜜臀| 国产三级精品三级| 日日摸夜夜添夜夜添国产精品 | 亚洲国产乱码最新视频| 精品亚洲porn| 欧美三级电影在线观看| 久久精品一区二区三区四区| 亚洲小少妇裸体bbw| 国产呦萝稀缺另类资源| 在线看国产一区| 国产视频一区二区三区在线观看| 亚洲国产视频一区二区| 成人毛片视频在线观看| 欧美一级艳片视频免费观看| 亚洲精品日韩专区silk| 粉嫩aⅴ一区二区三区四区五区 | av一二三不卡影片| 精品少妇一区二区三区日产乱码 | 一本久久精品一区二区| 久久综合资源网| 亚洲国产美国国产综合一区二区| 不卡的电影网站| 国产视频在线观看一区二区三区| 免费成人在线网站| 欧美日韩一区在线| 国产精品每日更新| 国产成人在线电影| 久久久影视传媒| 久久精品国产亚洲5555| 欧美日韩国产系列| 亚洲一区免费观看| www.综合网.com| 欧美激情在线一区二区三区| 精品一区二区三区在线播放视频| 在线一区二区视频| 一区二区三区在线观看国产| 不卡一区二区在线| 中文字幕一区二区日韩精品绯色| 欧美三级韩国三级日本三斤| 亚洲综合一区二区| 色婷婷久久99综合精品jk白丝| 国产精品免费av| 92国产精品观看| 亚洲四区在线观看| 91污在线观看| 亚洲综合图片区| 欧美色中文字幕|