亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? sdram.v

?? 基于NIOS的CF卡應用(包括了軟件和硬件),ALTERA的IP庫中只提供了底層的硬件寄存器描述頭文件.這是個基于IP核HAL的軟件,以及相應的硬件設計示例.
?? V
?? 第 1 頁 / 共 2 頁
字號:
//Legal Notice: (C)2005 Altera Corporation. All rights reserved.  Your
//use of Altera Corporation's design tools, logic functions and other
//software and tools, and its AMPP partner logic functions, and any
//output files any of the foregoing (including device programming or
//simulation files), and any associated documentation or information are
//expressly subject to the terms and conditions of the Altera Program
//License Subscription Agreement or other applicable license agreement,
//including, without limitation, that your use is for the sole purpose
//of programming logic devices manufactured by Altera and sold by Altera
//or its authorized distributors.  Please refer to the applicable
//agreement for further details.

// synthesis translate_off
`timescale 1ns / 100ps
// synthesis translate_on
module sdram_input_efifo_module (
                                  // inputs:
                                   clk,
                                   rd,
                                   reset_n,
                                   wr,
                                   wr_data,

                                  // outputs:
                                   almost_empty,
                                   almost_full,
                                   empty,
                                   full,
                                   rd_data
                                );

  output           almost_empty;
  output           almost_full;
  output           empty;
  output           full;
  output  [ 58: 0] rd_data;
  input            clk;
  input            rd;
  input            reset_n;
  input            wr;
  input   [ 58: 0] wr_data;

  wire             almost_empty;
  wire             almost_full;
  wire             empty;
  reg     [  1: 0] entries;
  reg     [ 58: 0] entry_0;
  reg     [ 58: 0] entry_1;
  wire             full;
  reg              rd_address;
  reg     [ 58: 0] rd_data;
  wire    [  1: 0] rdwr;
  reg              wr_address;
  assign rdwr = {rd, wr};
  assign full = entries == 2;
  assign almost_full = entries >= 1;
  assign empty = entries == 0;
  assign almost_empty = entries <= 1;
  always @(entry_0 or entry_1 or rd_address)
    begin
      case (rd_address) // synthesis parallel_case full_case
      
          1'd0: begin
              rd_data <= entry_0;
          end // 1'd0 
      
          1'd1: begin
              rd_data <= entry_1;
          end // 1'd1 
      
          default: begin
          end // default
      
      endcase // rd_address
    end


  always @(posedge clk or negedge reset_n)
    begin
      if (reset_n == 0)
        begin
          wr_address <= 0;
          rd_address <= 0;
          entries <= 0;
        end
      else 
        case (rdwr) // synthesis parallel_case full_case
        
            2'd1: begin
                // Write data
                if (!full)
                  begin
                    entries <= entries + 1;
                    wr_address <= (wr_address == 1) ? 0 : (wr_address + 1);
                  end
            end // 2'd1 
        
            2'd2: begin
                // Read data
                if (!empty)
                  begin
                    entries <= entries - 1;
                    rd_address <= (rd_address == 1) ? 0 : (rd_address + 1);
                  end
            end // 2'd2 
        
            2'd3: begin
                wr_address <= (wr_address == 1) ? 0 : (wr_address + 1);
                rd_address <= (rd_address == 1) ? 0 : (rd_address + 1);
            end // 2'd3 
        
            default: begin
            end // default
        
        endcase // rdwr
    end


  always @(posedge clk)
    begin
      //Write data
      if (wr & !full)
          case (wr_address) // synthesis parallel_case full_case
          
              1'd0: begin
                  entry_0 <= wr_data;
              end // 1'd0 
          
              1'd1: begin
                  entry_1 <= wr_data;
              end // 1'd1 
          
              default: begin
              end // default
          
          endcase // wr_address
    end




endmodule


module sdram (
               // inputs:
                az_addr,
                az_be_n,
                az_cs,
                az_data,
                az_rd_n,
                az_wr_n,
                clk,
                reset_n,

               // outputs:
                za_data,
                za_valid,
                za_waitrequest,
                zs_addr,
                zs_ba,
                zs_cas_n,
                zs_cke,
                zs_cs_n,
                zs_dq,
                zs_dqm,
                zs_ras_n,
                zs_we_n
             );

  output  [ 31: 0] za_data;
  output           za_valid;
  output           za_waitrequest;
  output  [ 11: 0] zs_addr;
  output  [  1: 0] zs_ba;
  output           zs_cas_n;
  output           zs_cke;
  output           zs_cs_n;
  inout   [ 31: 0] zs_dq;
  output  [  3: 0] zs_dqm;
  output           zs_ras_n;
  output           zs_we_n;
  input   [ 21: 0] az_addr;
  input   [  3: 0] az_be_n;
  input            az_cs;
  input   [ 31: 0] az_data;
  input            az_rd_n;
  input            az_wr_n;
  input            clk;
  input            reset_n;

  wire    [ 23: 0] CODE;
  reg              ack_refresh_request;
  reg     [ 21: 0] active_addr;
  wire    [  1: 0] active_bank;
  reg              active_cs_n;
  reg     [ 31: 0] active_data;
  reg     [  3: 0] active_dqm;
  reg              active_rnw;
  wire             almost_empty;
  wire             almost_full;
  wire             bank_match;
  wire    [  7: 0] cas_addr;
  wire             clk_en;
  wire    [  3: 0] cmd_all;
  wire    [  2: 0] cmd_code;
  wire             cs_n;
  wire             csn_decode;
  wire             csn_match;
  wire    [ 21: 0] f_addr;
  wire    [  1: 0] f_bank;
  wire             f_cs_n;
  wire    [ 31: 0] f_data;
  wire    [  3: 0] f_dqm;
  wire             f_empty;
  reg              f_pop;
  wire             f_rnw;
  wire             f_select;
  wire    [ 58: 0] fifo_read_data;
  reg     [ 11: 0] i_addr;
  reg     [  3: 0] i_cmd;
  reg     [  2: 0] i_count;
  reg     [  2: 0] i_next;
  reg     [  2: 0] i_refs;
  reg     [  2: 0] i_state;
  reg              init_done;
  reg     [ 11: 0] m_addr /* synthesis ALTERA_ATTRIBUTE =  "FAST_OUTPUT_REGISTER=ON" */;
  reg     [  1: 0] m_bank /* synthesis ALTERA_ATTRIBUTE =  "FAST_OUTPUT_REGISTER=ON" */;
  reg     [  3: 0] m_cmd /* synthesis ALTERA_ATTRIBUTE =  "FAST_OUTPUT_REGISTER=ON" */;
  reg     [  2: 0] m_count;
  reg     [ 31: 0] m_data /* synthesis ALTERA_ATTRIBUTE =  "FAST_OUTPUT_REGISTER=ON ; FAST_OUTPUT_ENABLE_REGISTER=ON" */;
  reg     [  3: 0] m_dqm /* synthesis ALTERA_ATTRIBUTE =  "FAST_OUTPUT_REGISTER=ON" */;
  reg     [  8: 0] m_next;
  reg     [  8: 0] m_state;
  reg              oe /* synthesis ALTERA_ATTRIBUTE =  "FAST_OUTPUT_ENABLE_REGISTER=ON" */;
  wire             pending;
  wire             rd_strobe;
  reg     [  2: 0] rd_valid;
  reg     [ 12: 0] refresh_counter;
  reg              refresh_request;
  wire             rnw_match;
  wire             row_match;
  wire    [ 23: 0] txt_code;
  reg              za_cannotrefresh;
  reg     [ 31: 0] za_data /* synthesis ALTERA_ATTRIBUTE =  "FAST_INPUT_REGISTER=ON" */;
  reg              za_valid;
  wire             za_waitrequest;
  wire    [ 11: 0] zs_addr;
  wire    [  1: 0] zs_ba;
  wire             zs_cas_n;
  wire             zs_cke;
  wire             zs_cs_n;
  wire    [ 31: 0] zs_dq;
  wire    [  3: 0] zs_dqm;
  wire             zs_ras_n;
  wire             zs_we_n;
  assign clk_en = 1;
  //s1, which is an e_avalon_slave
  assign {zs_cs_n, zs_ras_n, zs_cas_n, zs_we_n} = m_cmd;
  assign zs_addr = m_addr;
  assign zs_cke = clk_en;
  assign zs_dq = oe?m_data:{32{1'bz}};
  assign zs_dqm = m_dqm;
  assign zs_ba = m_bank;
  assign f_select = f_pop & pending;
  assign f_cs_n = 1'b0;
  assign cs_n = f_select ? f_cs_n : active_cs_n;
  assign csn_decode = cs_n;
  assign {f_rnw, f_addr, f_dqm, f_data} = fifo_read_data;
  sdram_input_efifo_module the_sdram_input_efifo_module
    (
      .almost_empty (almost_empty),
      .almost_full  (almost_full),
      .clk          (clk),
      .empty        (f_empty),
      .full         (za_waitrequest),
      .rd           (f_select),
      .rd_data      (fifo_read_data),
      .reset_n      (reset_n),
      .wr           ((~az_wr_n | ~az_rd_n) & !za_waitrequest),
      .wr_data      ({az_wr_n, az_addr, az_wr_n ? 4'b0 : az_be_n, az_data})
    );

  assign f_bank = {f_addr[21],f_addr[8]};
  // Refresh/init counter.
  always @(posedge clk or negedge reset_n)
    begin
      if (reset_n == 0)
          refresh_counter <= 5000;
      else if (refresh_counter == 0)
          refresh_counter <= 781;
      else 
        refresh_counter <= refresh_counter - 1'b1;
    end


  // Refresh request signal.
  always @(posedge clk or negedge reset_n)
    begin
      if (reset_n == 0)
          refresh_request <= 0;
      else if (1)
          refresh_request <= ((refresh_counter == 0) | refresh_request) & ~ack_refresh_request & init_done;
    end


  // Generate an Interrupt if two ref_reqs occur before one ack_refresh_request
  always @(posedge clk or negedge reset_n)
    begin
      if (reset_n == 0)
          za_cannotrefresh <= 0;
      else if (1)
          za_cannotrefresh <= (refresh_counter == 0) & refresh_request;
    end


  // Initialization-done flag.
  always @(posedge clk or negedge reset_n)
    begin
      if (reset_n == 0)
          init_done <= 0;
      else if (1)
          init_done <= init_done | (i_state == 3'b101);
    end


  // **** Init FSM ****
  always @(posedge clk or negedge reset_n)
    begin
      if (reset_n == 0)
        begin
          i_state <= 3'b000;
          i_next <= 3'b000;
          i_cmd <= 4'b1111;
          i_addr <= {12{1'b1}};
          i_count <= {3{1'b0}};
        end
      else 
        begin
          i_addr <= {12{1'b1}};
          case (i_state) // synthesis parallel_case full_case
          
              3'b000: begin
                  i_cmd <= 4'b1111;
                  i_refs <= 3'b0;
                  //Wait for refresh count-down after reset
                  if (refresh_counter == 0)
                      i_state <= 3'b001;

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产一区二区三区黄视频 | 1区2区3区欧美| 日韩欧美色综合网站| 欧美精品第1页| 欧美狂野另类xxxxoooo| 日本伦理一区二区| 日本黄色一区二区| 91啪亚洲精品| 91福利在线观看| 91福利在线观看| 欧美精品日韩精品| 欧美美女一区二区| 日韩精品专区在线影院重磅| 欧美日产国产精品| 日韩三级在线观看| 精品福利av导航| 中文字幕不卡的av| 国产精品美女久久久久久久| 国产精品第一页第二页第三页| 国产精品免费视频观看| 一区二区三区欧美日韩| 日韩激情中文字幕| 国产乱人伦精品一区二区在线观看| 国产成人综合自拍| 北条麻妃一区二区三区| 欧洲一区二区三区免费视频| 欧美美女网站色| 国产亚洲一二三区| 亚洲成年人影院| 精品一区二区免费在线观看| 成人午夜视频在线观看| 在线观看日韩精品| 欧美精品一区二区三区蜜桃| 久久精品人人做| 午夜精品免费在线观看| 韩国精品久久久| 欧美性猛片aaaaaaa做受| 制服丝袜亚洲精品中文字幕| 国产午夜精品久久久久久久 | www.欧美色图| 欧美色涩在线第一页| 国产亚洲一区二区在线观看| 一区二区三区精品在线观看| 裸体健美xxxx欧美裸体表演| 国产成人99久久亚洲综合精品| 欧美亚洲一区二区在线| 国产三级一区二区| 午夜电影一区二区| av亚洲精华国产精华精华 | 91日韩在线专区| 日韩视频一区二区| 一卡二卡三卡日韩欧美| 国产成人精品午夜视频免费| 在线精品视频小说1| 日本一区二区视频在线| 麻豆久久一区二区| 91久久精品国产91性色tv| 国产色综合一区| 人妖欧美一区二区| 欧美三级视频在线播放| 国产精品久久久久久福利一牛影视| 久久国产日韩欧美精品| 欧美日韩在线精品一区二区三区激情| 亚洲国产精华液网站w| 国产一二三精品| 欧美妇女性影城| 亚洲人吸女人奶水| 成人av电影观看| 国产精品嫩草影院av蜜臀| 久久91精品国产91久久小草| 欧美高清视频一二三区| 亚洲国产日韩一级| 欧美伊人久久大香线蕉综合69 | 国产成人日日夜夜| 日韩一区二区三区三四区视频在线观看 | 国产99一区视频免费| 欧美成人激情免费网| 久久精工是国产品牌吗| 日韩欧美精品三级| 麻豆成人综合网| 欧美一级二级三级蜜桃| 日韩不卡手机在线v区| 欧美一级国产精品| 麻豆91小视频| 国产精品视频yy9299一区| 国产精品 欧美精品| 国产欧美日韩激情| 一本一道久久a久久精品 | 欧美三级韩国三级日本三斤| 一区二区三区 在线观看视频| 欧美亚洲动漫精品| 日韩福利视频导航| 久久蜜桃av一区二区天堂 | 极品少妇一区二区三区精品视频 | 在线观看欧美精品| 亚洲综合免费观看高清完整版 | 欧美韩日一区二区三区| av中文字幕亚洲| 亚洲专区一二三| 精品国产免费一区二区三区香蕉| 国产原创一区二区| 国产精品久久久久久久久免费丝袜| 91影院在线免费观看| 日本午夜精品一区二区三区电影| 日韩一卡二卡三卡四卡| 成人免费毛片高清视频| 亚洲国产精品一区二区www在线| 日韩一级免费观看| 成人a级免费电影| 肉丝袜脚交视频一区二区| 欧美国产精品v| 欧美日韩综合在线免费观看| 国产美女精品在线| 亚洲三级电影网站| 久久这里只有精品6| 欧美伊人久久久久久午夜久久久久| 免费观看久久久4p| 亚洲综合一二三区| 久久男人中文字幕资源站| 色婷婷av一区| 国产高清不卡二三区| 视频一区二区欧美| 中文av一区二区| 2023国产一二三区日本精品2022| 成人av先锋影音| 国产乱人伦偷精品视频不卡| 亚洲另类在线制服丝袜| 国产亚洲一区二区三区四区| 91麻豆精品国产91久久久久久 | 国产mv日韩mv欧美| 日本怡春院一区二区| 亚洲色欲色欲www| 亚洲高清在线精品| 国产精品欧美一区二区三区| 亚洲精品一区二区在线观看| 欧美婷婷六月丁香综合色| 成年人网站91| 国产一区二区三区视频在线播放| 日韩激情在线观看| 午夜久久电影网| 亚洲线精品一区二区三区| 亚洲色图.com| 国产精品国产自产拍高清av| 国产日韩亚洲欧美综合| 欧美成人精品高清在线播放| 日韩午夜精品视频| 欧美一区二区三区公司| 欧美影院一区二区三区| 色天使色偷偷av一区二区| 成人精品一区二区三区中文字幕| 国产精品一品视频| 国产一区二区三区在线观看免费视频 | 在线观看亚洲成人| 欧美伊人久久久久久久久影院| 91麻豆精品在线观看| av亚洲产国偷v产偷v自拍| 99在线精品观看| 91福利视频在线| 在线视频国产一区| 欧美日韩国产天堂| 亚洲图片另类小说| 一区二区三区精密机械公司| 亚洲一区二区在线观看视频| 亚洲人成在线播放网站岛国 | 秋霞电影一区二区| 久久99久久99| 国产美女久久久久| 不卡视频一二三四| 色噜噜狠狠成人中文综合| 欧美伊人久久久久久午夜久久久久| 91国产福利在线| 欧美美女一区二区在线观看| 精品国产91亚洲一区二区三区婷婷 | 亚洲欧美欧美一区二区三区| 亚洲女厕所小便bbb| 午夜精品一区二区三区三上悠亚 | 精品一区二区三区免费毛片爱| 国产在线视频精品一区| 高清在线观看日韩| 在线观看亚洲专区| 欧美α欧美αv大片| 中文字幕不卡在线观看| 一区二区不卡在线播放| 久久精品久久99精品久久| 成人黄色电影在线| 欧美巨大另类极品videosbest| 日日摸夜夜添夜夜添国产精品| 国模大尺度一区二区三区| 一本大道综合伊人精品热热| 日韩免费成人网| 中文字幕视频一区二区三区久| 日本在线观看不卡视频| 成人国产在线观看| 欧美亚男人的天堂| 欧美激情一区二区三区蜜桃视频| 亚洲自拍偷拍欧美| 国产成人精品1024| 91精品久久久久久久91蜜桃| 国产精品污www在线观看| 亚洲成人免费视|