亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? lcdcont.map.rpt

?? 運用Quartus在LCM中顯示靜態宮殿圖形
?? RPT
?? 第 1 頁 / 共 2 頁
字號:
Analysis & Synthesis report for lcdcont
Thu Jun 26 11:53:20 2008
Quartus II Version 7.2 Build 207 03/18/2008 Service Pack 3 SJ Full Version


---------------------
; Table of Contents ;
---------------------
  1. Legal Notice
  2. Analysis & Synthesis Summary
  3. Analysis & Synthesis Settings
  4. Analysis & Synthesis Source Files Read
  5. Analysis & Synthesis Resource Usage Summary
  6. Analysis & Synthesis Resource Utilization by Entity
  7. State Machine - |lcdcont|lcd0:mylcd|state
  8. Registers Removed During Synthesis
  9. General Register Statistics
 10. Multiplexer Restructuring Statistics (Restructuring Performed)
 11. Parameter Settings for User Entity Instance: lcd0:mylcd
 12. Analysis & Synthesis Messages



----------------
; Legal Notice ;
----------------
Copyright (C) 1991-2007 Altera Corporation
Your use of Altera Corporation's design tools, logic functions 
and other software and tools, and its AMPP partner logic 
functions, and any output files from any of the foregoing 
(including device programming or simulation files), and any 
associated documentation or information are expressly subject 
to the terms and conditions of the Altera Program License 
Subscription Agreement, Altera MegaCore Function License 
Agreement, or other applicable license agreement, including, 
without limitation, that your use is for the sole purpose of 
programming logic devices manufactured by Altera and sold by 
Altera or its authorized distributors.  Please refer to the 
applicable agreement for further details.



+-----------------------------------------------------------------------------+
; Analysis & Synthesis Summary                                                ;
+-----------------------------+-----------------------------------------------+
; Analysis & Synthesis Status ; Successful - Thu Jun 26 11:53:20 2008         ;
; Quartus II Version          ; 7.2 Build 207 03/18/2008 SP 3 SJ Full Version ;
; Revision Name               ; lcdcont                                       ;
; Top-level Entity Name       ; lcdcont                                       ;
; Family                      ; MAX II                                        ;
; Total logic elements        ; 146                                           ;
; Total pins                  ; 14                                            ;
; Total virtual pins          ; 0                                             ;
; Total memory bits           ; 0                                             ;
; DSP block 9-bit elements    ; 0                                             ;
; Total PLLs                  ; 0                                             ;
; Total DLLs                  ; 0                                             ;
+-----------------------------+-----------------------------------------------+


+--------------------------------------------------------------------------------------------------------------------------+
; Analysis & Synthesis Settings                                                                                            ;
+--------------------------------------------------------------------------------+--------------------+--------------------+
; Option                                                                         ; Setting            ; Default Value      ;
+--------------------------------------------------------------------------------+--------------------+--------------------+
; Device                                                                         ; EPM1270T144C5ES    ;                    ;
; Top-level entity name                                                          ; lcdcont            ; lcdcont            ;
; Family name                                                                    ; MAX II             ; Stratix            ;
; Use smart compilation                                                          ; Off                ; Off                ;
; Maximum processors allowed for parallel compilation                            ; 1                  ; 1                  ;
; Restructure Multiplexers                                                       ; Auto               ; Auto               ;
; Create Debugging Nodes for IP Cores                                            ; Off                ; Off                ;
; Preserve fewer node names                                                      ; On                 ; On                 ;
; Disable OpenCore Plus hardware evaluation                                      ; Off                ; Off                ;
; Verilog Version                                                                ; Verilog_2001       ; Verilog_2001       ;
; VHDL Version                                                                   ; VHDL93             ; VHDL93             ;
; State Machine Processing                                                       ; Auto               ; Auto               ;
; Safe State Machine                                                             ; Off                ; Off                ;
; Extract Verilog State Machines                                                 ; On                 ; On                 ;
; Extract VHDL State Machines                                                    ; On                 ; On                 ;
; Ignore Verilog initial constructs                                              ; Off                ; Off                ;
; Add Pass-Through Logic to Inferred RAMs                                        ; On                 ; On                 ;
; Parallel Synthesis                                                             ; Off                ; Off                ;
; NOT Gate Push-Back                                                             ; On                 ; On                 ;
; Power-Up Don't Care                                                            ; On                 ; On                 ;
; Remove Redundant Logic Cells                                                   ; Off                ; Off                ;
; Remove Duplicate Registers                                                     ; On                 ; On                 ;
; Ignore CARRY Buffers                                                           ; Off                ; Off                ;
; Ignore CASCADE Buffers                                                         ; Off                ; Off                ;
; Ignore GLOBAL Buffers                                                          ; Off                ; Off                ;
; Ignore ROW GLOBAL Buffers                                                      ; Off                ; Off                ;
; Ignore LCELL Buffers                                                           ; Off                ; Off                ;
; Ignore SOFT Buffers                                                            ; On                 ; On                 ;
; Limit AHDL Integers to 32 Bits                                                 ; Off                ; Off                ;
; Optimization Technique -- MAX II                                               ; Balanced           ; Balanced           ;
; Carry Chain Length -- Stratix/Stratix GX/Cyclone/MAX II/Cyclone II/Cyclone III ; 70                 ; 70                 ;
; Auto Carry Chains                                                              ; On                 ; On                 ;
; Auto Open-Drain Pins                                                           ; On                 ; On                 ;
; Perform WYSIWYG Primitive Resynthesis                                          ; Off                ; Off                ;
; Perform gate-level register retiming                                           ; Off                ; Off                ;
; Allow register retiming to trade off Tsu/Tco with Fmax                         ; On                 ; On                 ;
; Auto Shift Register Replacement                                                ; Auto               ; Auto               ;
; Auto Clock Enable Replacement                                                  ; On                 ; On                 ;
; Allow Synchronous Control Signals                                              ; On                 ; On                 ;
; Force Use of Synchronous Clear Signals                                         ; Off                ; Off                ;
; Auto Resource Sharing                                                          ; Off                ; Off                ;
; Enable M512 Memory Blocks                                                      ; On                 ; On                 ;
; Ignore translate_off and synthesis_off directives                              ; Off                ; Off                ;
; Show Parameter Settings Tables in Synthesis Report                             ; On                 ; On                 ;
; Ignore Maximum Fan-Out Assignments                                             ; Off                ; Off                ;
; Retiming Meta-Stability Register Sequence Length                               ; 2                  ; 2                  ;
; PowerPlay Power Optimization                                                   ; Normal compilation ; Normal compilation ;
; HDL message level                                                              ; Level2             ; Level2             ;
; Suppress Register Optimization Related Messages                                ; Off                ; Off                ;
; Number of Removed Registers Reported in Synthesis Report                       ; 100                ; 100                ;
; Clock MUX Protection                                                           ; On                 ; On                 ;
; Block Design Naming                                                            ; Auto               ; Auto               ;
+--------------------------------------------------------------------------------+--------------------+--------------------+


+---------------------------------------------------------------------------------------------------------------------------------------+
; Analysis & Synthesis Source Files Read                                                                                                ;
+----------------------------------+-----------------+-----------------+----------------------------------------------------------------+
; File Name with User-Entered Path ; Used in Netlist ; File Type       ; File Name with Absolute Path                                   ;
+----------------------------------+-----------------+-----------------+----------------------------------------------------------------+
; clockdiv.vhd                     ; yes             ; User VHDL File  ; F:/[Studio]/CPLD Competition/光盤/例程/lcd_palace/clockdiv.vhd ;
; lcdcont.vhd                      ; yes             ; User VHDL File  ; F:/[Studio]/CPLD Competition/光盤/例程/lcd_palace/lcdcont.vhd  ;
; lcd0.vhd                         ; yes             ; User VHDL File  ; F:/[Studio]/CPLD Competition/光盤/例程/lcd_palace/lcd0.vhd     ;
+----------------------------------+-----------------+-----------------+----------------------------------------------------------------+


+----------------------------------------------------------------------+
; Analysis & Synthesis Resource Usage Summary                          ;
+---------------------------------------------+------------------------+
; Resource                                    ; Usage                  ;
+---------------------------------------------+------------------------+
; Total logic elements                        ; 146                    ;
;     -- Combinational with no register       ; 97                     ;
;     -- Register only                        ; 16                     ;
;     -- Combinational with a register        ; 33                     ;
;                                             ;                        ;
; Logic element usage by number of LUT inputs ;                        ;
;     -- 4 input functions                    ; 83                     ;
;     -- 3 input functions                    ; 11                     ;
;     -- 2 input functions                    ; 34                     ;
;     -- 1 input functions                    ; 2                      ;
;     -- 0 input functions                    ; 0                      ;
;                                             ;                        ;
; Logic elements by mode                      ;                        ;
;     -- normal mode                          ; 127                    ;
;     -- arithmetic mode                      ; 19                     ;
;     -- qfbk mode                            ; 0                      ;
;     -- register cascade mode                ; 0                      ;
;     -- synchronous clear/load mode          ; 0                      ;
;     -- asynchronous clear/load mode         ; 17                     ;
;                                             ;                        ;
; Total registers                             ; 49                     ;
; Total logic cells in carry chains           ; 21                     ;
; I/O pins                                    ; 14                     ;
; Maximum fan-out node                        ; clockdiv:div|clock_int ;
; Maximum fan-out                             ; 35                     ;

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
青青草国产成人av片免费| 制服丝袜亚洲网站| 国产欧美日韩三级| 国产美女娇喘av呻吟久久| www国产精品av| 国产制服丝袜一区| 欧美激情一区在线| 成人深夜视频在线观看| 国产日韩av一区二区| 成人免费va视频| 亚洲三级在线观看| 欧美日韩成人综合| 日韩高清一区二区| 亚洲精品一区二区三区99| 国产jizzjizz一区二区| 中文字幕一区二区三区色视频| 99九九99九九九视频精品| 亚洲码国产岛国毛片在线| 欧美三级乱人伦电影| 美女脱光内衣内裤视频久久影院| 337p日本欧洲亚洲大胆精品| 成人午夜精品一区二区三区| 亚洲国产一区二区视频| 欧美大肚乱孕交hd孕妇| 成人免费视频播放| 亚洲午夜一二三区视频| 精品欧美一区二区三区精品久久| 成人自拍视频在线观看| 亚洲午夜精品一区二区三区他趣| 欧美一区二区在线播放| 国产91精品一区二区麻豆网站| 一区二区三区四区国产精品| 日韩三级av在线播放| 成人激情小说网站| 丝袜a∨在线一区二区三区不卡| 精品福利av导航| 色偷偷88欧美精品久久久| 蜜臀久久99精品久久久久久9| 国产蜜臀97一区二区三区| 91精品福利视频| 经典三级一区二区| 亚洲一级二级三级| 国产亚洲精品精华液| 欧美色图12p| av成人免费在线| 久久精品国产免费| 亚洲综合色区另类av| 国产日韩欧美精品一区| 在线观看91精品国产麻豆| 国产白丝精品91爽爽久久| 青青国产91久久久久久| 亚洲精品日韩一| 国产亚洲欧美色| 91精品黄色片免费大全| 色悠久久久久综合欧美99| 国产麻豆91精品| 日韩和欧美一区二区| 亚洲人一二三区| 国产女人aaa级久久久级| 91精品国产色综合久久久蜜香臀| 91麻豆产精品久久久久久| 国产一区二区不卡在线| 午夜电影久久久| 亚洲视频1区2区| 久久精品视频在线看| 日韩免费高清av| 777奇米成人网| 欧美无乱码久久久免费午夜一区 | 91丨九色丨国产丨porny| 美国十次综合导航| 午夜欧美一区二区三区在线播放| 国产精品的网站| 日本一区二区高清| 久久青草国产手机看片福利盒子 | 国产精品久久三区| 久久久久99精品国产片| 日韩精品一区二区三区中文精品| 欧美日韩午夜影院| 欧美日韩中文字幕精品| 欧美亚洲精品一区| 欧美在线一二三四区| 色综合天天视频在线观看 | 激情五月激情综合网| 午夜精品久久久久久久久| 一区二区高清在线| 一区二区三区影院| 亚洲一区二区av在线| 亚洲国产精品影院| 亚洲国产精品久久艾草纯爱| 亚洲国产精品久久久男人的天堂| 亚洲国产毛片aaaaa无费看| 国产精品久久久久一区| 久久久久久久久久看片| 欧美久久免费观看| 欧美视频一区在线| 在线精品视频一区二区三四| 99国产精品久久久| 成人h精品动漫一区二区三区| 韩国精品免费视频| 亚洲色图色小说| 亚洲黄色av一区| 一区二区三区精品在线观看| 亚洲欧美日韩一区二区三区在线观看| 中文字幕久久午夜不卡| 国产色综合久久| 国产欧美日韩亚州综合| 精品国产凹凸成av人导航| 国产视频一区在线播放| 亚洲国产精品ⅴa在线观看| 国产三级一区二区| 国产精品天干天干在观线| 国产日本一区二区| 国产精品黄色在线观看| 国产欧美一区二区三区鸳鸯浴| 中文字幕在线一区二区三区| 中文字幕综合网| 亚洲国产欧美在线人成| 日本特黄久久久高潮| 蜜臀a∨国产成人精品| 捆绑调教美女网站视频一区| 麻豆国产精品一区二区三区| av欧美精品.com| 欧美在线影院一区二区| 欧美一级片免费看| 国产亚洲一区二区三区在线观看| 国产精品丝袜久久久久久app| 综合亚洲深深色噜噜狠狠网站| 亚洲裸体xxx| 丝袜a∨在线一区二区三区不卡| 精品影院一区二区久久久| 成人深夜视频在线观看| 欧美午夜精品一区二区三区| 日韩免费观看高清完整版在线观看| 国产精品久久久久久久久果冻传媒| 一区二区不卡在线视频 午夜欧美不卡在| 亚洲6080在线| 风间由美一区二区av101| 色婷婷精品大在线视频| 日韩欧美久久一区| 日韩精品一区二区三区视频播放| 日韩毛片在线免费观看| 蜜臀久久99精品久久久画质超高清| 高清beeg欧美| 91精品国产综合久久久久久久久久| 久久久91精品国产一区二区精品 | 国产91精品免费| 日韩精品在线看片z| 亚洲欧美一区二区在线观看| 婷婷综合另类小说色区| 国产剧情一区在线| 欧美主播一区二区三区美女| 日韩一区二区三区视频在线观看| 中文字幕一区二| 麻豆精品精品国产自在97香蕉 | 亚洲日本电影在线| 国产激情视频一区二区三区欧美 | 国产亚洲一区二区三区| 蜜臀av一区二区在线观看| 91麻豆精东视频| 亚洲国产激情av| 久久99热狠狠色一区二区| 色999日韩国产欧美一区二区| 在线播放/欧美激情| 国产精品女同互慰在线看| 免费在线欧美视频| 在线视频亚洲一区| 中文在线资源观看网站视频免费不卡| 奇米综合一区二区三区精品视频 | 九九在线精品视频| 欧美日韩一区二区三区四区五区| 日韩美女在线视频| 亚洲美女屁股眼交| 99精品视频中文字幕| 国产亚洲婷婷免费| 免费av成人在线| 在线观看免费亚洲| 久久天天做天天爱综合色| 久久91精品国产91久久小草| 欧美喷水一区二区| 一区二区三区**美女毛片| 不卡的av电影在线观看| 久久精品夜夜夜夜久久| 日本午夜一区二区| 久久午夜羞羞影院免费观看| 蜜臀久久99精品久久久画质超高清| 5566中文字幕一区二区电影| 夜夜爽夜夜爽精品视频| 色国产综合视频| 亚洲色图在线播放| 91日韩在线专区| 综合久久一区二区三区| 99久久精品国产导航| 国产精品卡一卡二卡三| 在线观看中文字幕不卡| 亚洲综合在线第一页| 欧美性生交片4| 亚洲成人免费电影| 欧美男女性生活在线直播观看| 亚洲天堂免费看| 日韩欧美综合在线|