亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? jtag_uart_0.v

?? verilog 代碼
?? V
?? 第 1 頁 / 共 2 頁
字號:
//Legal Notice: (C)2005 Altera Corporation. All rights reserved.  Your
//use of Altera Corporation's design tools, logic functions and other
//software and tools, and its AMPP partner logic functions, and any
//output files any of the foregoing (including device programming or
//simulation files), and any associated documentation or information are
//expressly subject to the terms and conditions of the Altera Program
//License Subscription Agreement or other applicable license agreement,
//including, without limitation, that your use is for the sole purpose
//of programming logic devices manufactured by Altera and sold by Altera
//or its authorized distributors.  Please refer to the applicable
//agreement for further details.

// synthesis translate_off
`timescale 1ns / 100ps
// synthesis translate_on
module jtag_uart_0_log_module (
                                // inputs:
                                 clk,
                                 data,
                                 strobe,
                                 valid
                              );

  input            clk;
  input   [  7: 0] data;
  input            strobe;
  input            valid;


//synthesis translate_off
//////////////// SIMULATION-ONLY CONTENTS
   reg [31:0] text_handle; // for $fopen
   initial text_handle = $fopen ("J:/board/freedev_cycloneII_50/system/freedev_cycloneII_50_sim/jtag_uart_0_output_stream.dat");

   always @(posedge clk) begin
      if (valid && strobe) begin
	 $fwrite (text_handle, "%b\n", data);
          // echo raw binary strings to file as ascii to screen
         $write("%s", ((data == 8'hd) ? 8'ha : data));
                     
	 // non-standard; poorly documented; required to get real data stream.
	 $fflush (text_handle);
      end
   end // clk


//////////////// END SIMULATION-ONLY CONTENTS

//synthesis translate_on


endmodule


module jtag_uart_0_sim_scfifo_w (
                                  // inputs:
                                   clk,
                                   fifo_wdata,
                                   fifo_wr,

                                  // outputs:
                                   fifo_FF,
                                   r_dat,
                                   wfifo_empty,
                                   wfifo_used
                                );

  output           fifo_FF;
  output  [  7: 0] r_dat;
  output           wfifo_empty;
  output  [  5: 0] wfifo_used;
  input            clk;
  input   [  7: 0] fifo_wdata;
  input            fifo_wr;

  wire             fifo_FF;
  wire    [  7: 0] r_dat;
  wire             wfifo_empty;
  wire    [  5: 0] wfifo_used;

//synthesis translate_off
//////////////// SIMULATION-ONLY CONTENTS
  //jtag_uart_0_log, which is an e_log
  jtag_uart_0_log_module jtag_uart_0_log
    (
      .clk    (clk),
      .data   (fifo_wdata),
      .strobe (fifo_wr),
      .valid  (fifo_wr)
    );

  assign wfifo_used = {6{1'b0}};
  assign r_dat = {8{1'b0}};
  assign fifo_FF = 1'b0;
  assign wfifo_empty = 1'b1;

//////////////// END SIMULATION-ONLY CONTENTS

//synthesis translate_on


endmodule


module jtag_uart_0_scfifo_w (
                              // inputs:
                               clk,
                               fifo_wdata,
                               fifo_wr,
                               rd_wfifo,

                              // outputs:
                               fifo_FF,
                               r_dat,
                               wfifo_empty,
                               wfifo_used
                            );

  output           fifo_FF;
  output  [  7: 0] r_dat;
  output           wfifo_empty;
  output  [  5: 0] wfifo_used;
  input            clk;
  input   [  7: 0] fifo_wdata;
  input            fifo_wr;
  input            rd_wfifo;

  wire             fifo_FF;
  wire    [  7: 0] r_dat;
  wire             wfifo_empty;
  wire    [  5: 0] wfifo_used;

//synthesis translate_off
//////////////// SIMULATION-ONLY CONTENTS
  jtag_uart_0_sim_scfifo_w the_jtag_uart_0_sim_scfifo_w
    (
      .clk         (clk),
      .fifo_FF     (fifo_FF),
      .fifo_wdata  (fifo_wdata),
      .fifo_wr     (fifo_wr),
      .r_dat       (r_dat),
      .wfifo_empty (wfifo_empty),
      .wfifo_used  (wfifo_used)
    );


//////////////// END SIMULATION-ONLY CONTENTS

//synthesis translate_on
//synthesis read_comments_as_HDL on
//  scfifo wfifo
//    (
//      .clock (clk),
//      .data (fifo_wdata),
//      .empty (wfifo_empty),
//      .full (fifo_FF),
//      .q (r_dat),
//      .rdreq (rd_wfifo),
//      .usedw (wfifo_used),
//      .wrreq (fifo_wr)
//    );
//
//  defparam wfifo.lpm_hint = "RAM_BLOCK_TYPE=AUTO",
//           wfifo.lpm_numwords = 64,
//           wfifo.lpm_showahead = "OFF",
//           wfifo.lpm_type = "scfifo",
//           wfifo.lpm_width = 8,
//           wfifo.lpm_widthu = 6,
//           wfifo.overflow_checking = "OFF",
//           wfifo.underflow_checking = "OFF",
//           wfifo.use_eab = "ON";
//
//synthesis read_comments_as_HDL off


endmodule


module jtag_uart_0_drom_module (
                                 // inputs:
                                  clk,
                                  incr_addr,
                                  reset_n,

                                 // outputs:
                                  new_rom,
                                  num_bytes,
                                  q,
                                  safe
                               );

  parameter POLL_RATE = 100;


  output           new_rom;
  output  [ 31: 0] num_bytes;
  output  [  7: 0] q;
  output           safe;
  input            clk;
  input            incr_addr;
  input            reset_n;

  reg     [ 11: 0] address;
  reg              d1_pre;
  reg              d2_pre;
  reg              d3_pre;
  reg              d4_pre;
  reg              d5_pre;
  reg              d6_pre;
  reg              d7_pre;
  reg              d8_pre;
  reg              d9_pre;
  reg     [  7: 0] mem_array [2047: 0];
  reg     [ 31: 0] mutex [  1: 0];
  reg              new_rom;
  wire    [ 31: 0] num_bytes;
  reg              pre;
  wire    [  7: 0] q;
  wire             safe;

//synthesis translate_off
//////////////// SIMULATION-ONLY CONTENTS
  assign q = mem_array[address];
  always @(posedge clk or negedge reset_n)
    begin
      if (reset_n == 0)
        begin
          d1_pre <= 0;
          d2_pre <= 0;
          d3_pre <= 0;
          d4_pre <= 0;
          d5_pre <= 0;
          d6_pre <= 0;
          d7_pre <= 0;
          d8_pre <= 0;
          d9_pre <= 0;
          new_rom <= 0;
        end
      else if (1)
        begin
          d1_pre <= pre;
          d2_pre <= d1_pre;
          d3_pre <= d2_pre;
          d4_pre <= d3_pre;
          d5_pre <= d4_pre;
          d6_pre <= d5_pre;
          d7_pre <= d6_pre;
          d8_pre <= d7_pre;
          d9_pre <= d8_pre;
          new_rom <= d9_pre;
        end
    end



   assign     num_bytes = mutex[1];
                   reg        safe_delay;
   reg [31:0] poll_count;
   reg [31:0] mutex_handle;
   wire       interactive = 1'b0 ; // '
   assign     safe = (address < mutex[1]);

   initial poll_count = POLL_RATE;

   always @(posedge clk or negedge reset_n) begin
      if (reset_n !== 1) begin
         safe_delay <= 0;
      end else begin
         safe_delay <= safe;
      end
   end // safe_delay

   always @(posedge clk or negedge reset_n) begin
      if (reset_n !== 1) begin  // dont worry about null _stream.dat file
         address <= 0;
         mem_array[0] <= 0;
         mutex[0] <= 0;
         mutex[1] <= 0;
         pre <= 0;
      end else begin            // deal with the non-reset case
         pre <= 0;
         if (incr_addr && safe) address <= address + 1;
         if (mutex[0] && !safe && safe_delay) begin
            // and blast the mutex after falling edge of safe if interactive
            if (interactive) begin
               mutex_handle = $fopen ("J:/board/freedev_cycloneII_50/system/freedev_cycloneII_50_sim/jtag_uart_0_input_mutex.dat");
               $fdisplay (mutex_handle, "0");
               $fclose (mutex_handle);
               // $display ($stime, "\t%m:\n\t\tMutex cleared!");
            end else begin
               // sleep until next reset, do not bash mutex.
               wait (!reset_n);
            end
         end // OK to bash mutex.
         if (poll_count < POLL_RATE) begin // wait
            poll_count = poll_count + 1;
         end else begin         // do the interesting stuff.
            poll_count = 0;
            $readmemh ("J:/board/freedev_cycloneII_50/system/freedev_cycloneII_50_sim/jtag_uart_0_input_mutex.dat", mutex);
            if (mutex[0] && !safe) begin
            // read stream into mem_array after current characters are gone!
               // save mutex[0] value to compare to address (generates 'safe')
               mutex[1] <= mutex[0];
               // $display ($stime, "\t%m:\n\t\tMutex hit: Trying to read %d bytes...", mutex[0]);
               $readmemb("J:/board/freedev_cycloneII_50/system/freedev_cycloneII_50_sim/jtag_uart_0_input_stream.dat", mem_array);
               // bash address and send pulse outside to send the char:
               address <= 0;
               pre <= -1;
            end // else mutex miss...
         end // poll_count
      end // reset
   end // posedge clk


//////////////// END SIMULATION-ONLY CONTENTS

//synthesis translate_on


endmodule


module jtag_uart_0_sim_scfifo_r (
                                  // inputs:
                                   clk,
                                   fifo_rd,
                                   rst_n,

                                  // outputs:
                                   fifo_EF,
                                   fifo_rdata,
                                   rfifo_full,
                                   rfifo_used
                                );

  output           fifo_EF;
  output  [  7: 0] fifo_rdata;
  output           rfifo_full;
  output  [  5: 0] rfifo_used;
  input            clk;
  input            fifo_rd;
  input            rst_n;

  reg     [ 31: 0] bytes_left;
  wire             fifo_EF;
  reg              fifo_rd_d;
  wire    [  7: 0] fifo_rdata;
  wire             new_rom;
  wire    [ 31: 0] num_bytes;
  wire    [  6: 0] rfifo_entries;
  wire             rfifo_full;
  wire    [  5: 0] rfifo_used;
  wire             safe;

//synthesis translate_off
//////////////// SIMULATION-ONLY CONTENTS
  //jtag_uart_0_drom, which is an e_drom
  jtag_uart_0_drom_module jtag_uart_0_drom
    (
      .clk       (clk),
      .incr_addr (fifo_rd_d),
      .new_rom   (new_rom),

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产91丝袜在线播放0| 日韩欧美专区在线| 5566中文字幕一区二区电影| 日本一区二区成人| 美女在线视频一区| 在线免费观看不卡av| 国产人成亚洲第一网站在线播放| 日韩国产精品久久| 色综合天天综合狠狠| 亚洲国产精品激情在线观看| 九九精品视频在线看| 欧美日韩精品一二三区| 亚洲视频小说图片| 成人免费av网站| 国产午夜亚洲精品理论片色戒 | av电影一区二区| 欧美本精品男人aⅴ天堂| 日韩高清不卡一区二区三区| 色嗨嗨av一区二区三区| 国产精品私房写真福利视频| 久久精品99国产国产精| 日韩欧美一二三| 美女网站视频久久| 精品少妇一区二区三区在线播放 | 国产剧情一区在线| 日韩欧美一级在线播放| 肉肉av福利一精品导航| 欧美四级电影网| 亚洲国产一区二区视频| 欧美日韩一区不卡| 亚洲电影一级黄| 欧美日韩一区高清| 午夜视频一区二区三区| 在线电影欧美成精品| 日本视频中文字幕一区二区三区| 欧美日韩精品一区二区| 日本在线不卡一区| 欧美成人在线直播| 国产成a人亚洲| 最好看的中文字幕久久| 色成年激情久久综合| 亚洲一区二区三区激情| 欧美精选一区二区| 免费日本视频一区| 欧美精品一区二区久久婷婷| 国产xxx精品视频大全| 国产精品久久久久四虎| av电影天堂一区二区在线观看| 亚洲激情在线播放| 欧美精品 日韩| 九九国产精品视频| 中文字幕在线一区免费| 欧美日韩一区二区三区在线看| 无吗不卡中文字幕| 欧美一级精品在线| 成人动漫av在线| 亚洲成人av一区二区三区| 精品久久久久久久久久久院品网| 国模冰冰炮一区二区| 一区在线观看视频| 欧美电影影音先锋| 成人黄色小视频在线观看| 亚洲国产人成综合网站| 精品国产第一区二区三区观看体验| 成人免费看视频| 午夜精品久久久久久久久久久| 精品福利一二区| 在线欧美小视频| 国产毛片精品国产一区二区三区| 亚洲欧美日韩一区二区| 精品少妇一区二区三区在线播放 | 国产一区二区导航在线播放| 中文字幕亚洲欧美在线不卡| 欧美一区二区三区在线视频 | 欧美一区二区人人喊爽| av影院午夜一区| 激情五月播播久久久精品| 亚洲精品菠萝久久久久久久| 久久久久久久久97黄色工厂| 欧美精品久久一区| 成人h动漫精品一区二区| 91浏览器在线视频| 欧美日本一区二区在线观看| 欧美亚州韩日在线看免费版国语版| 中文字幕在线视频一区| 88在线观看91蜜桃国自产| 成人深夜在线观看| 久久91精品久久久久久秒播| 亚洲免费观看高清完整版在线| 亚洲精品一线二线三线| 欧美性猛交xxxx黑人交| 本田岬高潮一区二区三区| 蓝色福利精品导航| 亚洲成a人片在线不卡一二三区| 中文字幕日韩精品一区| 国产亚洲欧美日韩日本| 日韩视频一区二区三区在线播放| 欧美无砖砖区免费| 色婷婷综合久久久久中文| 国产精品 欧美精品| 狠狠色丁香久久婷婷综| 美国欧美日韩国产在线播放| 亚洲成人手机在线| 亚洲午夜久久久久中文字幕久| 国产精品久久久久久久久久久免费看| 久久欧美中文字幕| 精品国产a毛片| 精品少妇一区二区三区日产乱码| 91精品国产福利在线观看| 51久久夜色精品国产麻豆| 欧美日韩精品免费观看视频| 欧美最新大片在线看| 日本韩国一区二区三区视频| 99精品视频中文字幕| 成人小视频免费在线观看| 国产成人福利片| www.av亚洲| 色又黄又爽网站www久久| 色婷婷国产精品综合在线观看| 91丨porny丨蝌蚪视频| 日本韩国一区二区三区视频| 欧美日韩一区二区三区视频| 在线播放日韩导航| 欧美xxx久久| 国产日韩精品视频一区| 国产精品传媒入口麻豆| 亚洲美女偷拍久久| 亚洲成a人片在线观看中文| 秋霞国产午夜精品免费视频| 精品亚洲aⅴ乱码一区二区三区| 国产一区在线精品| 91视频在线看| 6080亚洲精品一区二区| 国产午夜精品一区二区三区视频 | 精品蜜桃在线看| 中文文精品字幕一区二区| 亚洲色图视频网站| 亚洲一二三区在线观看| 青青草原综合久久大伊人精品| 九一九一国产精品| 国产成人免费在线视频| 色综合久久久久网| 日韩欧美在线影院| 中文字幕成人av| 五月婷婷激情综合网| 国产99久久久久久免费看农村| 色综合天天综合色综合av | 欧美日产在线观看| 久久综合色之久久综合| 中文字幕一区视频| 日韩不卡一区二区| 成人久久视频在线观看| 欧美日韩免费一区二区三区 | 国产成人欧美日韩在线电影| 欧美性极品少妇| 欧美国产欧美综合| 日韩精品一级中文字幕精品视频免费观看| 韩国av一区二区| 欧美性猛交xxxxxxxx| 欧美高清在线视频| 免费成人美女在线观看.| 99视频国产精品| 精品区一区二区| 亚洲成人激情综合网| 国产91露脸合集magnet| 制服丝袜中文字幕一区| 一区二区三区在线观看欧美 | 欧美日韩精品欧美日韩精品一综合| 久久嫩草精品久久久久| 性欧美大战久久久久久久久| 不卡一区在线观看| 国产亚洲短视频| 琪琪一区二区三区| 欧美日韩三级视频| 一区二区欧美在线观看| 国产成人免费视频精品含羞草妖精| 欧美精品久久99久久在免费线| 亚洲情趣在线观看| jlzzjlzz亚洲日本少妇| 国产免费成人在线视频| 日日摸夜夜添夜夜添国产精品| 在线亚洲免费视频| 日韩美女精品在线| 春色校园综合激情亚洲| 久久亚洲春色中文字幕久久久| 免费人成黄页网站在线一区二区| 欧美性色黄大片手机版| 亚洲女性喷水在线观看一区| 成人精品视频一区| 亚洲国产成人在线| 国产不卡视频一区二区三区| 久久综合给合久久狠狠狠97色69| 五月天激情综合网| 欧美一级在线视频| 免费观看久久久4p| 欧美一区二区三区在线观看视频 | 欧美变态tickle挠乳网站| 丝袜亚洲另类欧美| 在线观看91av| 蜜臀av性久久久久蜜臀aⅴ四虎|