亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? xparameters.h

?? <基于fpga的嵌入式設計上的光盤的第四章第二個實驗
?? H
?? 第 1 頁 / 共 2 頁
字號:
#define XPAR_EMC_0_DEVICE_ID       120         /* Device ID for instance */#define XPAR_EMC_0_BASEADDR        0xE0000000  /* Register base address */#define XPAR_EMC_0_NUM_BANKS_MEM   3           /* Number of banks *//***************************************************************************** * * PLB Arbiter defines. * DeviceID starts at 130 */#define XPAR_XPLBARB_NUM_INSTANCES     1#define XPAR_PLBARB_0_DEVICE_ID       130         /* Device ID for instance */#define XPAR_PLBARB_0_BASEADDR        0x300       /* Register base address */#define XPAR_PLBARB_0_NUM_MASTERS     1           /* Number of masters on bus *//***************************************************************************** * * PLB To OPB Bridge defines. * DeviceID starts at 140 */#define XPAR_XPLB2OPB_NUM_INSTANCES     1#define XPAR_PLB2OPB_0_DEVICE_ID       140         /* Device ID for instance */#define XPAR_PLB2OPB_0_DCR_BASEADDR    0x0         /* DCR Register base address */#define XPAR_PLB2OPB_0_NUM_MASTERS       1         /* Number of masters on bus *//***************************************************************************** * * OPB To PLB Bridge defines. * DeviceID starts at 150 */#define XPAR_XOPB2PLB_NUM_INSTANCES     1#define XPAR_XOPB2PLB_ANY_OPB_REG_INTF       /* Accessible from OPB, not DCR */#define XPAR_OPB2PLB_0_DEVICE_ID       150   /* Device ID for instance */#define XPAR_OPB2PLB_0_OPB_BASEADDR    0x0   /* Register base address */#define XPAR_OPB2PLB_0_DCR_BASEADDR    0x0   /* DCR Register base address *//***************************************************************************** * * System ACE defines. * DeviceID starts at 160 */#define XPAR_XSYSACE_NUM_INSTANCES    1#define XPAR_SYSACE_0_DEVICE_ID       160         /* Device ID for instance */#define XPAR_SYSACE_0_BASEADDR        0xCF000000  /* Register base address *//***************************************************************************** * * HDLC defines. * DeviceID starts at 170 */#define XPAR_XHDLC_NUM_INSTANCES     1#define XPAR_HDLC_0_DEVICE_ID       170             /* Device ID for instance */#define XPAR_HDLC_0_BASEADDR        0x60010000      /* Register base address */#define XPAR_HDLC_0_TX_MEM_DEPTH    2048            /* Tx FIFO depth (bytes) */#define XPAR_HDLC_0_RX_MEM_DEPTH    2048            /* Rx FIFO depth (bytes) */#define XPAR_HDLC_0_DMA_PRESENT     3               /* DMA SG in hardware *//***************************************************************************** * * PS2 Reference driver defines. * DeviceID starts at 180 */#define XPAR_XPS2_NUM_INSTANCES    2#define XPAR_PS2_0_DEVICE_ID       180             /* Device ID for instance */#define XPAR_PS2_0_BASEADDR        0x40010000      /* Register base address */#define XPAR_PS2_1_DEVICE_ID       181             /* Device ID for instance */#define XPAR_PS2_1_BASEADDR        0x40020000      /* Register base address *//***************************************************************************** * * Rapid IO defines. * DeviceID starts at 190 */#define XPAR_XRAPIDIO_NUM_INSTANCES    1#define XPAR_RAPIDIO_0_DEVICE_ID       190             /* Device ID for instance */#define XPAR_RAPIDIO_0_BASEADDR        0x60000000      /* Register base address *//***************************************************************************** * * PCI defines. * DeviceID starts at 200 */#define XPAR_XPCI_NUM_INSTANCES                      1#define XPAR_OPB_PCI_1_DEVICE_ID                     200#define XPAR_OPB_PCI_1_BASEADDR                      0x86000000#define XPAR_OPB_PCI_1_HIGHADDR                      0x860001FF#define XPAR_OPB_PCI_1_PCIBAR_0                      0x10000000#define XPAR_OPB_PCI_1_PCIBAR_LEN_0                  27#define XPAR_OPB_PCI_1_PCIBAR2IPIF_0                 0xF0000000#define XPAR_OPB_PCI_1_PCIBAR_ENDIAN_TRANSLATE_EN_0  0#define XPAR_OPB_PCI_1_PCI_PREFETCH_0                1#define XPAR_OPB_PCI_1_PCI_SPACETYPE_0               1#define XPAR_OPB_PCI_1_PCIBAR_1                      0x3F000000#define XPAR_OPB_PCI_1_PCIBAR_LEN_1                  15#define XPAR_OPB_PCI_1_PCIBAR2IPIF_1                 0xC0FF8000#define XPAR_OPB_PCI_1_PCIBAR_ENDIAN_TRANSLATE_EN_1  0#define XPAR_OPB_PCI_1_PCI_PREFETCH_1                1#define XPAR_OPB_PCI_1_PCI_SPACETYPE_1               1#define XPAR_OPB_PCI_1_PCIBAR_2                      0x5F000000#define XPAR_OPB_PCI_1_PCIBAR_LEN_2                  16#define XPAR_OPB_PCI_1_PCIBAR2IPIF_2                 0x00000000#define XPAR_OPB_PCI_1_PCIBAR_ENDIAN_TRANSLATE_EN_2  0#define XPAR_OPB_PCI_1_PCI_PREFETCH_2                1#define XPAR_OPB_PCI_1_PCI_SPACETYPE_2               1#define XPAR_OPB_PCI_1_IPIFBAR_0                     0x80000000#define XPAR_OPB_PCI_1_IPIF_HIGHADDR_0               0x81FFFFFF#define XPAR_OPB_PCI_1_IPIFBAR2PCI_0                 0xF0000000#define XPAR_OPB_PCI_1_IPIFBAR_ENDIAN_TRANSLATE_EN_0 0#define XPAR_OPB_PCI_1_IPIF_PREFETCH_0               1#define XPAR_OPB_PCI_1_IPIF_SPACETYPE_0              1#define XPAR_OPB_PCI_1_IPIFBAR_1                     0x82000000#define XPAR_OPB_PCI_1_IPIF_HIGHADDR_1               0x820007FF#define XPAR_OPB_PCI_1_IPIFBAR2PCI_1                 0xCE000000#define XPAR_OPB_PCI_1_IPIFBAR_ENDIAN_TRANSLATE_EN_1 0#define XPAR_OPB_PCI_1_IPIF_PREFETCH_1               1#define XPAR_OPB_PCI_1_IPIF_SPACETYPE_1              1#define XPAR_OPB_PCI_1_IPIFBAR_2                     0x82320000#define XPAR_OPB_PCI_1_IPIF_HIGHADDR_2               0x8232FFFF#define XPAR_OPB_PCI_1_IPIFBAR2PCI_2                 0x00010000#define XPAR_OPB_PCI_1_IPIFBAR_ENDIAN_TRANSLATE_EN_2 0#define XPAR_OPB_PCI_1_IPIF_PREFETCH_2               1#define XPAR_OPB_PCI_1_IPIF_SPACETYPE_2              1#define XPAR_OPB_PCI_1_IPIFBAR_3                     0x82330000#define XPAR_OPB_PCI_1_IPIF_HIGHADDR_3               0x8233FFFF#define XPAR_OPB_PCI_1_IPIFBAR2PCI_3                 0x00010000#define XPAR_OPB_PCI_1_IPIFBAR_ENDIAN_TRANSLATE_EN_3 0#define XPAR_OPB_PCI_1_IPIF_PREFETCH_3               1#define XPAR_OPB_PCI_1_IPIF_SPACETYPE_3              0#define XPAR_OPB_PCI_1_IPIFBAR_4                     0x82340000#define XPAR_OPB_PCI_1_IPIF_HIGHADDR_4               0x8234FFFF#define XPAR_OPB_PCI_1_IPIFBAR2PCI_4                 0x00010000#define XPAR_OPB_PCI_1_IPIFBAR_ENDIAN_TRANSLATE_EN_4 0#define XPAR_OPB_PCI_1_IPIF_PREFETCH_4               0#define XPAR_OPB_PCI_1_IPIF_SPACETYPE_4              0#define XPAR_OPB_PCI_1_IPIFBAR_5                     0x82350000#define XPAR_OPB_PCI_1_IPIF_HIGHADDR_5               0x8235FFFF#define XPAR_OPB_PCI_1_IPIFBAR2PCI_5                 0x00010000#define XPAR_OPB_PCI_1_IPIFBAR_ENDIAN_TRANSLATE_EN_5 0#define XPAR_OPB_PCI_1_IPIF_PREFETCH_5               1#define XPAR_OPB_PCI_1_IPIF_SPACETYPE_5              1#define XPAR_OPB_PCI_1_DMA_BASEADDR                  0x87000000#define XPAR_OPB_PCI_1_DMA_HIGHADDR                  0x8700007F#define XPAR_OPB_PCI_1_DMA_CHAN_TYPE                 0#define XPAR_OPB_PCI_1_DMA_LENGTH_WIDTH              11/***************************************************************************** * * GEmac defines. * DeviceID starts at 210 */#define XPAR_XGEMAC_NUM_INSTANCES    1#define XPAR_GEMAC_0_DEVICE_ID       210#define XPAR_GEMAC_0_BASEADDR        0x61000000#define XPAR_GEMAC_0_DMA_TYPE        9#define XPAR_GEMAC_0_MIIM_EXIST      0#define XPAR_GEMAC_0_INCLUDE_STATS   0/***************************************************************************** * * Touchscreen defines . * DeviceID starts at 220 */#define XPAR_XTOUCHSCREEN_NUM_INSTANCES  1#define XPAR_TOUCHSCREEN_0_DEVICE_ID     220#define XPAR_TOUCHSCREEN_0_BASEADDR      0x70000000/***************************************************************************** * * DDR defines . * DeviceID starts at 230 */#define XPAR_XDDR_NUM_INSTANCES         1#define XPAR_DDR_0_DEVICE_ID            230#define XPAR_DDR_0_BASEADDR             0#define XPAR_DDR_0_INTERRUPT_PRESENT    0/***************************************************************************** * * EmacLite defines . * DeviceID starts at 240 */#define XPAR_XEMACLITE_NUM_INSTANCES    1#define XPAR_EMACLITE_0_DEVICE_ID       240#define XPAR_EMACLITE_0_BASEADDR        0#define XPAR_EMACLITE_0_TX_PING_PONG    0#define XPAR_EMACLITE_0_RX_PING_PONG    0/***************************************************************************** * * DSDAC defines . * DeviceID starts at 250 */#define XPAR_XDSDAC_NUM_INSTANCES       1#define XPAR_DSDAC_0_DEVICE_ID          250#define XPAR_DSDAC_0_BASEADDR           0/***************************************************************************** * * DSADC defines . * DeviceID starts at 260 */#define XPAR_XDSADC_NUM_INSTANCES       1#define XPAR_DSADC_0_DEVICE_ID          260#define XPAR_DSADC_0_BASEADDR           0/***************************************************************************** * * PCI Arbiter defines. * DeviceID starts at 270 */#define XPAR_XPCIARB_NUM_INSTANCES     1#define XPAR_OPB_PCI_ARBITER_0_DEVICE_ID     270#define XPAR_OPB_PCI_ARBITER_0_BASEADDR      0#define XPAR_OPB_PCI_ARBITER_0_NUM_PCI_MSTRS 2/***************************************************************************** * * TEMAC defines . * DeviceID starts at 280 */#define XPAR_XTEMAC_NUM_INSTANCES       1#define XPAR_TEMAC_0_DEVICE_ID          280#define XPAR_TEMAC_0_BASEADDR           0#define XPAR_TEMAC_0_DMA_TYPE        3#define XPAR_TEMAC_0_RDFIFO_DEPTH    131072#define XPAR_TEMAC_0_WRFIFO_DEPTH    131072#define XPAR_TEMAC_0_MAC_FIFO_DEPTH  16#define XPAR_TEMAC_0_TEMAC_DCR_HOST  0#define XPAR_TEMAC_0_DRE             0/***************************************************************************** * * DMACENTRAL defines . * DeviceID starts at 290 */#define XPAR_XDMACENTRAL_NUM_INSTANCES       1#define XPAR_DMACENTRAL_0_DEVICE_ID          290#define XPAR_DMACENTRAL_0_BASEADDR           0#define XPAR_DMACENTRAL_0_READ_OPTIONAL_REGS 0/**************************** Type Definitions *******************************//***************** Macros (Inline Functions) Definitions *********************/#ifdef __cplusplus}#endif#endif              /* end of protection macro */

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
久久久国产一区二区三区四区小说 | 日韩av一区二区在线影视| 高清不卡在线观看av| 日本一区二区免费在线| 成人午夜视频在线| 亚洲欧洲国产日本综合| av一区二区三区在线| 一区二区三区四区视频精品免费| 国产91色综合久久免费分享| 国产精品久久网站| 在线一区二区三区四区五区| 亚洲一区二区三区爽爽爽爽爽| 欧美日韩亚洲综合在线| 毛片av一区二区| 国产婷婷色一区二区三区 | 天天影视涩香欲综合网| 欧美一区二区三区四区在线观看| 免费高清在线一区| 国产亚洲一区二区三区四区| 91在线国产福利| 日韩av一二三| 欧美高清在线一区| 欧美亚洲动漫精品| 美腿丝袜亚洲色图| 国产精品久久久久一区| 欧美老肥妇做.爰bbww视频| 九色porny丨国产精品| 一区视频在线播放| 日韩一区二区三区av| 成人sese在线| 免费高清不卡av| 亚洲人成7777| 精品国产制服丝袜高跟| 91成人免费在线| 国产一区二区三区不卡在线观看| 亚洲欧美一区二区三区国产精品| 日韩一区二区麻豆国产| 成人精品小蝌蚪| 免费人成在线不卡| 一级日本不卡的影视| 2023国产精品自拍| 色8久久人人97超碰香蕉987| 国产一区二区精品久久| 亚洲国产综合人成综合网站| 国产亚洲一本大道中文在线| 欧美日韩一区二区三区视频| 国产aⅴ综合色| 蜜臀久久99精品久久久画质超高清| 国产精品色呦呦| 精品国产乱码久久| 欧美日韩国产综合一区二区三区| 风间由美性色一区二区三区| 免费av网站大全久久| 亚洲最大成人综合| 国产精品嫩草99a| 精品999在线播放| 欧美浪妇xxxx高跟鞋交| 99精品热视频| 成人av片在线观看| 国产一区不卡精品| 免费精品视频最新在线| 午夜精品福利一区二区三区av| 亚洲欧美日韩国产综合| 国产欧美一二三区| 久久日韩精品一区二区五区| 欧美一级黄色片| 欧美日韩中文字幕精品| 色婷婷av一区二区三区软件| 成人精品国产免费网站| 国产精品原创巨作av| 精品一区二区在线看| 日本成人在线一区| 蜜桃视频在线观看一区二区| 丝瓜av网站精品一区二区| 亚洲成人资源网| 一区二区三区加勒比av| 亚洲免费观看高清完整版在线观看| 亚洲国产精品成人综合色在线婷婷| 久久综合视频网| 精品99一区二区| 国产拍欧美日韩视频二区| 国产婷婷一区二区| 国产精品嫩草影院com| 亚洲欧洲国产日韩| 亚洲与欧洲av电影| 视频在线观看一区二区三区| 五月婷婷色综合| 免费视频一区二区| 国产精品一区二区无线| 国产成人精品免费| a在线播放不卡| 91福利资源站| 在线不卡的av| 久久免费精品国产久精品久久久久| 2023国产精品| 亚洲日本一区二区| 五月开心婷婷久久| 美女爽到高潮91| 丁香婷婷深情五月亚洲| 91污在线观看| 欧美日本韩国一区二区三区视频 | 欧美一卡2卡3卡4卡| 日韩三级电影网址| 欧美激情综合五月色丁香| 国产精品传媒视频| 亚洲成av人片| 精品一区二区三区免费观看 | 亚洲激情综合网| 午夜欧美一区二区三区在线播放| 免费人成黄页网站在线一区二区| 国产在线一区二区| 91丝袜美女网| 日韩欧美国产1| 国产精品天天摸av网| 亚洲成a人在线观看| 麻豆精品一区二区综合av| 国产福利不卡视频| 欧美中文字幕一区二区三区 | 中文字幕欧美区| 一区二区三区在线不卡| 精品一区二区三区日韩| 色综合久久久久| 日韩免费在线观看| 亚洲另类一区二区| 国产做a爰片久久毛片| 一本色道久久综合精品竹菊| 欧美成人在线直播| 一区二区三区日韩欧美| 精品一区二区在线视频| 欧美在线免费观看视频| 欧美激情综合五月色丁香小说| 婷婷综合另类小说色区| 99久久综合精品| 久久综合丝袜日本网| 性欧美大战久久久久久久久| 大美女一区二区三区| 91精品一区二区三区久久久久久| 欧美国产激情一区二区三区蜜月| 日韩国产欧美视频| 欧美午夜免费电影| 国产精品久线在线观看| 蜜桃精品视频在线观看| 欧美性感一区二区三区| 中文字幕av在线一区二区三区| 蜜桃久久av一区| 欧美高清视频一二三区| 亚洲午夜日本在线观看| 91在线观看下载| 国产网站一区二区| 国产一区不卡在线| 26uuu精品一区二区| 免费亚洲电影在线| 91精品国产福利在线观看| 亚洲动漫第一页| 欧美系列一区二区| 一区二区三区精品| 欧美亚洲国产一区二区三区va| 亚洲人xxxx| 99精品欧美一区二区蜜桃免费 | 国产精品成人一区二区艾草| 国产在线不卡一区| 欧美mv日韩mv| 激情小说亚洲一区| 欧美不卡在线视频| 久久电影网电视剧免费观看| 91精品国产高清一区二区三区蜜臀| 无码av免费一区二区三区试看| 欧美在线播放高清精品| 亚洲一区二区三区免费视频| 91免费观看在线| 一区二区三区在线观看网站| 色婷婷一区二区三区四区| 亚洲天堂精品在线观看| 色综合久久六月婷婷中文字幕| 综合色天天鬼久久鬼色| 色视频一区二区| 午夜私人影院久久久久| 欧美精品亚洲一区二区在线播放| 视频一区二区不卡| 日韩欧美aaaaaa| 国产一区二区美女| 国产欧美视频一区二区三区| 成人av午夜电影| 亚洲一区欧美一区| 91精品国产免费| 国产乱码精品一品二品| 国产精品久久久久久妇女6080 | 成人午夜免费av| 亚洲欧美另类小说| 91麻豆精品国产91久久久使用方法| 秋霞影院一区二区| 久久久三级国产网站| 波多野结衣中文字幕一区| 亚洲黄色免费电影| 制服丝袜亚洲播放| 大胆亚洲人体视频| 五月天亚洲婷婷| 日本一区二区在线不卡| 在线视频你懂得一区二区三区| 五月开心婷婷久久|