亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? reg_8_pack.v

?? 用VHDL語言實現的pic16f84
?? V
字號:
// ----------------------------------------------------------------------------
// reg_8_pack.v
// 
// AUTHOR         : John Clayton
// ----------------------------------------------------------------------------
// Release History
//   VERSION DATE        AUTHOR            DESCRIPTION
//   ------- ----------- ----------------- ------------------------------------
//   1.0     01/15/01    John Clayton      Initial Version
//                                         Designed according to 3GPP specs
//                                         3G TS 25.211-25.215 V3.2.0 (2000-03)
//   1.1     01/18/01    John Clayton      Removed sys_clk
//   1.11    03/28/01    John Clayton      Incorporated code review changes
//   1.12    08/06/01    John Clayton      Replaced "rblock_sel" vector with
//                                         a single select line "sel_i"
//                                         Removed CHANNEL_NUM_PP and
//                                         MAX_CHANNELS_PP.
//                                         Replaced rd and wr with single we_i.
//   1.13    04/16/01    John Clayton      Made reset asynchronous.
// ----------------------------------------------------------------------------
// PURPOSE: This module implements a set of eight addresses and a data bus of
//          the given width.  These addresses can be either R/W 
//          (full registers) or they can be Read-Only (no storage provided).
//          See NOTES below for further details of operation.
// ----------------------------------------------------------------------------
// Parameters
//   NAME                 RANGE    DESCRIPTION                DEFAULT
//   -------------------- -------- -------------------------- -----------------
//   SIZE_R0_PP           1..16    Number of bits in register   8
//   SIZE_R1_PP           1..16    Number of bits in register   8
//   SIZE_R2_PP           1..16    Number of bits in register   8
//   SIZE_R3_PP           1..16    Number of bits in register   8
//   SIZE_R4_PP           1..16    Number of bits in register   8
//   SIZE_R5_PP           1..16    Number of bits in register   8
//   SIZE_R6_PP           1..16    Number of bits in register   8
//   SIZE_R7_PP           1..16    Number of bits in register   8
//   READ_ONLY_REGS_PP    0..7     Number of regs which are read only    0
//   DATA_BUS_SIZE_PP     4..24    Sets the width of the data bus 16
//
// ----------------------------------------------------------------------------
// USABILITY FACTORS
//   Reset Strategy   : None.  Program the registers to obtain a known value.
//   Clock Domains    : clk_i
//   Critical Timing  : None
//   Test Features    : None
//   Asynchronous I/F : None
//   Scan Methodology : None
//   Instantiations   : N/A
//   Other            : N/A
// ----------------------------------------------------------------------------
// NOTES
// 
// The reg_8_pack address vector "adr_i" selects among the eight locations
// present in the module.  In order to read data from a register location, the
// we_i line must be inactive (low), and the "sel_i" signal must also be
// active (high.)  Then, the unit will drive the data bus.
//
// Writing is similar - drive we_i active (high), make sel_i high, drive the
// write data onto the data bus, and provide a "posedge clk_i" to store the
// data into the selected register.
//
// The registers are composed of d-flip-flops (DFFs), clocked by clk_i.
//
// A parameter allows setting the number of "read-only" locations.
// The convention for this parameter is the following:  The lower numbered N 
// registers become read-only locations, and the upper (8-N) registers remain 
// as R/W (storage registers,) for a setting of READ_ONLY_REGS_PP = N.
// Thus, for N=4, then r0,r1,r2 and r3 are "read-only" locations (no actual 
// registers are synthesized,) but r4, r5, r6 and r7 remain as registers.
//
// -FHDR-----------------------------------------------------------------------

module reg_8_pack(
clk_i,
rst_i,
sel_i,
we_i,
adr_i,
dat_io,
r0,
r1,
r2,
r3,
r4,
r5,
r6,
r7
);
// Parameter declarations

parameter SIZE_R0_PP = 8;         // Determines size of register in bits.
parameter SIZE_R1_PP = 8;         // Determines size of register in bits.
parameter SIZE_R2_PP = 8;         // Determines size of register in bits.
parameter SIZE_R3_PP = 8;         // Determines size of register in bits.
parameter SIZE_R4_PP = 8;         // Determines size of register in bits.
parameter SIZE_R5_PP = 8;         // Determines size of register in bits.
parameter SIZE_R6_PP = 8;         // Determines size of register in bits.
parameter SIZE_R7_PP = 8;         // Determines size of register in bits.
parameter READ_ONLY_REGS_PP = 0;  // Determines how many regs are read only.
parameter DATA_BUS_SIZE_PP = 16;  // Sets the width of the data bus.

// I/O declarations
input clk_i;                      // System clock input
input rst_i;                      // Reset signal
input sel_i;                      // Reg block "chip select"
input we_i;                       // write enable signal
input [2:0] adr_i;                // Register address field

inout [DATA_BUS_SIZE_PP-1:0] dat_io;  // DSP data bus

inout [SIZE_R0_PP-1:0] r0;        // Register I/O
inout [SIZE_R1_PP-1:0] r1;        // Register I/O
inout [SIZE_R2_PP-1:0] r2;        // Register I/O
inout [SIZE_R3_PP-1:0] r3;        // Register I/O
inout [SIZE_R4_PP-1:0] r4;        // Register I/O
inout [SIZE_R5_PP-1:0] r5;        // Register I/O
inout [SIZE_R6_PP-1:0] r6;        // Register I/O
inout [SIZE_R7_PP-1:0] r7;        // Register I/O


// Internal declarations

// Local signals to hold register values
reg [SIZE_R0_PP-1:0] r0_local;
reg [SIZE_R1_PP-1:0] r1_local;
reg [SIZE_R2_PP-1:0] r2_local;
reg [SIZE_R3_PP-1:0] r3_local;
reg [SIZE_R4_PP-1:0] r4_local;
reg [SIZE_R5_PP-1:0] r5_local;
reg [SIZE_R6_PP-1:0] r6_local;
reg [SIZE_R7_PP-1:0] r7_local;

reg [DATA_BUS_SIZE_PP-1:0] data_out;


//---------------------------------------------------------------
// This is the writing side of the registers
always @(posedge clk_i or posedge rst_i)
  begin
    if (rst_i) begin    // Asynchronous reset
      r0_local <= 0;
      r1_local <= 0;
      r2_local <= 0;
      r3_local <= 0;
      r4_local <= 0;
      r5_local <= 0;
      r6_local <= 0;
      r7_local <= 0;
    end
    else if (we_i && sel_i)
      case (adr_i)
        3'b000 :
          if (SIZE_R0_PP > 1)
            r0_local <= dat_io[SIZE_R0_PP-1:0];
          else if (SIZE_R0_PP == 1)
            r0_local <= dat_io[0];
        3'b001 :
          if (SIZE_R1_PP > 1)
            r1_local <= dat_io[SIZE_R1_PP-1:0];
          else if (SIZE_R1_PP == 1)
            r1_local <= dat_io[0];
        3'b010 :
          if (SIZE_R2_PP > 1)
            r2_local <= dat_io[SIZE_R2_PP-1:0];
          else if (SIZE_R2_PP == 1)
            r2_local <= dat_io[0];
        3'b011 :
          if (SIZE_R3_PP > 1)
            r3_local <= dat_io[SIZE_R3_PP-1:0];
          else if (SIZE_R3_PP == 1)
            r3_local <= dat_io[0];
        3'b100 :
          if (SIZE_R4_PP > 1)
            r4_local <= dat_io[SIZE_R4_PP-1:0];
          else if (SIZE_R4_PP == 1)
            r4_local <= dat_io[0];
        3'b101 :
          if (SIZE_R5_PP > 1)
            r5_local <= dat_io[SIZE_R5_PP-1:0];
          else if (SIZE_R5_PP == 1)
            r5_local <= dat_io[0];
        3'b110 :
          if (SIZE_R6_PP > 1)
            r6_local <= dat_io[SIZE_R6_PP-1:0];
          else if (SIZE_R6_PP == 1)
            r6_local <= dat_io[0];
        3'b111 :
          if (SIZE_R7_PP > 1)
            r7_local <= dat_io[SIZE_R7_PP-1:0];
          else if (SIZE_R7_PP == 1)
            r7_local <= dat_io[0];
      endcase
  end // End of always block

// This is the reading side of the registers

always @(
         adr_i
         or r0_local
         or r1_local
         or r2_local
         or r3_local
         or r4_local
         or r5_local
         or r6_local
         or r7_local
         or r0
         or r1
         or r2
         or r3
         or r4
         or r5
         or r6
         or r7
        )
  begin
    case (adr_i)
    3'b000 : 
      data_out <= (READ_ONLY_REGS_PP > 0)?r0:r0_local;
    3'b001 : 
      data_out <= (READ_ONLY_REGS_PP > 1)?r1:r1_local;
    3'b010 : 
      data_out <= (READ_ONLY_REGS_PP > 2)?r2:r2_local;
    3'b011 : 
      data_out <= (READ_ONLY_REGS_PP > 3)?r3:r3_local;
    3'b100 : 
      data_out <= (READ_ONLY_REGS_PP > 4)?r4:r4_local;
    3'b101 : 
      data_out <= (READ_ONLY_REGS_PP > 5)?r5:r5_local;
    3'b110 : 
      data_out <= (READ_ONLY_REGS_PP > 6)?r6:r6_local;
    3'b111 : 
      data_out <= (READ_ONLY_REGS_PP > 7)?r7:r7_local;
    endcase
  end // End of always block


assign dat_io = (~we_i && sel_i)?data_out:{DATA_BUS_SIZE_PP{1'bz}};

assign r0 = (READ_ONLY_REGS_PP <= 0)?r0_local:{SIZE_R0_PP{1'bz}};
assign r1 = (READ_ONLY_REGS_PP <= 1)?r1_local:{SIZE_R1_PP{1'bz}};
assign r2 = (READ_ONLY_REGS_PP <= 2)?r2_local:{SIZE_R2_PP{1'bz}};
assign r3 = (READ_ONLY_REGS_PP <= 3)?r3_local:{SIZE_R3_PP{1'bz}};
assign r4 = (READ_ONLY_REGS_PP <= 4)?r4_local:{SIZE_R4_PP{1'bz}};
assign r5 = (READ_ONLY_REGS_PP <= 5)?r5_local:{SIZE_R5_PP{1'bz}};
assign r6 = (READ_ONLY_REGS_PP <= 6)?r6_local:{SIZE_R6_PP{1'bz}};
assign r7 = (READ_ONLY_REGS_PP <= 7)?r7_local:{SIZE_R7_PP{1'bz}};

endmodule

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
欧美日韩免费一区二区三区| 中文字幕在线观看一区| 亚洲毛片av在线| 成人精品亚洲人成在线| 欧美一卡2卡3卡4卡| 国产精一区二区三区| 欧美一区二区三区视频在线| 国产欧美日韩在线看| 国产成人精品免费视频网站| 日韩精品在线网站| 国产一区二区h| 久久影院视频免费| 国产精品18久久久久久久久久久久| 欧美精品视频www在线观看| 亚洲人成人一区二区在线观看| 成人高清视频免费观看| 国产精品素人一区二区| 国产精品一区二区久久不卡| 精品日韩一区二区三区| 国内精品写真在线观看| 久久久久久久综合狠狠综合| 国产专区欧美精品| 亚洲欧美一区二区在线观看| 欧美在线观看一区| 精品一二三四区| 国产精品丝袜在线| 色综合久久久久久久久| 久久精品视频一区| 91久久免费观看| 天堂成人免费av电影一区| 欧美电视剧在线看免费| 国产精品一区不卡| 夜夜揉揉日日人人青青一国产精品| 欧美日韩国产中文| 成人免费av资源| 精一区二区三区| 亚洲国产精品久久艾草纯爱 | 成熟亚洲日本毛茸茸凸凹| 亚洲成人综合网站| 国产精品美女久久久久aⅴ国产馆| 欧美日韩一区二区不卡| 成人动漫在线一区| 经典三级视频一区| 午夜精品一区二区三区免费视频 | 亚洲天堂久久久久久久| 日韩一区二区电影| 精品视频一区三区九区| 成人黄色大片在线观看| 国产精品白丝jk黑袜喷水| 日本不卡一二三区黄网| 日韩精品电影一区亚洲| 亚洲精品伦理在线| 日韩理论在线观看| 亚洲人成网站精品片在线观看| 欧美videossexotv100| 欧美久久久久久久久| 欧美日韩中文国产| 制服丝袜国产精品| 欧美亚洲国产bt| 7777精品久久久大香线蕉| 在线观看91av| 91精品欧美综合在线观看最新| 制服.丝袜.亚洲.中文.综合| 欧美老肥妇做.爰bbww视频| 欧美日韩一区高清| 9191国产精品| 久久亚洲一级片| 亚洲日本免费电影| 欧美aa在线视频| 日韩主播视频在线| 精品久久久久久久久久久院品网| 成人a区在线观看| 国产一区二区三区美女| 九色综合国产一区二区三区| 色狠狠一区二区三区香蕉| 亚洲综合精品久久| 亚洲va欧美va天堂v国产综合| 午夜欧美电影在线观看| 蜜臀av国产精品久久久久| 精品一区二区三区免费播放| 成人午夜视频在线观看| 欧美图区在线视频| 国产亚洲污的网站| 丝袜美腿一区二区三区| 成人性视频免费网站| 欧美日韩在线综合| 国产调教视频一区| 麻豆91小视频| 欧美精品久久天天躁| 国产精品久久夜| 美女视频免费一区| 欧美人伦禁忌dvd放荡欲情| 国产精品网站在线| 国产成人免费9x9x人网站视频| 欧美日韩国产电影| 亚洲一区欧美一区| 色婷婷国产精品久久包臀| 久久精品夜夜夜夜久久| 青娱乐精品在线视频| 欧美日韩国产一级片| 亚洲乱码国产乱码精品精小说| 丰满少妇在线播放bd日韩电影| 91精品国产色综合久久 | 久久99久久99小草精品免视看| 欧美三级三级三级爽爽爽| 亚洲夂夂婷婷色拍ww47| 欧美久久免费观看| 午夜天堂影视香蕉久久| 欧美日韩国产电影| 久久国产精品色婷婷| 精品久久久久一区二区国产| 激情综合网av| 婷婷夜色潮精品综合在线| 99久久久免费精品国产一区二区| 欧美国产一区在线| 色婷婷激情久久| 日本欧美韩国一区三区| 精品少妇一区二区三区视频免付费 | 一区二区成人在线视频 | a亚洲天堂av| 日韩高清不卡一区| 国产欧美一区视频| 在线不卡a资源高清| 国产精品亚洲а∨天堂免在线| 亚洲精品一卡二卡| 精品成人一区二区三区四区| 成人av在线影院| 男男gaygay亚洲| 亚洲视频在线一区观看| 欧美一级久久久久久久大片| 成人晚上爱看视频| 日精品一区二区| 亚洲激情图片小说视频| 26uuu精品一区二区| 在线观看日韩国产| 国产成人久久精品77777最新版本| 一区二区三区日韩欧美| 国产丝袜美腿一区二区三区| 欧美日韩不卡一区二区| 97精品国产露脸对白| 国产一区二区三区四| 天天亚洲美女在线视频| 亚洲精品视频在线看| 欧美韩国日本不卡| 久久综合九色综合97_久久久| 欧美日韩亚州综合| 91国偷自产一区二区开放时间| 国产精品888| 成人永久aaa| 成人av综合在线| 91网站最新网址| 日韩一区二区三区免费看| 在线播放中文字幕一区| 色综合久久中文综合久久97| 九一久久久久久| 亚洲香蕉伊在人在线观| 欧美精三区欧美精三区| 9i看片成人免费高清| 国产中文一区二区三区| 日本不卡免费在线视频| 亚洲一区二区三区四区五区中文 | 欧美日韩二区三区| 欧美一级理论片| 久久人人97超碰com| 中文字幕一区视频| 亚洲一区二区欧美激情| 免费观看成人鲁鲁鲁鲁鲁视频| 精品一区二区三区日韩| 日韩国产一二三区| 激情欧美日韩一区二区| 不卡的av电影在线观看| 欧美性一区二区| 欧美大黄免费观看| 国产精品久久久久久久久图文区| 国产精品久久777777| 日韩专区在线视频| 成人手机电影网| 717成人午夜免费福利电影| 欧美激情综合在线| 午夜精品福利一区二区三区蜜桃| 国内成人免费视频| 欧美三级电影网站| 国产精品久久国产精麻豆99网站| 日韩国产精品久久久| 97精品久久久久中文字幕| 91精品国产综合久久久久久 | 久久精品无码一区二区三区| 亚洲天堂久久久久久久| 国内精品视频一区二区三区八戒| 91久久免费观看| 亚洲精品免费看| 成人动漫一区二区| 国产亚洲女人久久久久毛片| 日本亚洲免费观看| 欧美视频中文字幕| 亚洲品质自拍视频网站| 成人一区二区三区在线观看| 精品国产自在久精品国产| 日韩av在线免费观看不卡| 欧美精品在线视频|