亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? uart1.v

?? Altera公司開發(fā)板2s60 CF卡通用例程(初始化、讀、寫、測試等)
?? V
?? 第 1 頁 / 共 3 頁
字號:
//Legal Notice: (C)2005 Altera Corporation. All rights reserved.  Your
//use of Altera Corporation's design tools, logic functions and other
//software and tools, and its AMPP partner logic functions, and any
//output files any of the foregoing (including device programming or
//simulation files), and any associated documentation or information are
//expressly subject to the terms and conditions of the Altera Program
//License Subscription Agreement or other applicable license agreement,
//including, without limitation, that your use is for the sole purpose
//of programming logic devices manufactured by Altera and sold by Altera
//or its authorized distributors.  Please refer to the applicable
//agreement for further details.

// synthesis translate_off
`timescale 1ns / 100ps
// synthesis translate_on
module uart1_log_module (
                          // inputs:
                           clk,
                           data,
                           strobe,
                           valid
                        );

  input            clk;
  input   [  7: 0] data;
  input            strobe;
  input            valid;


//synthesis translate_off
//////////////// SIMULATION-ONLY CONTENTS
   reg [31:0] text_handle; // for $fopen
   initial text_handle = $fopen ("C:/designs/cf_tests/to_nios_forum/std_cf_2s60_ES/std_2s60ES_sim/uart1_log_module.txt");

   always @(posedge clk) begin
      if (valid && strobe) begin
	 // Send \n (linefeed) instead of \r (^M, Carriage Return)...
         $fwrite (text_handle, "%s", ((data == 8'hd) ? 8'ha : data));
	 // non-standard; poorly documented; required to get real data stream.
	 $fflush (text_handle);
      end
   end // clk


//////////////// END SIMULATION-ONLY CONTENTS

//synthesis translate_on


endmodule


module uart1_tx (
                  // inputs:
                   baud_divisor,
                   begintransfer,
                   clk,
                   clk_en,
                   do_force_break,
                   reset_n,
                   status_wr_strobe,
                   tx_data,
                   tx_wr_strobe,

                  // outputs:
                   tx_overrun,
                   tx_ready,
                   tx_shift_empty,
                   txd
                );

  output           tx_overrun;
  output           tx_ready;
  output           tx_shift_empty;
  output           txd;
  input   [  8: 0] baud_divisor;
  input            begintransfer;
  input            clk;
  input            clk_en;
  input            do_force_break;
  input            reset_n;
  input            status_wr_strobe;
  input   [  7: 0] tx_data;
  input            tx_wr_strobe;

  reg              baud_clk_en;
  reg     [  8: 0] baud_rate_counter;
  wire             baud_rate_counter_is_zero;
  reg              do_load_shifter;
  wire             do_shift;
  reg              pre_txd;
  wire             shift_done;
  wire    [  9: 0] tx_load_val;
  reg              tx_overrun;
  reg              tx_ready;
  reg              tx_shift_empty;
  wire             tx_shift_reg_out;
  wire    [  9: 0] tx_shift_register_contents;
  wire             tx_wr_strobe_onset;
  reg              txd;
  wire    [  9: 0] unxshiftxtx_shift_register_contentsxtx_shift_reg_outxx5_in;
  reg     [  9: 0] unxshiftxtx_shift_register_contentsxtx_shift_reg_outxx5_out;
  assign tx_wr_strobe_onset = tx_wr_strobe && begintransfer;
  assign tx_load_val = {{1 {1'b1}},
    tx_data,
    1'b0};

  assign shift_done = ~(|tx_shift_register_contents);
  always @(posedge clk or negedge reset_n)
    begin
      if (reset_n == 0)
          do_load_shifter <= 0;
      else if (clk_en)
          do_load_shifter <= (~tx_ready) && shift_done;
    end


  always @(posedge clk or negedge reset_n)
    begin
      if (reset_n == 0)
          tx_ready <= 1'b1;
      else if (clk_en)
          if (tx_wr_strobe_onset)
              tx_ready <= 0;
          else if (do_load_shifter)
              tx_ready <= -1;
    end


  always @(posedge clk or negedge reset_n)
    begin
      if (reset_n == 0)
          tx_overrun <= 0;
      else if (clk_en)
          if (status_wr_strobe)
              tx_overrun <= 0;
          else if (~tx_ready && tx_wr_strobe_onset)
              tx_overrun <= -1;
    end


  always @(posedge clk or negedge reset_n)
    begin
      if (reset_n == 0)
          tx_shift_empty <= 1'b1;
      else if (clk_en)
          tx_shift_empty <= tx_ready && shift_done;
    end


  always @(posedge clk or negedge reset_n)
    begin
      if (reset_n == 0)
          baud_rate_counter <= 0;
      else if (clk_en)
          if (baud_rate_counter_is_zero || do_load_shifter)
              baud_rate_counter <= baud_divisor;
          else 
            baud_rate_counter <= baud_rate_counter - 1;
    end


  assign baud_rate_counter_is_zero = baud_rate_counter == 0;
  always @(posedge clk or negedge reset_n)
    begin
      if (reset_n == 0)
          baud_clk_en <= 0;
      else if (clk_en)
          baud_clk_en <= baud_rate_counter_is_zero;
    end


  assign do_shift = baud_clk_en  && 
    (~shift_done) && 
    (~do_load_shifter);

  always @(posedge clk or negedge reset_n)
    begin
      if (reset_n == 0)
          pre_txd <= 1;
      else if (~shift_done)
          pre_txd <= tx_shift_reg_out;
    end


  always @(posedge clk or negedge reset_n)
    begin
      if (reset_n == 0)
          txd <= 1;
      else if (clk_en)
          txd <= pre_txd & ~do_force_break;
    end


  //_reg, which is an e_register
  always @(posedge clk or negedge reset_n)
    begin
      if (reset_n == 0)
          unxshiftxtx_shift_register_contentsxtx_shift_reg_outxx5_out <= 0;
      else if (clk_en)
          unxshiftxtx_shift_register_contentsxtx_shift_reg_outxx5_out <= unxshiftxtx_shift_register_contentsxtx_shift_reg_outxx5_in;
    end


  assign unxshiftxtx_shift_register_contentsxtx_shift_reg_outxx5_in = (do_load_shifter)? tx_load_val :
    (do_shift)? {1'b0,
    unxshiftxtx_shift_register_contentsxtx_shift_reg_outxx5_out[9 : 1]} :
    unxshiftxtx_shift_register_contentsxtx_shift_reg_outxx5_out;

  assign tx_shift_register_contents = unxshiftxtx_shift_register_contentsxtx_shift_reg_outxx5_out;
  assign tx_shift_reg_out = unxshiftxtx_shift_register_contentsxtx_shift_reg_outxx5_out[0];


endmodule


module uart1_rx_stimulus_source_character_source_rom_module (
                                                              // inputs:
                                                               clk,
                                                               incr_addr,
                                                               reset_n,

                                                              // outputs:
                                                               new_rom,
                                                               q,
                                                               safe
                                                            );

  parameter POLL_RATE = 100;


  output           new_rom;
  output  [  7: 0] q;
  output           safe;
  input            clk;
  input            incr_addr;
  input            reset_n;

  reg     [ 10: 0] address;
  reg              d1_pre;
  reg              d2_pre;
  reg              d3_pre;
  reg              d4_pre;
  reg              d5_pre;
  reg              d6_pre;
  reg              d7_pre;
  reg              d8_pre;
  reg              d9_pre;
  reg     [  7: 0] mem_array [1023: 0];
  reg     [ 31: 0] mutex [  1: 0];
  reg              new_rom;
  reg              pre;
  wire    [  7: 0] q;
  wire             safe;

//synthesis translate_off
//////////////// SIMULATION-ONLY CONTENTS
  assign q = mem_array[address];
  always @(posedge clk or negedge reset_n)
    begin
      if (reset_n == 0)
        begin
          d1_pre <= 0;
          d2_pre <= 0;
          d3_pre <= 0;
          d4_pre <= 0;
          d5_pre <= 0;
          d6_pre <= 0;
          d7_pre <= 0;
          d8_pre <= 0;
          d9_pre <= 0;
          new_rom <= 0;
        end
      else if (1)
        begin
          d1_pre <= pre;
          d2_pre <= d1_pre;
          d3_pre <= d2_pre;
          d4_pre <= d3_pre;
          d5_pre <= d4_pre;
          d6_pre <= d5_pre;
          d7_pre <= d6_pre;
          d8_pre <= d7_pre;
          d9_pre <= d8_pre;
          new_rom <= d9_pre;
        end
    end


   reg        safe_delay;
   reg [31:0] poll_count;
   reg [31:0] mutex_handle;
   wire       interactive = 1'b0 ; // '
   assign     safe = (address < mutex[1]);

   initial poll_count = POLL_RATE;

   always @(posedge clk or negedge reset_n) begin
      if (reset_n !== 1) begin
         safe_delay <= 0;
      end else begin
         safe_delay <= safe;
      end
   end // safe_delay

   always @(posedge clk or negedge reset_n) begin
      if (reset_n !== 1) begin  // dont worry about null _stream.dat file
         address <= 0;
         mem_array[0] <= 0;
         mutex[0] <= 0;
         mutex[1] <= 0;
         pre <= 0;
      end else begin            // deal with the non-reset case
         pre <= 0;
         if (incr_addr && safe) address <= address + 1;
         if (mutex[0] && !safe && safe_delay) begin
            // and blast the mutex after falling edge of safe if interactive
            if (interactive) begin
               mutex_handle = $fopen ("C:/designs/cf_tests/to_nios_forum/std_cf_2s60_ES/std_2s60ES_sim/uart1_input_data_mutex.dat");
               $fdisplay (mutex_handle, "0");
               $fclose (mutex_handle);
               // $display ($stime, "\t%m:\n\t\tMutex cleared!");
            end else begin
               // sleep until next reset, do not bash mutex.
               wait (!reset_n);
            end
         end // OK to bash mutex.
         if (poll_count < POLL_RATE) begin // wait
            poll_count = poll_count + 1;
         end else begin         // do the interesting stuff.
            poll_count = 0;
            $readmemh ("C:/designs/cf_tests/to_nios_forum/std_cf_2s60_ES/std_2s60ES_sim/uart1_input_data_mutex.dat", mutex);
            if (mutex[0] && !safe) begin
            // read stream into mem_array after current characters are gone!
               // save mutex[0] value to compare to address (generates 'safe')
               mutex[1] <= mutex[0];
               // $display ($stime, "\t%m:\n\t\tMutex hit: Trying to read %d bytes...", mutex[0]);
               $readmemh("C:/designs/cf_tests/to_nios_forum/std_cf_2s60_ES/std_2s60ES_sim/uart1_input_data_stream.dat", mem_array);
               // bash address and send pulse outside to send the char:
               address <= 0;
               pre <= -1;
            end // else mutex miss...
         end // poll_count
      end // reset
   end // posedge clk


//////////////// END SIMULATION-ONLY CONTENTS

//synthesis translate_on


endmodule


module uart1_rx_stimulus_source (
                                  // inputs:
                                   baud_divisor,
                                   clk,
                                   clk_en,
                                   reset_n,
                                   rx_char_ready,
                                   rxd,

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
**欧美大码日韩| 欧美高清视频在线高清观看mv色露露十八 | 亚洲美女免费视频| 精品va天堂亚洲国产| 欧日韩精品视频| 91欧美激情一区二区三区成人| 国产毛片一区二区| 久久99精品久久久久婷婷| 美洲天堂一区二卡三卡四卡视频| 日韩二区三区在线观看| 日韩综合小视频| 麻豆91小视频| 高清在线成人网| 99精品国产热久久91蜜凸| 91视频.com| 欧美日韩国产一级| 日韩欧美国产三级电影视频| 久久综合久久99| 国产精品免费视频网站| 夜夜嗨av一区二区三区中文字幕 | 婷婷丁香激情综合| 日韩成人一级大片| 国产一区二区三区蝌蚪| 99久久国产综合色|国产精品| 色婷婷综合久久久久中文一区二区| 色老汉一区二区三区| 欧美日韩视频专区在线播放| 欧美成人高清电影在线| 国产亚洲欧美激情| 一区av在线播放| 极品少妇一区二区三区精品视频| 成人免费视频视频在线观看免费| 日本久久电影网| 精品欧美黑人一区二区三区| 中文字幕永久在线不卡| 秋霞影院一区二区| 99精品久久99久久久久| 欧美一区二区大片| 亚洲品质自拍视频| 久久电影网站中文字幕 | 欧美猛男超大videosgay| 久久一夜天堂av一区二区三区| 亚洲男人的天堂一区二区| 国产一区二区在线影院| 在线视频你懂得一区| 久久精品人人做人人爽人人| 亚欧色一区w666天堂| 不卡一区中文字幕| 欧美精品一区二区三区高清aⅴ | 欧美性猛交一区二区三区精品| 精品国产免费一区二区三区香蕉| 亚洲男人都懂的| 国产成人免费视频网站高清观看视频| 欧美性猛交xxxxxx富婆| 中文字幕亚洲视频| 国产福利视频一区二区三区| 91精品国产丝袜白色高跟鞋| 亚洲精品自拍动漫在线| 国产1区2区3区精品美女| 精品国产伦一区二区三区免费 | 美女任你摸久久| 欧美丝袜丝交足nylons| 中文字幕在线视频一区| 国产经典欧美精品| 精品999在线播放| 蜜臀a∨国产成人精品| 在线观看视频一区二区欧美日韩| 中文字幕一区二区三区精华液| 国产裸体歌舞团一区二区| 日韩一级片网址| 日韩电影在线免费观看| 欧美日韩亚洲另类| 偷拍一区二区三区| 9191久久久久久久久久久| 亚洲福利视频三区| 欧美午夜精品免费| 亚洲国产视频在线| 欧美精品黑人性xxxx| 香蕉加勒比综合久久| 欧美日韩精品一区二区天天拍小说| 一区二区在线观看免费| 91黄视频在线| 亚洲大片在线观看| 91精品国产一区二区三区蜜臀| 日韩国产精品久久久久久亚洲| 6080日韩午夜伦伦午夜伦| 秋霞av亚洲一区二区三| 精品免费国产二区三区| 国产一区二区三区综合| 国产日韩欧美综合一区| 91丝袜美女网| 丝袜美腿亚洲色图| 2021中文字幕一区亚洲| 国产91精品一区二区麻豆网站| 亚洲日本va在线观看| 欧美日韩国产一级二级| 久久99国产精品久久99果冻传媒| 国产亚洲综合在线| 99国内精品久久| 日韩精品乱码免费| 久久人人97超碰com| 99久久精品国产一区二区三区| 亚洲成a人v欧美综合天堂| 亚洲精品在线一区二区| 99视频在线观看一区三区| 亚洲成av人影院在线观看网| 欧美mv日韩mv国产网站| av中文一区二区三区| 婷婷中文字幕综合| 亚洲国产成人午夜在线一区| 91黄色免费观看| 精品一区二区国语对白| 一区二区在线观看视频| 久久亚洲精品国产精品紫薇| 色天使色偷偷av一区二区| 久久国产精品无码网站| 亚洲老司机在线| 久久久噜噜噜久噜久久综合| 色婷婷精品大在线视频| 韩国午夜理伦三级不卡影院| 亚洲精品ww久久久久久p站| 日韩免费高清电影| 欧洲在线/亚洲| 成人午夜免费电影| 免费高清在线视频一区·| 亚洲日穴在线视频| 久久久精品中文字幕麻豆发布| 欧美亚洲综合久久| 粉嫩嫩av羞羞动漫久久久| 另类中文字幕网| 亚洲一区二区三区四区的| 国产精品女上位| 欧美变态tickle挠乳网站| 欧美熟乱第一页| 色先锋aa成人| 精品成人私密视频| 久久国产生活片100| 亚洲一区二区三区中文字幕在线| 亚洲日本在线看| 欧美精品一区二区三区蜜臀| 91精品久久久久久久91蜜桃 | 欧美国产一区二区| 欧美videos中文字幕| 欧美精品 国产精品| 欧美日韩黄色一区二区| 91女神在线视频| 色综合激情久久| 色综合中文字幕| 91一区一区三区| 99国内精品久久| 色综合久久久网| 91年精品国产| 色美美综合视频| 在线国产电影不卡| 在线一区二区三区| 欧美三级在线播放| 在线播放/欧美激情| 日韩一区二区三区三四区视频在线观看| 91麻豆蜜桃一区二区三区| 91国内精品野花午夜精品| 在线中文字幕不卡| 欧美无乱码久久久免费午夜一区| 欧美午夜电影网| 制服丝袜在线91| 欧美成人a在线| 中文字幕乱码日本亚洲一区二区 | 亚洲综合成人在线| 亚洲国产精品影院| 欧美aaa在线| 国产裸体歌舞团一区二区| 成熟亚洲日本毛茸茸凸凹| 97久久久精品综合88久久| 色猫猫国产区一区二在线视频| 精品视频在线视频| 日韩一区二区三区在线| 26uuu精品一区二区| 国产精品久久久久久久久图文区 | 色婷婷综合五月| 777色狠狠一区二区三区| 日韩欧美国产不卡| 国产精品美女久久久久久久久久久 | 亚洲天堂免费看| 亚洲综合成人在线视频| 麻豆精品视频在线| 不卡av在线网| 91麻豆精品国产综合久久久久久 | jlzzjlzz亚洲女人18| 欧美亚日韩国产aⅴ精品中极品| 日韩欧美一级二级| 成人欧美一区二区三区在线播放| 亚洲成人777| 粉嫩在线一区二区三区视频| 欧美视频在线观看一区二区| 久久先锋资源网| 亚洲综合精品久久| 国产精品99久| 欧美日韩不卡在线| 国产精品国产a| 久久电影网电视剧免费观看| 在线免费观看日本欧美|