亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來(lái)到蟲(chóng)蟲(chóng)下載站! | ?? 資源下載 ?? 資源專(zhuān)輯 ?? 關(guān)于我們
? 蟲(chóng)蟲(chóng)下載站

?? uart1.v

?? Altera公司開(kāi)發(fā)板2s60 CF卡通用例程(初始化、讀、寫(xiě)、測(cè)試等)
?? V
?? 第 1 頁(yè) / 共 3 頁(yè)
字號(hào):
                    // outputs:
                     baud_divisor,
                     dataavailable,
                     do_force_break,
                     irq,
                     readdata,
                     readyfordata,
                     rx_rd_strobe,
                     status_wr_strobe,
                     tx_data,
                     tx_wr_strobe
                  );

  output  [  8: 0] baud_divisor;
  output           dataavailable;
  output           do_force_break;
  output           irq;
  output  [ 15: 0] readdata;
  output           readyfordata;
  output           rx_rd_strobe;
  output           status_wr_strobe;
  output  [  7: 0] tx_data;
  output           tx_wr_strobe;
  input   [  2: 0] address;
  input            break_detect;
  input            chipselect;
  input            clk;
  input            clk_en;
  input            framing_error;
  input            parity_error;
  input            read_n;
  input            reset_n;
  input            rx_char_ready;
  input   [  7: 0] rx_data;
  input            rx_overrun;
  input            tx_overrun;
  input            tx_ready;
  input            tx_shift_empty;
  input            write_n;
  input   [ 15: 0] writedata;

  wire             any_error;
  wire    [  8: 0] baud_divisor;
  reg     [  9: 0] control_reg;
  wire             control_wr_strobe;
  wire             cts_status_bit;
  reg              d1_rx_char_ready;
  reg              d1_tx_ready;
  wire             dataavailable;
  wire             dcts_status_bit;
  reg              delayed_unxtx_readyxx4;
  wire    [  8: 0] divisor_constant;
  wire             do_force_break;
  wire             do_write_char;
  wire             eop_status_bit;
  wire             ie_any_error;
  wire             ie_break_detect;
  wire             ie_framing_error;
  wire             ie_parity_error;
  wire             ie_rx_char_ready;
  wire             ie_rx_overrun;
  wire             ie_tx_overrun;
  wire             ie_tx_ready;
  wire             ie_tx_shift_empty;
  reg              irq;
  wire             qualified_irq;
  reg     [ 15: 0] readdata;
  wire             readyfordata;
  wire             rx_rd_strobe;
  wire    [ 15: 0] selected_read_data;
  wire    [ 12: 0] status_reg;
  wire             status_wr_strobe;
  reg     [  7: 0] tx_data;
  wire             tx_wr_strobe;
  always @(posedge clk or negedge reset_n)
    begin
      if (reset_n == 0)
          readdata <= 0;
      else if (clk_en)
          readdata <= selected_read_data;
    end


  always @(posedge clk or negedge reset_n)
    begin
      if (reset_n == 0)
          irq <= 0;
      else if (clk_en)
          irq <= qualified_irq;
    end


  assign rx_rd_strobe = chipselect && ~read_n  && (address == 3'd0);
  assign tx_wr_strobe = chipselect && ~write_n && (address == 3'd1);
  assign status_wr_strobe = chipselect && ~write_n && (address == 3'd2);
  assign control_wr_strobe = chipselect && ~write_n && (address == 3'd3);
  always @(posedge clk or negedge reset_n)
    begin
      if (reset_n == 0)
          tx_data <= 0;
      else if (tx_wr_strobe)
          tx_data <= writedata[7 : 0];
    end


  always @(posedge clk or negedge reset_n)
    begin
      if (reset_n == 0)
          control_reg <= 0;
      else if (control_wr_strobe)
          control_reg <= writedata[9 : 0];
    end


  assign baud_divisor = divisor_constant;
  assign cts_status_bit = 0;
  assign dcts_status_bit = 0;
  assign {do_force_break,
ie_any_error,
ie_rx_char_ready,
ie_tx_ready,
ie_tx_shift_empty,
ie_tx_overrun,
ie_rx_overrun,
ie_break_detect,
ie_framing_error,
ie_parity_error} = control_reg;
  assign any_error = tx_overrun ||
    rx_overrun ||
    parity_error ||
    framing_error ||
    break_detect;

  assign status_reg = {eop_status_bit,
    cts_status_bit,
    dcts_status_bit,
    1'b0,
    any_error,
    rx_char_ready,
    tx_ready,
    tx_shift_empty,
    tx_overrun,
    rx_overrun,
    break_detect,
    framing_error,
    parity_error};

  always @(posedge clk or negedge reset_n)
    begin
      if (reset_n == 0)
          d1_rx_char_ready <= 0;
      else if (clk_en)
          d1_rx_char_ready <= rx_char_ready;
    end


  always @(posedge clk or negedge reset_n)
    begin
      if (reset_n == 0)
          d1_tx_ready <= 0;
      else if (clk_en)
          d1_tx_ready <= tx_ready;
    end


  assign dataavailable = d1_rx_char_ready;
  assign readyfordata = d1_tx_ready;
  assign eop_status_bit = 1'b0;
  assign selected_read_data = ({16 {(address == 3'd0)}} & rx_data) |
    ({16 {(address == 3'd1)}} & tx_data) |
    ({16 {(address == 3'd2)}} & status_reg) |
    ({16 {(address == 3'd3)}} & control_reg);

  assign qualified_irq = (ie_any_error      && any_error      ) ||
    (ie_tx_shift_empty && tx_shift_empty ) ||
    (ie_tx_overrun     && tx_overrun     ) ||
    (ie_rx_overrun     && rx_overrun     ) ||
    (ie_break_detect   && break_detect   ) ||
    (ie_framing_error  && framing_error  ) ||
    (ie_parity_error   && parity_error   ) ||
    (ie_rx_char_ready  && rx_char_ready  ) ||
    (ie_tx_ready       && tx_ready       );


//synthesis translate_off
//////////////// SIMULATION-ONLY CONTENTS
  //delayed_unxtx_readyxx4, which is an e_register
  always @(posedge clk or negedge reset_n)
    begin
      if (reset_n == 0)
          delayed_unxtx_readyxx4 <= 0;
      else if (clk_en)
          delayed_unxtx_readyxx4 <= tx_ready;
    end


  assign do_write_char = (tx_ready) & ~(delayed_unxtx_readyxx4);
  always @(posedge clk)
    begin
      if (do_write_char)
          $write("%c", tx_data);
    end


  assign divisor_constant = 4;

//////////////// END SIMULATION-ONLY CONTENTS

//synthesis translate_on
//synthesis read_comments_as_HDL on
//  assign divisor_constant = 434;
//synthesis read_comments_as_HDL off


endmodule


module uart1 (
               // inputs:
                address,
                begintransfer,
                chipselect,
                clk,
                read_n,
                reset_n,
                rxd,
                write_n,
                writedata,

               // outputs:
                dataavailable,
                irq,
                readdata,
                readyfordata,
                txd
             );

  output           dataavailable;
  output           irq;
  output  [ 15: 0] readdata;
  output           readyfordata;
  output           txd;
  input   [  2: 0] address;
  input            begintransfer;
  input            chipselect;
  input            clk;
  input            read_n;
  input            reset_n;
  input            rxd;
  input            write_n;
  input   [ 15: 0] writedata;

  wire    [  8: 0] baud_divisor;
  wire             break_detect;
  wire             clk_en;
  wire             dataavailable;
  wire             do_force_break;
  wire             framing_error;
  wire             irq;
  wire             parity_error;
  wire    [ 15: 0] readdata;
  wire             readyfordata;
  wire             rx_char_ready;
  wire    [  7: 0] rx_data;
  wire             rx_overrun;
  wire             rx_rd_strobe;
  wire             status_wr_strobe;
  wire    [  7: 0] tx_data;
  wire             tx_overrun;
  wire             tx_ready;
  wire             tx_shift_empty;
  wire             tx_wr_strobe;
  wire             txd;
  assign clk_en = 1;
  uart1_tx the_uart1_tx
    (
      .baud_divisor     (baud_divisor),
      .begintransfer    (begintransfer),
      .clk              (clk),
      .clk_en           (clk_en),
      .do_force_break   (do_force_break),
      .reset_n          (reset_n),
      .status_wr_strobe (status_wr_strobe),
      .tx_data          (tx_data),
      .tx_overrun       (tx_overrun),
      .tx_ready         (tx_ready),
      .tx_shift_empty   (tx_shift_empty),
      .tx_wr_strobe     (tx_wr_strobe),
      .txd              (txd)
    );

  uart1_rx the_uart1_rx
    (
      .baud_divisor     (baud_divisor),
      .begintransfer    (begintransfer),
      .break_detect     (break_detect),
      .clk              (clk),
      .clk_en           (clk_en),
      .framing_error    (framing_error),
      .parity_error     (parity_error),
      .reset_n          (reset_n),
      .rx_char_ready    (rx_char_ready),
      .rx_data          (rx_data),
      .rx_overrun       (rx_overrun),
      .rx_rd_strobe     (rx_rd_strobe),
      .rxd              (rxd),
      .status_wr_strobe (status_wr_strobe)
    );

  uart1_regs the_uart1_regs
    (
      .address          (address),
      .baud_divisor     (baud_divisor),
      .break_detect     (break_detect),
      .chipselect       (chipselect),
      .clk              (clk),
      .clk_en           (clk_en),
      .dataavailable    (dataavailable),
      .do_force_break   (do_force_break),
      .framing_error    (framing_error),
      .irq              (irq),
      .parity_error     (parity_error),
      .read_n           (read_n),
      .readdata         (readdata),
      .readyfordata     (readyfordata),
      .reset_n          (reset_n),
      .rx_char_ready    (rx_char_ready),
      .rx_data          (rx_data),
      .rx_overrun       (rx_overrun),
      .rx_rd_strobe     (rx_rd_strobe),
      .status_wr_strobe (status_wr_strobe),
      .tx_data          (tx_data),
      .tx_overrun       (tx_overrun),
      .tx_ready         (tx_ready),
      .tx_shift_empty   (tx_shift_empty),
      .tx_wr_strobe     (tx_wr_strobe),
      .write_n          (write_n),
      .writedata        (writedata)
    );

  //s1, which is an e_avalon_slave

//synthesis translate_off
//////////////// SIMULATION-ONLY CONTENTS
  //uart1_log, which is an e_log
  uart1_log_module uart1_log
    (
      .clk    (clk),
      .data   (tx_data),
      .strobe (tx_wr_strobe),
      .valid  (~tx_ready)
    );


//////////////// END SIMULATION-ONLY CONTENTS

//synthesis translate_on


endmodule

?? 快捷鍵說(shuō)明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號(hào) Ctrl + =
減小字號(hào) Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
亚洲桃色在线一区| 精品国产免费人成电影在线观看四季| 久久久久久9999| 国产成人亚洲精品狼色在线| 中文子幕无线码一区tr| 99久久免费视频.com| 亚洲视频一区在线观看| 欧美性大战久久久久久久蜜臀| 成人高清视频免费观看| 国产精品对白交换视频| 在线亚洲+欧美+日本专区| 午夜欧美电影在线观看| 精品久久久三级丝袜| 丁香六月综合激情| 一区二区免费在线| 日韩欧美中文字幕精品| 国产精品一二一区| 亚洲乱码国产乱码精品精的特点 | 亚洲视频一区二区免费在线观看| 色系网站成人免费| 婷婷开心久久网| 久久影音资源网| 一本色道**综合亚洲精品蜜桃冫| 丝袜美腿亚洲一区| 国产偷国产偷精品高清尤物| 91麻豆免费看片| 蜜桃在线一区二区三区| 国产精品国产三级国产aⅴ入口| 色8久久人人97超碰香蕉987| 免费欧美高清视频| 亚洲欧美韩国综合色| 日韩欧美成人激情| 97久久超碰国产精品电影| 日韩激情中文字幕| 日韩美女视频一区| 精品美女在线观看| 色婷婷久久综合| 日本三级韩国三级欧美三级| 国产日韩欧美精品综合| 欧美日韩一二三区| 懂色av噜噜一区二区三区av| 午夜精品一区二区三区三上悠亚| 国产欧美日韩卡一| 欧美一级高清片| 99久久国产综合色|国产精品| 日韩影院免费视频| 一二三四区精品视频| 久久久国产精品午夜一区ai换脸| 欧美日韩精品欧美日韩精品一| 国产成都精品91一区二区三| 男人操女人的视频在线观看欧美| 亚洲视频每日更新| 日本一区二区三区在线不卡| 91精品久久久久久久99蜜桃| 一本到高清视频免费精品| 国产一区久久久| 蜜臀国产一区二区三区在线播放| 亚洲精品国产精品乱码不99| 久久嫩草精品久久久久| 欧美一区二区私人影院日本| 色综合天天性综合| 成人av免费在线观看| 狠狠色狠狠色合久久伊人| 日韩一区精品字幕| 日韩精品乱码免费| 亚洲成av人片www| 亚洲精品日韩一| 亚洲美女视频在线观看| 国产精品成人网| 国产精品色呦呦| 国产精品美女视频| 国产精品久久久久久久久快鸭| 久久久久久久av麻豆果冻| 2欧美一区二区三区在线观看视频| 欧美一二三区在线观看| 6080午夜不卡| 91精品国产日韩91久久久久久| 欧美丝袜第三区| 欧美羞羞免费网站| 91黄色激情网站| 欧美视频一区在线| 欧美喷潮久久久xxxxx| 欧美浪妇xxxx高跟鞋交| 欧美精品色综合| 日韩一区二区在线看片| 日韩精品专区在线影院观看| 欧美va亚洲va| 国产偷v国产偷v亚洲高清| 国产精品欧美一区喷水| 国产精品的网站| 亚洲一区二区三区四区在线| 香蕉加勒比综合久久| 日韩精品三区四区| 国产精品资源网站| 99久久精品国产一区二区三区| 99天天综合性| 欧美剧情片在线观看| 日韩免费高清av| 国产日韩三级在线| 最新热久久免费视频| 亚洲成人一区在线| 青青草原综合久久大伊人精品优势 | 婷婷成人激情在线网| 麻豆成人91精品二区三区| 国产精品羞羞答答xxdd| 日本乱码高清不卡字幕| 欧美日本一区二区在线观看| 2020国产精品自拍| 亚洲欧美日韩国产另类专区| 视频在线观看一区| 国产福利一区二区三区视频| 色欧美88888久久久久久影院| 欧美精品自拍偷拍| 国产清纯白嫩初高生在线观看91 | 裸体歌舞表演一区二区| 国产九色sp调教91| 欧美性猛片xxxx免费看久爱| 欧美成人午夜电影| 亚洲美女屁股眼交| 狠狠色丁香婷婷综合| 91蜜桃婷婷狠狠久久综合9色| 欧美夫妻性生活| 国产精品色噜噜| 青椒成人免费视频| 99久久99久久精品免费观看 | 91香蕉视频污在线| 久久综合九色综合欧美98| 一区二区在线观看不卡| 国内成+人亚洲+欧美+综合在线| 91影院在线观看| 精品国产乱码久久久久久1区2区| 亚洲欧美日本在线| 九色porny丨国产精品| 欧美日韩一级黄| 专区另类欧美日韩| 国产成人av影院| 欧美一级久久久| 亚洲综合色噜噜狠狠| 大胆亚洲人体视频| 久久综合网色—综合色88| 亚洲成人黄色小说| 色婷婷亚洲一区二区三区| 欧美极品aⅴ影院| 美女视频网站久久| 欧美日本一区二区三区四区| 欧美精品日韩一区| 蜜臀av性久久久久蜜臀aⅴ四虎| 麻豆一区二区三| 欧美日韩久久久久久| 一区二区三区在线观看动漫| 国产精品羞羞答答xxdd| 精品国产凹凸成av人导航| 日本系列欧美系列| 666欧美在线视频| 午夜a成v人精品| 欧美日韩高清一区二区不卡| 亚洲另类春色国产| 91色九色蝌蚪| 亚洲精品中文在线观看| 色综合色综合色综合色综合色综合| 亚洲国产精品国自产拍av| 国产麻豆精品视频| 国产三级精品三级| 国产高清久久久久| 欧美激情综合网| www.久久精品| 一区二区三区四区不卡视频| 91浏览器在线视频| 亚洲日本va在线观看| 91福利小视频| 午夜av电影一区| 欧美一区二区三区四区视频| 麻豆精品在线播放| 精品久久久久久久久久久院品网 | 欧美一区二区视频免费观看| 日韩精品成人一区二区在线| 日韩一区二区在线观看视频 | 亚洲第一av色| 欧美高清一级片在线| 久久精品国产精品青草| 亚洲精品一区二区三区香蕉| 久久精品噜噜噜成人av农村| 久久久久国产一区二区三区四区| 国产精品一区二区免费不卡| 中文字幕高清不卡| 色哦色哦哦色天天综合| 日韩中文欧美在线| 久久伊99综合婷婷久久伊| 高清av一区二区| 亚洲精品欧美激情| 日韩一区二区三免费高清| 国产一区三区三区| 亚洲乱码日产精品bd| 欧美三级日韩在线| 狠狠久久亚洲欧美| 综合久久一区二区三区| 欧美福利视频导航| 成人美女视频在线观看| 亚洲午夜影视影院在线观看| 欧美电视剧在线看免费|