亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? ddr.v

?? 256Mb_ddr 實現ddr_dimm操作
?? V
?? 第 1 頁 / 共 4 頁
字號:
/****************************************************************************************
*
*    File Name:  ddr.v
*
*****************************************************************************************/

// DO NOT CHANGE THE TIMESCALE
// MAKE SURE YOUR SIMULATOR USE "PS" RESOLUTION
`timescale 1ns / 1ps

module ddr (Clk, Clk_n, Cke, Cs_n, Ras_n, Cas_n, We_n, Ba , Addr, Dm, Dq, Dqs);
    `include "ddr_parameters.vh"

    // Port Declarations
    input                         Clk;
    input                         Clk_n;
    input                         Cke;
    input                         Cs_n;
    input                         Ras_n;
    input                         Cas_n;
    input                         We_n;
    input                 [1 : 0] Ba;
    input     [ADDR_BITS - 1 : 0] Addr;
    input       [DM_BITS - 1 : 0] Dm;
    inout       [DQ_BITS - 1 : 0] Dq;
    inout      [DQS_BITS - 1 : 0] Dqs;

    // Internal Wires (fixed width)
    wire                 [31 : 0] Dq_in;
    wire                  [3 : 0] Dqs_in;
    wire                  [3 : 0] Dm_in;
    
    assign Dq_in   [DQ_BITS - 1 : 0] = Dq;
    assign Dqs_in [DQS_BITS - 1 : 0] = Dqs;
    assign Dm_in   [DM_BITS - 1 : 0] = Dm;

    // Data pair
    reg                  [31 : 0] dq_rise;
    reg                   [3 : 0] dm_rise;
    reg                  [31 : 0] dq_fall;
    reg                   [3 : 0] dm_fall;
    reg                   [7 : 0] dm_pair;
    reg                  [31 : 0] Dq_buf;
    
    // Mode Register
    reg       [ADDR_BITS - 1 : 0] Mode_reg;

    // Internal System Clock
    reg                           CkeZ, Sys_clk;

    // Internal Dqs initialize
    reg                           Dqs_int;

    // Dqs buffer
    reg        [DQS_BITS - 1 : 0] Dqs_out;

    // Dq buffer
    reg         [DQ_BITS - 1 : 0] Dq_out;

    // Read pipeline variables
    reg                           Read_cmnd [0 : 6];
    reg                   [1 : 0] Read_bank [0 : 6];
    reg        [COL_BITS - 1 : 0] Read_cols [0 : 6];

    // Write pipeline variables
    reg                           Write_cmnd [0 : 3];
    reg                   [1 : 0] Write_bank [0 : 3];
    reg        [COL_BITS - 1 : 0] Write_cols [0 : 3];

    // Auto precharge variables
    reg                           Read_precharge  [0 : 3];
    reg                           Write_precharge [0 : 3];
    integer                       Count_precharge [0 : 3];

    // Manual precharge variables
    reg                           A10_precharge  [0 : 6];
    reg                   [1 : 0] Bank_precharge [0 : 6];
    reg                           Cmnd_precharge [0 : 6];

    // Burst terminate variables
    reg                           Cmnd_bst [0 : 6];

    // Memory Banks
`ifdef FULL_MEM
    reg         [DQ_BITS - 1 : 0] mem_array  [0 : (1<<full_mem_bits)-1];
`else
    reg         [DQ_BITS - 1 : 0] mem_array  [0 : (1<<part_mem_bits)-1];
    reg   [full_mem_bits - 1 : 0] addr_array [0 : (1<<part_mem_bits)-1];
    reg   [part_mem_bits     : 0] mem_used;
    initial mem_used = 0;
`endif

    // Dqs edge checking
    integer i;
    reg  [3 :0] expect_pos_dqs;
    reg  [3 :0] expect_neg_dqs;

    // Burst counter
    reg        [COL_BITS - 1 : 0] Burst_counter;

    // Precharge variables
    reg                           Pc_b0, Pc_b1, Pc_b2, Pc_b3;

    // Activate variables
    reg                           Act_b0, Act_b1, Act_b2, Act_b3;

    // Data IO variables
    reg                           Data_in_enable;
    reg                           Data_out_enable;

    // Internal address mux variables
    reg                   [1 : 0] Prev_bank;
    reg                   [1 : 0] Bank_addr;
    reg        [COL_BITS - 1 : 0] Cols_addr, Cols_brst, Cols_temp;
    reg       [ADDR_BITS - 1 : 0] Rows_addr;
    reg       [ADDR_BITS - 1 : 0] B0_row_addr;
    reg       [ADDR_BITS - 1 : 0] B1_row_addr;
    reg       [ADDR_BITS - 1 : 0] B2_row_addr;
    reg       [ADDR_BITS - 1 : 0] B3_row_addr;

    // DLL Reset variable
    reg                           DLL_enable;
    reg                           DLL_reset;
    reg                           DLL_done;
    integer                       DLL_count;
    integer                       aref_count;
    integer                       Prech_count;
    reg                           power_up_done;

    // Write DQS for tDSS, tDSH, tDQSH, tDQSL checks
    wire      wdqs_valid = Write_cmnd[2] || Write_cmnd[1] || Data_in_enable;

    // Commands Decode
    wire      Active_enable   = ~Cs_n & ~Ras_n &  Cas_n &  We_n;
    wire      Aref_enable     = ~Cs_n & ~Ras_n & ~Cas_n &  We_n;
    wire      Burst_term      = ~Cs_n &  Ras_n &  Cas_n & ~We_n;
    wire      Ext_mode_enable = ~Cs_n & ~Ras_n & ~Cas_n & ~We_n &  Ba[0] & ~Ba[1];
    wire      Mode_reg_enable = ~Cs_n & ~Ras_n & ~Cas_n & ~We_n & ~Ba[0] & ~Ba[1];
    wire      Prech_enable    = ~Cs_n & ~Ras_n &  Cas_n & ~We_n;
    wire      Read_enable     = ~Cs_n &  Ras_n & ~Cas_n &  We_n;
    wire      Write_enable    = ~Cs_n &  Ras_n & ~Cas_n & ~We_n;

    // Burst Length Decode
    wire [3:0] burst_length = 1 << (Mode_reg[2:0]);
    reg  [3:0] read_precharge_truncation;
    // CAS Latency Decode
    wire [2:0] cas_latency_x2 = (Mode_reg[6:4] === 3'o6) ? 5 : 2*Mode_reg[6:4];

    // DQS Buffer
    assign    Dqs = Dqs_out;

    // DQ Buffer
    assign    Dq  = Dq_out;

    // Timing Check
    time      MRD_chk;
    time      RFC_chk;
    time      RRD_chk;
    time      RAS_chk0, RAS_chk1, RAS_chk2, RAS_chk3;
    time      RAP_chk0, RAP_chk1, RAP_chk2, RAP_chk3;
    time      RC_chk0, RC_chk1, RC_chk2, RC_chk3;
    time      RCD_chk0, RCD_chk1, RCD_chk2, RCD_chk3;
    time      RP_chk0, RP_chk1, RP_chk2, RP_chk3;
    time      WR_chk0, WR_chk1, WR_chk2, WR_chk3;

    initial begin
        CkeZ = 1'b0;
        Sys_clk = 1'b0;
        {Pc_b0, Pc_b1, Pc_b2, Pc_b3} = 4'b0000;
        {Act_b0, Act_b1, Act_b2, Act_b3} = 4'b1111;
        Dqs_int = 1'b0;
        Dqs_out = {DQS_BITS{1'bz}};
        Dq_out = {DQ_BITS{1'bz}};
        Data_in_enable = 1'b0;
        Data_out_enable = 1'b0;
        DLL_enable = 1'b0;
        DLL_reset = 1'b0;
        DLL_done = 1'b0;
        DLL_count = 0;
        aref_count = 0;
        Prech_count = 0;
        power_up_done = 0;
        MRD_chk = 0;
        RFC_chk = 0;
        RRD_chk = 0;
        {RAS_chk0, RAS_chk1, RAS_chk2, RAS_chk3} = 0;
        {RAP_chk0, RAP_chk1, RAP_chk2, RAP_chk3} = 0;
        {RC_chk0, RC_chk1, RC_chk2, RC_chk3} = 0;
        {RCD_chk0, RCD_chk1, RCD_chk2, RCD_chk3} = 0;
        {RP_chk0, RP_chk1, RP_chk2, RP_chk3} = 0;
        {WR_chk0, WR_chk1, WR_chk2, WR_chk3} = 0;
        $timeformat (-9, 3, " ns", 12);
    end

    // System Clock
    always begin
        @ (posedge Clk) begin
            Sys_clk = CkeZ;
            CkeZ = Cke;
        end
        @ (negedge Clk) begin
            Sys_clk = 1'b0;
        end
    end

    // Check to make sure that we have a Deselect or NOP command on the bus when CKE is brought high
    always @(Cke) begin
        if (Cke === 1'b1) begin
            if (!((Cs_n) || (~Cs_n &  Ras_n & Cas_n &  We_n))) begin
                $display ("%m: at time %t MEMORY ERROR:  You must have a Deselect or NOP command applied", $time);
                $display ("%m:           when the Clock Enable is brought High.");
            end 
        end
    end

    // Check the initialization sequence
    initial begin
        @ (posedge Cke) begin
            @ (posedge DLL_enable) begin
                aref_count = 0;
                @ (posedge DLL_reset) begin
                    @ (Prech_count) begin
                        if (aref_count >= 2) begin
                            if (DEBUG) $display ("%m: at time %t MEMORY:  Power Up and Initialization Sequence is complete", $time);
                            power_up_done = 1;
                        end else begin
                            aref_count = 0;
                            @ (aref_count >= 2) begin
                                if (DEBUG) $display ("%m: at time %t MEMORY:  Power Up and Initialization Sequence is complete", $time);
                                power_up_done = 1;
                            end
                        end
                    end
                end
            end
        end
    end

    // Write Memory
    task write_mem;
        input [full_mem_bits - 1 : 0] addr;
        input       [DQ_BITS - 1 : 0] data;
        reg       [part_mem_bits : 0] i;
        begin
`ifdef FULL_MEM
            mem_array[addr] = data;
`else
            begin : loop
                for (i = 0; i < mem_used; i = i + 1) begin
                    if (addr_array[i] === addr) begin
                        disable loop;
                    end
                end
            end
            if (i === mem_used) begin
                if (i === (1<<part_mem_bits)) begin
                    $display ("At time %t ERROR: Memory overflow.\n  Write to Address %h with Data %h will be lost.\n  You must increase the part_mem_bits parameter or `define FULL_MEM.", $time, addr, data);
                end else begin
                    mem_used = mem_used + 1;
                    addr_array[i] = addr;
                end
            end
            mem_array[i] = data;
`endif
        end
    endtask

    // Read Memory
    task read_mem;
        input [full_mem_bits - 1 : 0] addr;
        output      [DQ_BITS - 1 : 0] data;
        reg       [part_mem_bits : 0] i;
        begin
`ifdef FULL_MEM
            data = mem_array[addr];
`else
            begin : loop
                for (i = 0; i < mem_used; i = i + 1) begin
                    if (addr_array[i] === addr) begin
                        disable loop;
                    end
                end
            end
            if (i <= mem_used) begin
                data = mem_array[i];
            end
`endif
        end
    endtask

    // Burst Decode
    task Burst_Decode;
    begin

        // Advance Burst Counter
        if (Burst_counter < burst_length) begin
            Burst_counter = Burst_counter + 1;
        end

        // Burst Type
        if (Mode_reg[3] === 1'b0) begin                         // Sequential Burst
            Cols_temp = Cols_addr + 1;
        end else if (Mode_reg[3] === 1'b1) begin                // Interleaved Burst
            Cols_temp[2] =  Burst_counter[2] ^ Cols_brst[2];
            Cols_temp[1] =  Burst_counter[1] ^ Cols_brst[1];
            Cols_temp[0] =  Burst_counter[0] ^ Cols_brst[0];
        end

        // Burst Length
        if (burst_length === 2) begin
            Cols_addr [0] = Cols_temp [0];
        end else if (burst_length === 4) begin
            Cols_addr [1 : 0] = Cols_temp [1 : 0];
        end else if (burst_length === 8) begin
            Cols_addr [2 : 0] = Cols_temp [2 : 0];
        end else begin
            Cols_addr = Cols_temp;
        end

        // Data Counter
        if (Burst_counter >= burst_length) begin
            Data_in_enable = 1'b0;
            Data_out_enable = 1'b0;
            read_precharge_truncation = 4'h0;        end
        
    end
    endtask

    // Manual Precharge Pipeline
    task Manual_Precharge_Pipeline;
    begin
        // A10 Precharge Pipeline
        A10_precharge[0] = A10_precharge[1];
        A10_precharge[1] = A10_precharge[2];
        A10_precharge[2] = A10_precharge[3];
        A10_precharge[3] = A10_precharge[4];
        A10_precharge[4] = A10_precharge[5];
        A10_precharge[5] = A10_precharge[6];

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
亚洲日本一区二区三区| 国产乱人伦精品一区二区在线观看| 日韩和欧美的一区| 国产精品911| 欧美日韩专区在线| 国产精品嫩草99a| 久久疯狂做爰流白浆xx| 欧美在线一二三四区| 中文字幕制服丝袜一区二区三区| 久久精品国产一区二区三区免费看| 色婷婷av一区二区三区软件 | 国产福利一区在线| 欧美欧美欧美欧美| 一区二区中文视频| 国产精品一线二线三线精华| 欧美一区日韩一区| 亚洲丶国产丶欧美一区二区三区| 91影视在线播放| 最好看的中文字幕久久| 北岛玲一区二区三区四区| 久久影院电视剧免费观看| 日本伊人午夜精品| 这里只有精品免费| 午夜精品视频一区| 欧美日韩视频在线第一区| 洋洋成人永久网站入口| 色香蕉成人二区免费| 日韩码欧中文字| 91美女在线观看| 一区二区三区在线高清| 欧美在线视频不卡| 日韩中文字幕区一区有砖一区| 在线国产亚洲欧美| 亚洲一区二区三区四区不卡| 91久久线看在观草草青青| 一区二区欧美视频| 欧美视频日韩视频在线观看| 亚洲国产精品视频| 欧美日韩免费观看一区二区三区| 亚洲一区二区三区四区中文字幕| 91免费精品国自产拍在线不卡 | 成人激情视频网站| 国产精品无圣光一区二区| 成人激情综合网站| 亚洲一区二三区| 91 com成人网| 精彩视频一区二区| 欧美韩国日本一区| 日本道免费精品一区二区三区| 午夜精品免费在线观看| 日韩一区二区三区av| 精东粉嫩av免费一区二区三区| 久久精品人人做人人综合 | 国产精品免费视频网站| 色婷婷综合久久久久中文 | 日韩电影一区二区三区| 欧美一区日本一区韩国一区| 国产一区二区影院| 亚洲日本在线观看| 欧美一区二区三区播放老司机| 国产一区二区精品久久99| 亚洲美女视频在线观看| 91精品久久久久久久99蜜桃| 国模少妇一区二区三区| 亚洲免费高清视频在线| 欧美一级午夜免费电影| 丁香激情综合五月| 日韩vs国产vs欧美| 中文字幕中文字幕在线一区| 欧美一区二区三区视频在线观看 | 久久中文娱乐网| 在线免费精品视频| 国产**成人网毛片九色| 亚洲网友自拍偷拍| 国产精品久久久久9999吃药| 欧美一级精品大片| 91福利精品视频| 福利电影一区二区三区| 秋霞av亚洲一区二区三| 一区二区三区四区视频精品免费| 欧美成人vps| 欧美亚洲动漫精品| aa级大片欧美| 国产成人亚洲综合a∨猫咪| 日本美女一区二区三区| 亚洲欧洲99久久| 国产女主播在线一区二区| 91精品国产高清一区二区三区蜜臀 | 亚洲一区二区三区精品在线| 国产亚洲短视频| 日韩一区二区三区在线视频| 91久久一区二区| av电影在线观看完整版一区二区| 精品亚洲成a人| 麻豆一区二区99久久久久| 玉米视频成人免费看| 中文字幕欧美激情| 久久久久久久久久久久电影 | 国产精品污污网站在线观看| 日韩情涩欧美日韩视频| 欧美另类一区二区三区| 欧美剧情电影在线观看完整版免费励志电影 | 美国三级日本三级久久99| 首页亚洲欧美制服丝腿| 亚洲一级二级在线| 1024亚洲合集| 亚洲免费伊人电影| 亚洲人成亚洲人成在线观看图片| 国产精品污污网站在线观看| 国产精品久久久久影院老司| 国产色91在线| 欧美激情中文不卡| 国产欧美精品一区二区三区四区| 久久夜色精品国产噜噜av| 久久久久久毛片| 国产精品美女视频| 一区二区中文字幕在线| 亚洲免费观看视频| 亚洲综合网站在线观看| 亚洲成人av一区二区三区| 日韩精品免费专区| 免费在线观看一区二区三区| 免费在线视频一区| 国产福利电影一区二区三区| 成人激情小说网站| 色婷婷av一区二区三区软件| 欧美羞羞免费网站| 日韩视频在线永久播放| 精品国产自在久精品国产| 国产午夜精品久久久久久免费视| 中文字幕乱码久久午夜不卡| 亚洲男人的天堂在线观看| 一区二区三区波多野结衣在线观看| 一二三区精品福利视频| 男女性色大片免费观看一区二区| 国产真实乱子伦精品视频| 成人国产一区二区三区精品| 色av成人天堂桃色av| 91精品国产手机| 国产精品乱人伦| 五月天一区二区三区| 国产精品一区二区在线观看网站| a级精品国产片在线观看| 在线中文字幕一区| 欧美精品一区在线观看| 亚洲视频在线一区二区| 男人的j进女人的j一区| 成人动漫一区二区在线| 欧美日韩成人综合天天影院| 精品电影一区二区三区| 亚洲欧洲美洲综合色网| 久久激情综合网| av在线一区二区| 精品裸体舞一区二区三区| 玉米视频成人免费看| 国产在线精品一区二区不卡了| 色哟哟国产精品免费观看| 欧美大片一区二区三区| 亚洲综合一区在线| 成人国产精品免费观看动漫 | 蜜臀av一区二区| 成人午夜电影小说| 欧美一区二区在线免费播放| 国产精品福利一区二区| 黄色成人免费在线| 欧美久久久久免费| 亚洲欧美另类图片小说| 国内精品久久久久影院薰衣草| 欧美午夜精品一区二区三区| 国产女主播一区| 久久精品72免费观看| 欧美日本视频在线| 亚洲黄色免费电影| 99久久综合色| 久久精品亚洲一区二区三区浴池| 午夜激情久久久| 色哟哟国产精品| 亚洲视频在线观看三级| 大白屁股一区二区视频| 久久综合色8888| 麻豆国产精品官网| 欧美一区二区视频在线观看| 亚洲国产aⅴ成人精品无吗| 色妞www精品视频| 中文成人av在线| 高清不卡在线观看av| 欧美精品一区二区不卡| 看国产成人h片视频| 51精品秘密在线观看| 亚洲成在人线在线播放| 欧美色视频一区| 亚洲国产另类av| 欧美三级在线视频| 亚洲国产cao| 欧美肥胖老妇做爰| 舔着乳尖日韩一区| 欧美男女性生活在线直播观看| 亚洲一区二区三区小说| 欧美色图片你懂的| 亚洲va韩国va欧美va精品|