亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? sdr_16mx8_hy57v28820hct.xl

?? sdram的測試程序 和讀寫程序 vhdl語言編寫的
?? XL
?? 第 1 頁 / 共 5 頁
字號:
/****************************************************************************************************   Copyright(c) Hynix Semiconductor Inc., 2003. All rights reserved.   File Name   :  SDR.v   Part Number :  SDR SDRAM   Description :  Verilog-HDL Model of Hynix Semiconductor SDR SDRAM   Version     :  Rev0.0   Date        :  Dec.22, 2003   Model       :  BUS Functional   Author      :  Beom-ju Shin   Verilog-XL  :  Version 3.4                  verilog +define+DEVICE_TYPE+SPEC test_SDR.v SDR.v   VCS         :  Version 6.0                  vcs -R +define+DEVICE_TYPE+SPEC test_SDR.v SDR.v                  DEVICE            DEVICE_TYPE                   64Mb SDRAM(X4)   SDR64Mx4                   64Mb SDRAM(X8)   SDR64Mx8                   64Mb SDRAM(X16)  SDR64Mx16                  128Mb SDRAM(X4)   SDR128Mx4                  128Mb SDRAM(X8)   SDR128Mx8                  128Mb SDRAM(X16)  SDR128Mx16                  SPEC : SDR_6, SDR_K, SDR_H, SDR_8, SDR_P, SDR_S   Notice      :  You must define clock cycle time in test bench file as following;                  `define  tCK  6   Rev0.1      :  ****************************************************************************************************//************************   AC CHARACTERISTICS************************/`ifdef SDR_6   `define  tCK3min         6  // system clock cycle time(CL=3)[ns]   `define  tCK3max      1000  // system clock cycle time(CL=3)[ns]   `define  tCK2min        10  // system clock cycle time(CL=2)[ns]   `define  tCK2max      1000  // system clock cycle time(CL=2)[ns]   `define  tCHWmin       2.5  // clock high pulse width[ns]   `define  tCLWmin       2.5  // clock low pulse width[ns]   `define  tAC3max       5.4  // access time from clock(CL=3)[ns]   `define  tAC2max         6  // access time from clock(CL=2)[ns]   `define  tOHmin        2.7  // data-out hold time[ns]   `define  tDSmin        1.5  // data-input setup time[ns]   `define  tDHmin        0.8  // data-input hold time[ns]   `define  tASmin        1.5  // address setup time[ns]   `define  tAHmin        0.8  // address hold time[ns]   `define  tCKSmin       1.5  // CKE setup time[ns]   `define  tCKHmin       0.8  // CKE hold time[ns]   `define  tCSmin        1.5  // command setup time[ns]   `define  tCHmin        0.8  // command hold time[ns]   `define  tOLZmin         1  // clock to data output in Low-Z time[ns]   `define  tOHZ3min      2.7  // clock to data output in Hi-Z time(CL=3)[ns]   `define  tOHZ3max      5.4  // clock to data output in Hi-Z time(CL=3)[ns]   `define  tOHZ2min      2.7  // clock to data output in Hi-Z time(CL=2)[ns]   `define  tOHZ2max      5.4  // clock to data output in Hi-Z time(CL=2)[ns]   `define  tRCmin         60  // RAS cycle time @ operation[ns]   `define  tRFCmin        60  // RAS cycle time @ auto refresh[ns]   `define  tRCDmin        18  // RAS to CAS delay[ns]   `define  tRASmin        42  // RAS active time[ns]   `define  tRASmax    100000  // RAS active time[ns]   `define  tRPmin         18  // RAS precharge time[ns]   `define  tRRDmin        12  // RAS to RAS bank active delay[ns]   `define  tCCDmin         1  // CAS to CAS delay[tCK]   `define  tWTLmin         0  // write command to data-in delay[tCK]   `define  tDPLmin         2  // data-in to precharge delay[tCK]   `define  tDALmin         5  // data-in to active command[tCK]   `define  tDQZmin         2  // DQM to data-out Hi-Z[tCK]   `define  tDQMmin         0  // DQM to data-in mask[tCK]   `define  tMRDmin         2  // MRS to new command[tCK]   `define  tPROZ3min       3  // precharge to data output Hi-Z(CL=3)[tCK]   `define  tPROZ2min       2  // precharge to data output Hi-Z(CL=2)[tCK]   `define  tPDEmin         1  // power down exit time[tCK]   `define  tSREmin         1  // self refresh exit time[tCK]   `define  tREFmax  64000000  // refresh time(64ms)[ns]`endif `ifdef SDR_K   `define  tCK3min       7.5  // system clock cycle time(CL=3)[ns]   `define  tCK3max      1000  // system clock cycle time(CL=3)[ns]   `define  tCK2min       7.5  // system clock cycle time(CL=2)[ns]   `define  tCK2max      1000  // system clock cycle time(CL=2)[ns]   `define  tCHWmin       2.5  // clock high pulse width[ns]   `define  tCLWmin       2.5  // clock low pulse width[ns]   `define  tAC3max       5.4  // access time from clock(CL=3)[ns]   `define  tAC2max       5.4  // access time from clock(CL=2)[ns]   `define  tOHmin        2.7  // data-out hold time[ns]   `define  tDSmin        1.5  // data-input setup time[ns]   `define  tDHmin        0.8  // data-input hold time[ns]   `define  tASmin        1.5  // address setup time[ns]   `define  tAHmin        0.8  // address hold time[ns]   `define  tCKSmin       1.5  // CKE setup time[ns]   `define  tCKHmin       0.8  // CKE hold time[ns]   `define  tCSmin        1.5  // command setup time[ns]   `define  tCHmin        0.8  // command hold time[ns]   `define  tOLZmin         1  // clock to data output in Low-Z time[ns]   `define  tOHZ3min      2.7  // clock to data output in Hi-Z time(CL=3)[ns]   `define  tOHZ3max      5.4  // clock to data output in Hi-Z time(CL=3)[ns]   `define  tOHZ2min      2.7  // clock to data output in Hi-Z time(CL=2)[ns]   `define  tOHZ2max      5.4  // clock to data output in Hi-Z time(CL=2)[ns]   `define  tRCmin         60  // RAS cycle time @ operation[ns]   `define  tRFCmin        65  // RAS cycle time @ auto refresh[ns]   `define  tRCDmin        15  // RAS to CAS delay[ns]   `define  tRASmin        45  // RAS active time[ns]   `define  tRASmax    100000  // RAS active time[ns]   `define  tRPmin         15  // RAS precharge time[ns]   `define  tRRDmin        15  // RAS to RAS bank active delay[ns]   `define  tCCDmin         1  // CAS to CAS delay[tCK]   `define  tWTLmin         0  // write command to data-in delay[tCK]   `define  tDPLmin         2  // data-in to precharge delay[tCK]   `define  tDALmin         4  // data-in to active command[tCK]   `define  tDQZmin         2  // DQM to data-out Hi-Z[tCK]   `define  tDQMmin         0  // DQM to data-in mask[tCK]   `define  tMRDmin         2  // MRS to new command[tCK]   `define  tPROZ3min       3  // precharge to data output Hi-Z(CL=3)[tCK]   `define  tPROZ2min       2  // precharge to data output Hi-Z(CL=2)[tCK]   `define  tPDEmin         1  // power down exit time[tCK]   `define  tSREmin         1  // self refresh exit time[tCK]   `define  tREFmax  64000000  // refresh time(64ms)[ns]`endif `ifdef SDR_H   `define  tCK3min       7.5  // system clock cycle time(CL=3)[ns]   `define  tCK3max      1000  // system clock cycle time(CL=3)[ns]   `define  tCK2min        10  // system clock cycle time(CL=2)[ns]   `define  tCK2max      1000  // system clock cycle time(CL=2)[ns]   `define  tCHWmin       2.5  // clock high pulse width[ns]   `define  tCLWmin       2.5  // clock low pulse width[ns]   `define  tAC3max       5.4  // access time from clock(CL=3)[ns]   `define  tAC2max         6  // access time from clock(CL=2)[ns]   `define  tOHmin        2.7  // data-out hold time[ns]   `define  tDSmin        1.5  // data-input setup time[ns]   `define  tDHmin        0.8  // data-input hold time[ns]   `define  tASmin        1.5  // address setup time[ns]   `define  tAHmin        0.8  // address hold time[ns]   `define  tCKSmin       1.5  // CKE setup time[ns]   `define  tCKHmin       0.8  // CKE hold time[ns]   `define  tCSmin        1.5  // command setup time[ns]   `define  tCHmin        0.8  // command hold time[ns]   `define  tOLZmin         1  // clock to data output in Low-Z time[ns]   `define  tOHZ3min      2.7  // clock to data output in Hi-Z time(CL=3)[ns]   `define  tOHZ3max      5.4  // clock to data output in Hi-Z time(CL=3)[ns]   `define  tOHZ2min        3  // clock to data output in Hi-Z time(CL=2)[ns]   `define  tOHZ2max        6  // clock to data output in Hi-Z time(CL=2)[ns]   `define  tRCmin         65  // RAS cycle time @ operation[ns]   `define  tRFCmin        65  // RAS cycle time @ auto refresh[ns]   `define  tRCDmin        20  // RAS to CAS delay[ns]   `define  tRASmin        45  // RAS active time[ns]   `define  tRASmax    100000  // RAS active time[ns]   `define  tRPmin         20  // RAS precharge time[ns]   `define  tRRDmin        15  // RAS to RAS bank active delay[ns]   `define  tCCDmin         1  // CAS to CAS delay[tCK]   `define  tWTLmin         0  // write command to data-in delay[tCK]   `define  tDPLmin         2  // data-in to precharge delay[tCK]   `define  tDALmin         5  // data-in to active command[tCK]   `define  tDQZmin         2  // DQM to data-out Hi-Z[tCK]   `define  tDQMmin         0  // DQM to data-in mask[tCK]   `define  tMRDmin         2  // MRS to new command[tCK]   `define  tPROZ3min       3  // precharge to data output Hi-Z(CL=3)[tCK]   `define  tPROZ2min       2  // precharge to data output Hi-Z(CL=2)[tCK]   `define  tPDEmin         1  // power down exit time[tCK]   `define  tSREmin         1  // self refresh exit time[tCK]   `define  tREFmax  64000000  // refresh time(64ms)[ns]`endif `ifdef SDR_8   `define  tCK3min         8  // system clock cycle time(CL=3)[ns]   `define  tCK3max      1000  // system clock cycle time(CL=3)[ns]   `define  tCK2min        10  // system clock cycle time(CL=2)[ns]   `define  tCK2max      1000  // system clock cycle time(CL=2)[ns]   `define  tCHWmin         3  // clock high pulse width[ns]   `define  tCLWmin         3  // clock low pulse width[ns]   `define  tAC3max         6  // access time from clock(CL=3)[ns]   `define  tAC2max         6  // access time from clock(CL=2)[ns]   `define  tOHmin          3  // data-out hold time[ns]   `define  tDSmin          2  // data-input setup time[ns]   `define  tDHmin          1  // data-input hold time[ns]   `define  tASmin          2  // address setup time[ns]   `define  tAHmin          1  // address hold time[ns]   `define  tCKSmin         2  // CKE setup time[ns]   `define  tCKHmin         1  // CKE hold time[ns]   `define  tCSmin          2  // command setup time[ns]   `define  tCHmin          1  // command hold time[ns]   `define  tOLZmin         1  // clock to data output in Low-Z time[ns]   `define  tOHZ3min        3  // clock to data output in Hi-Z time(CL=3)[ns]   `define  tOHZ3max        6  // clock to data output in Hi-Z time(CL=3)[ns]   `define  tOHZ2min        3  // clock to data output in Hi-Z time(CL=2)[ns]   `define  tOHZ2max        6  // clock to data output in Hi-Z time(CL=2)[ns]   `define  tRCmin         68  // RAS cycle time @ operation[ns]   `define  tRFCmin        68  // RAS cycle time @ auto refresh[ns]   `define  tRCDmin        20  // RAS to CAS delay[ns]   `define  tRASmin        48  // RAS active time[ns]   `define  tRASmax    100000  // RAS active time[ns]   `define  tRPmin         20  // RAS precharge time[ns]   `define  tRRDmin        16  // RAS to RAS bank active delay[ns]   `define  tCCDmin         1  // CAS to CAS delay[tCK]   `define  tWTLmin         0  // write command to data-in delay[tCK]   `define  tDPLmin         1  // data-in to precharge delay[tCK]   `define  tDALmin         4  // data-in to active command[tCK]   `define  tDQZmin         2  // DQM to data-out Hi-Z[tCK]   `define  tDQMmin         0  // DQM to data-in mask[tCK]   `define  tMRDmin         2  // MRS to new command[tCK]   `define  tPROZ3min       3  // precharge to data output Hi-Z(CL=3)[tCK]   `define  tPROZ2min       2  // precharge to data output Hi-Z(CL=2)[tCK]   `define  tPDEmin         1  // power down exit time[tCK]   `define  tSREmin         1  // self refresh exit time[tCK]   `define  tREFmax  64000000  // refresh time(64ms)[ns]`endif `ifdef SDR_P   `define  tCK3min        10  // system clock cycle time(CL=3)[ns]   `define  tCK3max      1000  // system clock cycle time(CL=3)[ns]   `define  tCK2min        10  // system clock cycle time(CL=2)[ns]   `define  tCK2max      1000  // system clock cycle time(CL=2)[ns]   `define  tCHWmin         3  // clock high pulse width[ns]

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
在线免费不卡视频| 欧美亚洲免费在线一区| 一区二区三区美女| 久久久久久毛片| 欧美日韩国产片| 成人禁用看黄a在线| 蜜臀久久99精品久久久画质超高清| 国产欧美日韩在线视频| 欧美伦理影视网| 不卡一区二区中文字幕| 精品一区二区精品| 婷婷综合在线观看| 亚洲免费成人av| 欧美高清在线视频| 欧美电影精品一区二区| 欧美午夜精品理论片a级按摩| 成人黄页在线观看| 国精产品一区一区三区mba视频| 亚洲一区二区三区小说| 亚洲欧美在线视频观看| 国产日韩欧美精品综合| 亚洲精品一线二线三线无人区| 欧美日韩一区二区三区四区| 91免费在线播放| 成人av免费观看| 国产99久久久久| 国产成人高清视频| 国产一区二区伦理片| 美女脱光内衣内裤视频久久网站| 婷婷开心久久网| 亚洲一区二区三区美女| 一区二区三区欧美久久| 亚洲一区在线看| 亚洲精品伦理在线| 亚洲欧美日韩国产一区二区三区| 国产精品亲子伦对白| 欧美激情中文字幕一区二区| 国产亚洲精久久久久久| 久久综合色综合88| 久久男人中文字幕资源站| 精品国产乱码久久久久久图片 | 免费精品视频最新在线| 天堂av在线一区| 亚洲777理论| 首页国产欧美日韩丝袜| 免费视频一区二区| 国精产品一区一区三区mba视频| 国模冰冰炮一区二区| 国产精品69久久久久水密桃| 国产成人在线色| 国产99久久久国产精品潘金| 成人av在线资源| 91日韩精品一区| 欧美日韩一区二区三区在线| 51午夜精品国产| 精品久久人人做人人爰| 久久久久久久久伊人| 亚洲国产高清不卡| 亚洲欧洲中文日韩久久av乱码| 一二三区精品视频| 日韩成人一区二区三区在线观看| 蜜桃传媒麻豆第一区在线观看| 国产一区二区精品久久| 大陆成人av片| 欧洲av一区二区嗯嗯嗯啊| 日韩欧美色综合| 国产喷白浆一区二区三区| 亚洲精品视频在线看| 日韩精品欧美精品| 国产成人精品一区二区三区网站观看 | 欧美电影影音先锋| 精品第一国产综合精品aⅴ| 中文字幕av一区 二区| 一区二区三区在线视频免费观看| 日韩电影免费在线| 成人深夜视频在线观看| 欧美亚洲国产一区二区三区| 欧美www视频| 亚洲人精品一区| 美国十次综合导航| 色哟哟欧美精品| 日韩午夜精品电影| 日韩毛片精品高清免费| 日韩在线一二三区| 不卡的av网站| 欧美一区二区二区| 日韩毛片视频在线看| 久久国产精品一区二区| 色婷婷激情综合| 久久久精品免费网站| 亚洲成av人**亚洲成av**| 国内精品视频一区二区三区八戒| 一本大道av伊人久久综合| 精品999在线播放| 亚洲一区二区三区三| 成人少妇影院yyyy| 日韩美女视频在线| 亚洲人成网站色在线观看| 国产一区二区毛片| 91麻豆精品国产91久久久久久久久 | 欧美日韩一区二区欧美激情| 欧美国产日韩精品免费观看| 丝袜亚洲另类丝袜在线| 懂色中文一区二区在线播放| 日韩一区国产二区欧美三区| 亚洲久本草在线中文字幕| 国产一区二区三区黄视频| 在线成人av影院| 亚洲激情图片小说视频| 岛国精品在线观看| 久久综合久久久久88| 天堂午夜影视日韩欧美一区二区| 色婷婷av一区二区三区gif| 久久精品男人天堂av| 日本欧美在线观看| 欧美日韩一区中文字幕| 亚洲欧洲综合另类在线| 成人中文字幕在线| 久久精品一区二区三区不卡 | 亚洲激情av在线| 国产成人自拍网| 久久色在线观看| 精品一区二区三区免费观看| 欧美高清性hdvideosex| 亚洲成人久久影院| 色综合久久99| 亚洲欧美另类久久久精品| 99视频一区二区三区| 日本一区二区成人| 国产在线不卡一区| 久久嫩草精品久久久精品| 精品系列免费在线观看| www欧美成人18+| 国产一区二区在线视频| 亚洲精品一区二区三区影院| 激情另类小说区图片区视频区| 538prom精品视频线放| 麻豆久久久久久| 精品久久久久99| 国产成人一级电影| 亚洲国产精品av| 粉嫩嫩av羞羞动漫久久久| 国产精品免费免费| www.色精品| 亚洲日本青草视频在线怡红院 | 国产成人自拍网| 国产精品久久久爽爽爽麻豆色哟哟| www.欧美精品一二区| 中文字幕中文字幕一区| 在线观看视频欧美| 肉色丝袜一区二区| 欧美zozo另类异族| 国产aⅴ综合色| 亚洲精品国产视频| 91精品国产一区二区三区| 久久99精品久久久久久久久久久久| 欧美成人精品福利| proumb性欧美在线观看| 一区二区三区中文在线| 日韩欧美在线综合网| 国产精品一区二区免费不卡| 国产精品国产三级国产普通话三级 | 久久久久综合网| 成人黄色免费短视频| 一区二区在线看| 日韩一区二区三区av| 国产精品性做久久久久久| 亚洲欧美国产高清| 91.xcao| 国产高清无密码一区二区三区| 国产精品久久毛片| 91麻豆精品国产91久久久久 | 91麻豆国产福利在线观看| 偷拍一区二区三区四区| 久久久99久久精品欧美| 91天堂素人约啪| 蜜臀精品一区二区三区在线观看| 国产精品久久看| 日韩欧美在线网站| 99精品在线观看视频| 日韩av中文在线观看| 日韩一区中文字幕| 日韩色视频在线观看| 色综合天天综合网天天狠天天| 日韩av在线发布| 亚洲精品久久嫩草网站秘色| 精品国产一区二区国模嫣然| 色菇凉天天综合网| 国产精品一区二区男女羞羞无遮挡| 尤物在线观看一区| 中文字幕欧美激情一区| 91精品国产综合久久香蕉麻豆| 不卡的av电影在线观看| 欧美96一区二区免费视频| 亚洲精品成人悠悠色影视| 国产欧美日韩精品在线| 日韩欧美综合在线| 欧美视频一区二区在线观看| 盗摄精品av一区二区三区| 免费欧美日韩国产三级电影|