亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? sdr_16mx8_hy57v28820hct.vp.vcs

?? sdram的測試程序 和讀寫程序 vhdl語言編寫的
?? VCS
?? 第 1 頁 / 共 5 頁
字號:
/****************************************************************************************************   Copyright(c) Hynix Semiconductor Inc., 2003. All rights reserved.   File Name   :  SDR.v   Part Number :  SDR SDRAM   Description :  Verilog-HDL Model of Hynix Semiconductor SDR SDRAM   Version     :  Rev0.0   Date        :  Dec.22, 2003   Model       :  BUS Functional   Author      :  Beom-ju Shin   Verilog-XL  :  Version 3.4                  verilog +define+DEVICE_TYPE+SPEC test_SDR.v SDR.v   VCS         :  Version 6.0                  vcs -R +define+DEVICE_TYPE+SPEC test_SDR.v SDR.v                  DEVICE            DEVICE_TYPE                   64Mb SDRAM(X4)   SDR64Mx4                   64Mb SDRAM(X8)   SDR64Mx8                   64Mb SDRAM(X16)  SDR64Mx16                  128Mb SDRAM(X4)   SDR128Mx4                  128Mb SDRAM(X8)   SDR128Mx8                  128Mb SDRAM(X16)  SDR128Mx16                  SPEC : SDR_6, SDR_K, SDR_H, SDR_8, SDR_P, SDR_S   Notice      :  You must define clock cycle time in test bench file as following;                  `define  tCK  6   Rev0.1      :  ****************************************************************************************************//************************   AC CHARACTERISTICS************************/`ifdef SDR_6   `define  tCK3min         6  // system clock cycle time(CL=3)[ns]   `define  tCK3max      1000  // system clock cycle time(CL=3)[ns]   `define  tCK2min        10  // system clock cycle time(CL=2)[ns]   `define  tCK2max      1000  // system clock cycle time(CL=2)[ns]   `define  tCHWmin       2.5  // clock high pulse width[ns]   `define  tCLWmin       2.5  // clock low pulse width[ns]   `define  tAC3max       5.4  // access time from clock(CL=3)[ns]   `define  tAC2max         6  // access time from clock(CL=2)[ns]   `define  tOHmin        2.7  // data-out hold time[ns]   `define  tDSmin        1.5  // data-input setup time[ns]   `define  tDHmin        0.8  // data-input hold time[ns]   `define  tASmin        1.5  // address setup time[ns]   `define  tAHmin        0.8  // address hold time[ns]   `define  tCKSmin       1.5  // CKE setup time[ns]   `define  tCKHmin       0.8  // CKE hold time[ns]   `define  tCSmin        1.5  // command setup time[ns]   `define  tCHmin        0.8  // command hold time[ns]   `define  tOLZmin         1  // clock to data output in Low-Z time[ns]   `define  tOHZ3min      2.7  // clock to data output in Hi-Z time(CL=3)[ns]   `define  tOHZ3max      5.4  // clock to data output in Hi-Z time(CL=3)[ns]   `define  tOHZ2min      2.7  // clock to data output in Hi-Z time(CL=2)[ns]   `define  tOHZ2max      5.4  // clock to data output in Hi-Z time(CL=2)[ns]   `define  tRCmin         60  // RAS cycle time @ operation[ns]   `define  tRFCmin        60  // RAS cycle time @ auto refresh[ns]   `define  tRCDmin        18  // RAS to CAS delay[ns]   `define  tRASmin        42  // RAS active time[ns]   `define  tRASmax    100000  // RAS active time[ns]   `define  tRPmin         18  // RAS precharge time[ns]   `define  tRRDmin        12  // RAS to RAS bank active delay[ns]   `define  tCCDmin         1  // CAS to CAS delay[tCK]   `define  tWTLmin         0  // write command to data-in delay[tCK]   `define  tDPLmin         2  // data-in to precharge delay[tCK]   `define  tDALmin         5  // data-in to active command[tCK]   `define  tDQZmin         2  // DQM to data-out Hi-Z[tCK]   `define  tDQMmin         0  // DQM to data-in mask[tCK]   `define  tMRDmin         2  // MRS to new command[tCK]   `define  tPROZ3min       3  // precharge to data output Hi-Z(CL=3)[tCK]   `define  tPROZ2min       2  // precharge to data output Hi-Z(CL=2)[tCK]   `define  tPDEmin         1  // power down exit time[tCK]   `define  tSREmin         1  // self refresh exit time[tCK]   `define  tREFmax  64000000  // refresh time(64ms)[ns]`endif `ifdef SDR_K   `define  tCK3min       7.5  // system clock cycle time(CL=3)[ns]   `define  tCK3max      1000  // system clock cycle time(CL=3)[ns]   `define  tCK2min       7.5  // system clock cycle time(CL=2)[ns]   `define  tCK2max      1000  // system clock cycle time(CL=2)[ns]   `define  tCHWmin       2.5  // clock high pulse width[ns]   `define  tCLWmin       2.5  // clock low pulse width[ns]   `define  tAC3max       5.4  // access time from clock(CL=3)[ns]   `define  tAC2max       5.4  // access time from clock(CL=2)[ns]   `define  tOHmin        2.7  // data-out hold time[ns]   `define  tDSmin        1.5  // data-input setup time[ns]   `define  tDHmin        0.8  // data-input hold time[ns]   `define  tASmin        1.5  // address setup time[ns]   `define  tAHmin        0.8  // address hold time[ns]   `define  tCKSmin       1.5  // CKE setup time[ns]   `define  tCKHmin       0.8  // CKE hold time[ns]   `define  tCSmin        1.5  // command setup time[ns]   `define  tCHmin        0.8  // command hold time[ns]   `define  tOLZmin         1  // clock to data output in Low-Z time[ns]   `define  tOHZ3min      2.7  // clock to data output in Hi-Z time(CL=3)[ns]   `define  tOHZ3max      5.4  // clock to data output in Hi-Z time(CL=3)[ns]   `define  tOHZ2min      2.7  // clock to data output in Hi-Z time(CL=2)[ns]   `define  tOHZ2max      5.4  // clock to data output in Hi-Z time(CL=2)[ns]   `define  tRCmin         60  // RAS cycle time @ operation[ns]   `define  tRFCmin        65  // RAS cycle time @ auto refresh[ns]   `define  tRCDmin        15  // RAS to CAS delay[ns]   `define  tRASmin        45  // RAS active time[ns]   `define  tRASmax    100000  // RAS active time[ns]   `define  tRPmin         15  // RAS precharge time[ns]   `define  tRRDmin        15  // RAS to RAS bank active delay[ns]   `define  tCCDmin         1  // CAS to CAS delay[tCK]   `define  tWTLmin         0  // write command to data-in delay[tCK]   `define  tDPLmin         2  // data-in to precharge delay[tCK]   `define  tDALmin         4  // data-in to active command[tCK]   `define  tDQZmin         2  // DQM to data-out Hi-Z[tCK]   `define  tDQMmin         0  // DQM to data-in mask[tCK]   `define  tMRDmin         2  // MRS to new command[tCK]   `define  tPROZ3min       3  // precharge to data output Hi-Z(CL=3)[tCK]   `define  tPROZ2min       2  // precharge to data output Hi-Z(CL=2)[tCK]   `define  tPDEmin         1  // power down exit time[tCK]   `define  tSREmin         1  // self refresh exit time[tCK]   `define  tREFmax  64000000  // refresh time(64ms)[ns]`endif `ifdef SDR_H   `define  tCK3min       7.5  // system clock cycle time(CL=3)[ns]   `define  tCK3max      1000  // system clock cycle time(CL=3)[ns]   `define  tCK2min        10  // system clock cycle time(CL=2)[ns]   `define  tCK2max      1000  // system clock cycle time(CL=2)[ns]   `define  tCHWmin       2.5  // clock high pulse width[ns]   `define  tCLWmin       2.5  // clock low pulse width[ns]   `define  tAC3max       5.4  // access time from clock(CL=3)[ns]   `define  tAC2max         6  // access time from clock(CL=2)[ns]   `define  tOHmin        2.7  // data-out hold time[ns]   `define  tDSmin        1.5  // data-input setup time[ns]   `define  tDHmin        0.8  // data-input hold time[ns]   `define  tASmin        1.5  // address setup time[ns]   `define  tAHmin        0.8  // address hold time[ns]   `define  tCKSmin       1.5  // CKE setup time[ns]   `define  tCKHmin       0.8  // CKE hold time[ns]   `define  tCSmin        1.5  // command setup time[ns]   `define  tCHmin        0.8  // command hold time[ns]   `define  tOLZmin         1  // clock to data output in Low-Z time[ns]   `define  tOHZ3min      2.7  // clock to data output in Hi-Z time(CL=3)[ns]   `define  tOHZ3max      5.4  // clock to data output in Hi-Z time(CL=3)[ns]   `define  tOHZ2min        3  // clock to data output in Hi-Z time(CL=2)[ns]   `define  tOHZ2max        6  // clock to data output in Hi-Z time(CL=2)[ns]   `define  tRCmin         65  // RAS cycle time @ operation[ns]   `define  tRFCmin        65  // RAS cycle time @ auto refresh[ns]   `define  tRCDmin        20  // RAS to CAS delay[ns]   `define  tRASmin        45  // RAS active time[ns]   `define  tRASmax    100000  // RAS active time[ns]   `define  tRPmin         20  // RAS precharge time[ns]   `define  tRRDmin        15  // RAS to RAS bank active delay[ns]   `define  tCCDmin         1  // CAS to CAS delay[tCK]   `define  tWTLmin         0  // write command to data-in delay[tCK]   `define  tDPLmin         2  // data-in to precharge delay[tCK]   `define  tDALmin         5  // data-in to active command[tCK]   `define  tDQZmin         2  // DQM to data-out Hi-Z[tCK]   `define  tDQMmin         0  // DQM to data-in mask[tCK]   `define  tMRDmin         2  // MRS to new command[tCK]   `define  tPROZ3min       3  // precharge to data output Hi-Z(CL=3)[tCK]   `define  tPROZ2min       2  // precharge to data output Hi-Z(CL=2)[tCK]   `define  tPDEmin         1  // power down exit time[tCK]   `define  tSREmin         1  // self refresh exit time[tCK]   `define  tREFmax  64000000  // refresh time(64ms)[ns]`endif `ifdef SDR_8   `define  tCK3min         8  // system clock cycle time(CL=3)[ns]   `define  tCK3max      1000  // system clock cycle time(CL=3)[ns]   `define  tCK2min        10  // system clock cycle time(CL=2)[ns]   `define  tCK2max      1000  // system clock cycle time(CL=2)[ns]   `define  tCHWmin         3  // clock high pulse width[ns]   `define  tCLWmin         3  // clock low pulse width[ns]   `define  tAC3max         6  // access time from clock(CL=3)[ns]   `define  tAC2max         6  // access time from clock(CL=2)[ns]   `define  tOHmin          3  // data-out hold time[ns]   `define  tDSmin          2  // data-input setup time[ns]   `define  tDHmin          1  // data-input hold time[ns]   `define  tASmin          2  // address setup time[ns]   `define  tAHmin          1  // address hold time[ns]   `define  tCKSmin         2  // CKE setup time[ns]   `define  tCKHmin         1  // CKE hold time[ns]   `define  tCSmin          2  // command setup time[ns]   `define  tCHmin          1  // command hold time[ns]   `define  tOLZmin         1  // clock to data output in Low-Z time[ns]   `define  tOHZ3min        3  // clock to data output in Hi-Z time(CL=3)[ns]   `define  tOHZ3max        6  // clock to data output in Hi-Z time(CL=3)[ns]   `define  tOHZ2min        3  // clock to data output in Hi-Z time(CL=2)[ns]   `define  tOHZ2max        6  // clock to data output in Hi-Z time(CL=2)[ns]   `define  tRCmin         68  // RAS cycle time @ operation[ns]   `define  tRFCmin        68  // RAS cycle time @ auto refresh[ns]   `define  tRCDmin        20  // RAS to CAS delay[ns]   `define  tRASmin        48  // RAS active time[ns]   `define  tRASmax    100000  // RAS active time[ns]   `define  tRPmin         20  // RAS precharge time[ns]   `define  tRRDmin        16  // RAS to RAS bank active delay[ns]   `define  tCCDmin         1  // CAS to CAS delay[tCK]   `define  tWTLmin         0  // write command to data-in delay[tCK]   `define  tDPLmin         1  // data-in to precharge delay[tCK]   `define  tDALmin         4  // data-in to active command[tCK]   `define  tDQZmin         2  // DQM to data-out Hi-Z[tCK]   `define  tDQMmin         0  // DQM to data-in mask[tCK]   `define  tMRDmin         2  // MRS to new command[tCK]   `define  tPROZ3min       3  // precharge to data output Hi-Z(CL=3)[tCK]   `define  tPROZ2min       2  // precharge to data output Hi-Z(CL=2)[tCK]   `define  tPDEmin         1  // power down exit time[tCK]   `define  tSREmin         1  // self refresh exit time[tCK]   `define  tREFmax  64000000  // refresh time(64ms)[ns]`endif `ifdef SDR_P   `define  tCK3min        10  // system clock cycle time(CL=3)[ns]   `define  tCK3max      1000  // system clock cycle time(CL=3)[ns]   `define  tCK2min        10  // system clock cycle time(CL=2)[ns]   `define  tCK2max      1000  // system clock cycle time(CL=2)[ns]   `define  tCHWmin         3  // clock high pulse width[ns]

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产精品成人一区二区三区夜夜夜| 一区二区三区日韩精品视频| 伊人婷婷欧美激情| 国产一区美女在线| 欧美老肥妇做.爰bbww视频| 国产欧美日韩视频在线观看| 五月天一区二区| 99v久久综合狠狠综合久久| 精品国产乱码久久久久久老虎| 亚洲尤物视频在线| jlzzjlzz亚洲日本少妇| 久久网站热最新地址| 日本欧美韩国一区三区| 在线观看视频91| 亚洲日本乱码在线观看| 成人激情免费电影网址| 久久久不卡网国产精品二区| 免费高清在线一区| 欧美日韩视频在线观看一区二区三区| 久久久久久夜精品精品免费| 美女视频一区二区| 日韩欧美一区二区免费| 三级精品在线观看| 欧美午夜精品一区二区三区| 亚洲视频在线观看一区| 成人高清视频在线观看| 中文字幕二三区不卡| 国产成人免费视频网站| 欧美激情在线一区二区三区| 国产精品中文欧美| 精品国产电影一区二区| 国产精品1024| 国产日韩精品久久久| 成人免费毛片嘿嘿连载视频| 国产欧美一区二区精品性色 | 欧美一二三区精品| 天堂一区二区在线| 欧美一区二区三区四区五区 | 欧美mv和日韩mv国产网站| 日韩激情视频网站| 欧美成人a在线| 久草精品在线观看| 久久久久久久综合色一本| 国产精品一二三在| 国产精品久久毛片| 欧美主播一区二区三区| 天堂va蜜桃一区二区三区漫画版| 欧美一区二区福利在线| 激情小说欧美图片| 国产精品伦一区| 91电影在线观看| 亚洲超丰满肉感bbw| 欧美va在线播放| 国产91丝袜在线播放0| 亚洲欧美日韩国产另类专区| 制服丝袜av成人在线看| 国产在线精品一区二区三区不卡| 亚洲国产精华液网站w| 在线观看一区二区视频| 久久精品99国产精品| 国产精品三级视频| 在线精品视频小说1| 国内精品第一页| 亚洲三级免费观看| 日韩一级免费观看| 99久久精品费精品国产一区二区| 婷婷开心久久网| 国产精品国产自产拍高清av| 欧美日韩一级视频| 国产成人精品免费网站| 亚洲成人高清在线| 国产精品美日韩| 日韩视频一区在线观看| 成人app在线观看| 日本成人在线网站| 成人欧美一区二区三区黑人麻豆| 91精选在线观看| 97se亚洲国产综合在线| 极品少妇一区二区| 亚洲一区二区影院| 久久久久国产精品免费免费搜索| 欧美日韩夫妻久久| 97精品国产97久久久久久久久久久久| 麻豆成人久久精品二区三区小说| 亚洲免费在线观看视频| 久久久久久久久久美女| 91精品蜜臀在线一区尤物| 不卡一卡二卡三乱码免费网站| 麻豆精品视频在线观看视频| 一区二区三区毛片| 亚洲视频1区2区| 国产目拍亚洲精品99久久精品| 日韩午夜中文字幕| 欧美日韩国产天堂| 欧美亚洲综合色| 99re成人精品视频| 国产大陆亚洲精品国产| 久久精品免费观看| 蜜臀久久99精品久久久久久9| 一区二区三区在线视频观看58| 国产精品午夜久久| 国产精品蜜臀在线观看| 国产亚洲综合av| 精品三级av在线| 欧美一区二区三区免费视频| 欧美日韩电影在线| 69堂成人精品免费视频| 欧美男男青年gay1069videost| 欧美在线免费视屏| 欧美午夜免费电影| 欧美色图第一页| 欧美日韩不卡一区二区| 欧美日韩国产大片| 欧美日韩国产一级| 欧美一卡二卡三卡四卡| 欧美一级搡bbbb搡bbbb| 91精品麻豆日日躁夜夜躁| 91精品国产色综合久久久蜜香臀| 在线播放视频一区| 日韩欧美综合在线| 欧美成人一级视频| 久久久久久久久久久黄色| 欧美精品一区视频| 国产精品毛片无遮挡高清| 亚洲欧美在线视频| 性做久久久久久| 美女视频黄a大片欧美| 久久精品国产色蜜蜜麻豆| 国产一区视频在线看| 丁香六月久久综合狠狠色| 色综合天天性综合| 欧美日韩一区视频| 欧美成人三级在线| 国产精品久久久久久久久果冻传媒| 欧美国产精品v| 一区二区三区四区亚洲| 亚洲成人资源网| 麻豆精品一区二区三区| 风间由美性色一区二区三区| 波多野结衣视频一区| 欧美亚洲国产bt| 欧美刺激午夜性久久久久久久| 久久亚洲二区三区| 亚洲欧美激情插 | 亚洲天堂网中文字| 午夜精品一区二区三区三上悠亚| 狠狠网亚洲精品| 91在线云播放| 欧美变态tickle挠乳网站| 国产欧美一二三区| 五月激情综合色| 国产99久久久国产精品潘金| 欧美色爱综合网| 国产午夜三级一区二区三| 亚洲一区在线观看视频| 国产麻豆精品在线| 欧美日韩国产综合草草| 欧美激情综合在线| 亚洲国产精品久久久男人的天堂 | 久久综合av免费| 亚洲免费成人av| 精品中文字幕一区二区小辣椒| 99久久伊人精品| 久久婷婷国产综合国色天香| 亚洲伦在线观看| 国产美女精品一区二区三区| 欧美亚洲丝袜传媒另类| 中文字幕电影一区| 六月丁香综合在线视频| 色偷偷久久一区二区三区| 久久综合国产精品| 免费观看在线综合色| 91精品1区2区| 国产精品久久久久影院色老大| 裸体健美xxxx欧美裸体表演| 欧美少妇性性性| 亚洲人成小说网站色在线| 国产成人精品一区二| 精品福利二区三区| 日本中文一区二区三区| 欧美日韩免费在线视频| 亚洲同性gay激情无套| 国产sm精品调教视频网站| 日韩精品中文字幕在线一区| 亚洲国产欧美另类丝袜| 欧美在线影院一区二区| 亚洲乱码国产乱码精品精可以看 | 中文字幕乱码一区二区免费| 国产在线精品一区二区夜色| 欧美一区二区三区在线观看视频 | 91精品国产综合久久香蕉麻豆| 亚洲自拍与偷拍| 欧美午夜电影一区| 亚洲在线中文字幕| 在线观看日韩国产| 亚洲综合精品自拍| 欧美日韩免费观看一区三区| 亚洲国产精品久久久久婷婷884| 色噜噜偷拍精品综合在线| 亚洲精品自拍动漫在线|