亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來(lái)到蟲(chóng)蟲(chóng)下載站! | ?? 資源下載 ?? 資源專(zhuān)輯 ?? 關(guān)于我們
? 蟲(chóng)蟲(chóng)下載站

?? pm_fetch_dec.vhd

?? vhdl語(yǔ)言編寫(xiě)的AVR單片機(jī)IP核
?? VHD
?? 第 1 頁(yè) / 共 5 頁(yè)
字號(hào):
--************************************************************************************************--  PM_FETCH_DEC(internal module) for AVR core--	Version 2.28--  Designed by Ruslan Lepetenok 14.11.2001--	Modified 02.12.2002--  Modification:--  Registered ramre/ramwe outputs--  cpu_busy logic modified(affects RCALL/ICALL/CALL instruction interract with interrupt)--************************************************************************************************library IEEE;use IEEE.std_logic_1164.all;use IEEE.std_logic_unsigned.all;use WORK.AVRuCPackage.all;entity pm_fetch_dec is port(-- EXTERNAL INTERFACES OF THE COREclk     : in std_logic;nrst    : in std_logic;cpuwait : in std_logic;-- PROGRAM MEMORY PORTSpc      : out std_logic_vector (15 downto 0);   -- CORE OUTPUT	  !CHECKED!inst    : in std_logic_vector (15 downto 0);	-- CORE INPUT     !CHECKED!-- I/O REGISTERS PORTSadr      : out std_logic_vector (5 downto 0); 	-- CORE OUTPUT  ????iore     : out std_logic;                       -- CORE OUTPUT  !CHECKED!iowe     : out std_logic;						-- CORE OUTPUT  !CHECKED!-- DATA MEMORY PORTSramadr   : out std_logic_vector (15 downto 0);ramre    : out std_logic;ramwe    : out std_logic;dbusin   : in std_logic_vector (7 downto 0);dbusout  : out std_logic_vector (7 downto 0);-- INTERRUPTS PORTirqlines : in std_logic_vector (22 downto 0);irqack   : out std_logic;irqackad : out std_logic_vector(4 downto 0);-- END OF THE CORE INTERFACES-- *********************************************************************************************-- ******************** INTERFACES TO THE OTHER BLOCKS *****************************************-- *********************************************************************************************-- *********************************************************************************************-- ******************** INTERFACES TO THE ALU  *************************************************-- *********************************************************************************************              alu_data_r_in       : out std_logic_vector(7 downto 0);              alu_data_d_in       : out std_logic_vector(7 downto 0);-- OPERATION SIGNALS INPUTS              idc_add_out         : out std_logic;              idc_adc_out         : out std_logic;              idc_adiw_out        : out std_logic;              idc_sub_out         : out std_logic;              idc_subi_out        : out std_logic;              idc_sbc_out         : out std_logic;              idc_sbci_out        : out std_logic;              idc_sbiw_out        : out std_logic;              adiw_st_out         : out std_logic;              sbiw_st_out         : out std_logic;              idc_and_out         : out std_logic;              idc_andi_out        : out std_logic;              idc_or_out          : out std_logic;              idc_ori_out         : out std_logic;              idc_eor_out         : out std_logic;                            idc_com_out         : out std_logic;                            idc_neg_out         : out std_logic;              idc_inc_out         : out std_logic;              idc_dec_out         : out std_logic;              idc_cp_out          : out std_logic;                            idc_cpc_out         : out std_logic;              idc_cpi_out         : out std_logic;              idc_cpse_out        : out std_logic;                                          idc_lsr_out         : out std_logic;              idc_ror_out         : out std_logic;              idc_asr_out         : out std_logic;              idc_swap_out        : out std_logic;-- DATA OUTPUT              alu_data_out        : in std_logic_vector(7 downto 0);-- FLAGS OUTPUT              alu_c_flag_out      : in std_logic;              alu_z_flag_out      : in std_logic;              alu_n_flag_out      : in std_logic;              alu_v_flag_out      : in std_logic;              alu_s_flag_out      : in std_logic;              alu_h_flag_out      : in std_logic;-- *********************************************************************************************-- ******************** INTERFACES TO THE GENERAL PURPOSE REGISTER FILE ************************-- *********************************************************************************************          reg_rd_in   : out std_logic_vector  (7 downto 0);          reg_rd_out  : in  std_logic_vector  (7 downto 0);          reg_rd_adr  : out std_logic_vector  (4 downto 0);          reg_rr_out  : in  std_logic_vector  (7 downto 0);          reg_rr_adr  : out std_logic_vector  (4 downto 0);          reg_rd_wr   : out std_logic;          post_inc    : out std_logic;                       -- POST INCREMENT FOR LD/ST INSTRUCTIONS          pre_dec     : out std_logic;                        -- PRE DECREMENT FOR LD/ST INSTRUCTIONS          reg_h_wr    : out std_logic;          reg_h_out   : in  std_logic_vector (15 downto 0);          reg_h_adr   : out std_logic_vector (2 downto 0);    -- x,y,z   		  reg_z_out   : in  std_logic_vector (15 downto 0);  -- OUTPUT OF R31:R30 FOR LPM/ELPM/IJMP INSTRUCTIONS-- *********************************************************************************************-- ******************** INTERFACES TO THE INPUT/OUTPUT REGISTER FILE ***************************-- *********************************************************************************************--          adr          : out std_logic_vector(5 downto 0);         --          iowe         : out std_logic;                   --        dbusout      : out std_logic_vector(7 downto 0);  -- OUTPUT OF THE CORE          sreg_fl_in    : out std_logic_vector(7 downto 0); -- ????                  sreg_out      : in  std_logic_vector(7 downto 0);  -- ????                 sreg_fl_wr_en : out std_logic_vector(7 downto 0);   --FLAGS WRITE ENABLE SIGNALS                 spl_out       : in  std_logic_vector(7 downto 0);                   sph_out       : in  std_logic_vector(7 downto 0);                   sp_ndown_up   : out std_logic; -- DIRECTION OF CHANGING OF STACK POINTER SPH:SPL 0->UP(+) 1->DOWN(-)          sp_en         : out std_logic; -- WRITE ENABLE(COUNT ENABLE) FOR SPH AND SPL REGISTERS            rampz_out     : in std_logic_vector(7 downto 0);-- *********************************************************************************************-- ******************** INTERFACES TO THE INPUT/OUTPUT ADDRESS DECODER  ************************-- *********************************************************************************************          --		  ram_data_in  : in std_logic_vector (7 downto 0);--          adr          : in std_logic_vector(5 downto 0);         --          iore         : in std_logic;       -- CORE SIGNAL         --          ramre        : in std_logic;	   -- CORE SIGNAL         --          dbusin       : out std_logic_vector(7 downto 0));	-- CORE SIGNAL         			 -- *********************************************************************************************-- ******************** INTERFACES TO THE BIT PROCESSOR   **************************************-- *********************************************************************************************              bit_num_r_io    : out std_logic_vector (2 downto 0);   -- BIT NUMBER FOR CBI/SBI/BLD/BST/SBRS/SBRC/SBIC/SBIS INSTRUCTIONS--              dbusin          : in  std_logic_vector(7 downto 0);  -- SBI/CBI/SBIS/SBIC  IN              bitpr_io_out    : in std_logic_vector(7 downto 0);     -- SBI/CBI OUT                      branch     : out  std_logic_vector (2 downto 0);  -- NUMBER (0..7) OF BRANCH CONDITION FOR BRBS/BRBC INSTRUCTION              bit_pr_sreg_out : in std_logic_vector(7 downto 0);     -- BCLR/BSET/BST(T-FLAG ONLY)                           sreg_bit_num    : out std_logic_vector(2 downto 0);    -- BIT NUMBER FOR BCLR/BSET INSTRUCTIONS              bld_op_out      : in std_logic_vector(7 downto 0);     -- BLD OUT (T FLAG)              bit_test_op_out : in std_logic;                        -- OUTPUT OF SBIC/SBIS/SBRS/SBRC-- OPERATION SIGNALS INPUTS              -- INSTRUCTUIONS AND STATES              idc_sbi_out     : out std_logic;              sbi_st_out      : out std_logic;              idc_cbi_out     : out std_logic;              cbi_st_out      : out std_logic;              idc_bld_out     : out std_logic;              idc_bst_out     : out std_logic;              idc_bset_out    : out std_logic;              idc_bclr_out    : out std_logic;              idc_sbic_out    : out std_logic;              idc_sbis_out    : out std_logic;                            idc_sbrs_out    : out std_logic;              idc_sbrc_out    : out std_logic;                            idc_brbs_out    : out std_logic;              idc_brbc_out    : out std_logic;              idc_reti_out    : out std_logic-- *********************************************************************************************-- ******************** END OF INTERFACES TO THE OTHER BLOCKS  *********************************-- *********************************************************************************************			  				 );end pm_fetch_dec;architecture rtl of pm_fetch_dec is-- COPIES OF OUTPUTSsignal ramadr_reg_in  : std_logic_vector(15 downto 0) :=(others =>'0'); -- INPUT OF THE ADDRESS REGISTERsignal ramadr_reg_en  : std_logic;                     -- ADRESS REGISTER CLOCK ENABLE SIGNALsignal irqack_int     : std_logic;signal irqackad_int   : std_logic_vector(irqackad'range) :=(others =>'0');-- ####################################################-- INTERNAL SIGNALS-- ####################################################-- NEW SIGNALSsignal   two_word_inst       : std_logic := '0';                    -- CALL/JMP/STS/LDS INSTRUCTION INDICATORsignal   ram_adr_int         : std_logic_vector (15 downto 0):=(others =>'0');constant const_ram_to_reg    : std_logic_vector := "00000000000";  -- LD/LDS/LDD/ST/STS/STD ADDRESSING GENERAL PURPOSE REGISTER (R0-R31) 0x00..0x19constant const_ram_to_io_a   : std_logic_vector := "00000000001";  -- LD/LDS/LDD/ST/STS/STD ADDRESSING GENERAL I/O PORT 0x20 0x3F constant const_ram_to_io_b   : std_logic_vector := "00000000010";  -- LD/LDS/LDD/ST/STS/STD ADDRESSING GENERAL I/O PORT 0x20 0x3F -- LD/LDD/ST/STD SIGNALSsignal adiw_sbiw_encoder_out : std_logic_vector (4 downto 0):=(others =>'0');signal adiw_sbiw_encoder_mux_out : std_logic_vector (4 downto 0):=(others =>'0');-- PROGRAM COUNTER SIGNALSsignal program_counter_tmp : std_logic_vector (15 downto 0):=(others =>'0'); -- TO STORE PC DURING LPM/ELPM INSTRUCTIONSsignal program_counter     : std_logic_vector (15 downto 0):=(others =>'0');signal program_counter_in  : std_logic_vector (15 downto 0):=(others =>'0');signal program_counter_high_fr  : std_logic_vector (7 downto 0):=(others =>'0'); -- TO STORE PC FOR CALL,IRQ,RCALL,ICALLsignal pc_low       : std_logic_vector (7 downto 0):=(others =>'0');signal pc_high      : std_logic_vector (7 downto 0):=(others =>'0');signal pc_low_en       : std_logic;signal pc_high_en      : std_logic;signal offset_brbx     : std_logic_vector (15 downto 0):=(others =>'0');    -- OFFSET FOR BRCS/BRCC   INSTRUCTION  !!CHECKEDsignal offset_rxx      : std_logic_vector (15 downto 0):=(others =>'0');    -- OFFSET FOR RJMP/RCALL  INSTRUCTION  !!CHECKEDsignal pa15_pm         : std_logic; -- ADDRESS LINE 15 FOR LPM/ELPM INSTRUCTIONS ('0' FOR LPM,RAMPZ(0) FOR ELPM) signal alu_reg_wr      : std_logic; -- ALU INSTRUCTIONS PRODUCING WRITE TO THE GENERAL PURPOSE REGISTER FILE	-- DATA MEMORY,GENERAL PURPOSE REGISTERS AND I/O REGISTERS LOGIC--! IMPORTANT NOTICE : OPERATIONS WHICH USE STACK POINTER (SPH:SPL) CAN NOT ACCCSESS GENERAL-- PURPOSE REGISTER FILE AND INPUT/OUTPUT REGISTER FILE !-- THESE OPERATIONS ARE : RCALL/ICALL/CALL/RET/RETI/PUSH/POP INSTRUCTIONS  AND INTERRUPT signal reg_file_adr_space  : std_logic; -- ACCSESS TO THE REGISTER FILEsignal io_file_adr_space   : std_logic; -- ACCSESS TO THE I/O FILE-- STATE MACHINES SIGNALSsignal irq_start      : std_logic := '0';signal nirq_st0       : std_logic := '0';signal irq_st1        : std_logic := '0';signal irq_st2        : std_logic := '0';signal irq_st3        : std_logic := '0';signal ncall_st0      : std_logic := '0';signal call_st1       : std_logic := '0';signal call_st2       : std_logic := '0';signal call_st3       : std_logic := '0';signal nrcall_st0     : std_logic := '0';signal rcall_st1      : std_logic := '0';signal rcall_st2      : std_logic := '0';signal nicall_st0     : std_logic := '0';signal icall_st1      : std_logic := '0';signal icall_st2      : std_logic := '0';signal njmp_st0       : std_logic := '0';signal jmp_st1        : std_logic := '0';signal jmp_st2        : std_logic := '0';signal ijmp_st        : std_logic := '0';signal rjmp_st        : std_logic := '0';

?? 快捷鍵說(shuō)明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號(hào) Ctrl + =
減小字號(hào) Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
蜜桃久久久久久久| 欧美一a一片一级一片| 成人午夜在线播放| 欧美午夜精品久久久| 26uuu精品一区二区在线观看| 亚洲天堂2014| 精品无码三级在线观看视频| www.亚洲国产| xfplay精品久久| 亚洲高清久久久| 成人18视频日本| 欧美成人在线直播| 亚洲一区二区在线播放相泽| 国产高清亚洲一区| 欧美一区二区人人喊爽| 一区二区三区在线视频免费| 国产精品综合视频| 日韩视频一区二区三区在线播放 | 亚洲三级在线播放| 激情成人综合网| 欧美二区在线观看| 亚洲国产精品人人做人人爽| 色婷婷综合中文久久一本| 国产欧美视频在线观看| 国产在线视视频有精品| 日韩一级在线观看| 久久精品国产网站| 欧美一二三区在线观看| 日韩vs国产vs欧美| 欧美一级片免费看| 青青草97国产精品免费观看 | 亚洲国产成人高清精品| 91在线视频播放地址| 中文字幕不卡在线| hitomi一区二区三区精品| 久久久久久久久久久电影| 免费视频最近日韩| 日韩三级精品电影久久久 | 青青草国产精品亚洲专区无| 欧美高清视频一二三区| 日欧美一区二区| 欧美日韩不卡一区二区| 日本最新不卡在线| 26uuu精品一区二区三区四区在线| 欧美aⅴ一区二区三区视频| 欧美一区二区视频网站| 久久草av在线| 久久久久国产一区二区三区四区| 国产精品一二三区| 国产精品久久久久久妇女6080| 99精品国产热久久91蜜凸| 一区二区三区中文字幕精品精品 | 蜜乳av一区二区| 日韩一级在线观看| 黄色日韩三级电影| 国产精品久久久久久久久晋中| 91丨porny丨户外露出| 亚洲制服欧美中文字幕中文字幕| 欧美日韩和欧美的一区二区| 日韩激情在线观看| 久久久久久免费网| 色爱区综合激月婷婷| 亚洲国产sm捆绑调教视频| 日韩免费高清av| 不卡的av电影在线观看| 亚洲成人你懂的| 精品日本一线二线三线不卡| 成人毛片老司机大片| 亚洲bdsm女犯bdsm网站| 久久久久国产一区二区三区四区| 91麻豆国产精品久久| 日本欧美韩国一区三区| 国产欧美一区二区精品性色超碰| 91精品福利在线| 激情欧美日韩一区二区| 亚洲黄色录像片| 久久久久久久久久久久久久久99 | 欧亚洲嫩模精品一区三区| 老司机精品视频导航| 亚洲日本韩国一区| 久久蜜桃av一区二区天堂| 91福利在线免费观看| 韩国v欧美v日本v亚洲v| 亚洲电影一区二区| 日韩毛片视频在线看| 日韩精品专区在线| 91成人免费电影| 国产99精品在线观看| 日产国产欧美视频一区精品| 亚洲色欲色欲www| 精品国产伦一区二区三区观看方式 | 欧美国产综合色视频| 欧美丰满嫩嫩电影| 欧洲精品一区二区三区在线观看| 国产高清久久久| 美女视频一区在线观看| 亚洲精品高清视频在线观看| 中文字幕不卡的av| 日韩欧美专区在线| 欧美日本免费一区二区三区| 91在线视频在线| 成人性生交大片免费看中文 | 成人免费视频在线观看| 久久新电视剧免费观看| 日韩欧美国产一区二区在线播放 | 欧美成人乱码一区二区三区| 欧美在线免费观看视频| 97久久久精品综合88久久| 国产精品99久久久久久有的能看| 美国欧美日韩国产在线播放| 午夜欧美在线一二页| 亚洲午夜久久久久中文字幕久| 亚洲区小说区图片区qvod| 国产精品欧美极品| 国产精品成人午夜| 亚洲欧洲日产国产综合网| 国产精品青草久久| 欧美国产成人在线| 国产精品毛片大码女人| 国产精品麻豆视频| 日韩美女精品在线| 亚洲精品国产无天堂网2021| 亚洲女人小视频在线观看| 综合久久一区二区三区| 亚洲免费伊人电影| 亚洲一线二线三线久久久| 亚洲一区二区视频在线观看| 亚洲电影视频在线| 久久精品99国产精品日本| 免费xxxx性欧美18vr| 久久 天天综合| 国产一区二区导航在线播放| 国产夫妻精品视频| 91香蕉视频在线| 日本韩国视频一区二区| 欧美丝袜丝交足nylons| 7777精品伊人久久久大香线蕉完整版| 欧美精品色综合| 精品国产亚洲一区二区三区在线观看| 久久天天做天天爱综合色| 国产精品久久久久久久久久免费看| 日韩毛片在线免费观看| 日韩电影免费在线看| 国产激情一区二区三区桃花岛亚洲| 东方aⅴ免费观看久久av| 色屁屁一区二区| 日韩欧美亚洲国产精品字幕久久久| 久久久夜色精品亚洲| 综合激情网...| 午夜国产精品一区| 成人性生交大片免费看视频在线| 色婷婷综合激情| 日韩欧美黄色影院| 亚洲欧洲美洲综合色网| 青青草一区二区三区| 972aa.com艺术欧美| 欧美一区二区女人| 亚洲男人的天堂网| 九九**精品视频免费播放| 91丨porny丨最新| 日韩精品一区二区三区在线 | 伊人开心综合网| 秋霞国产午夜精品免费视频| av福利精品导航| 日韩一区二区在线观看视频 | 亚洲国产综合在线| 国产成人aaa| 欧美一区二区在线播放| 自拍偷拍亚洲激情| 国产成人在线视频网址| 欧美高清视频在线高清观看mv色露露十八| 国产免费观看久久| 久久精品国产亚洲aⅴ| 欧美亚洲精品一区| 亚洲欧洲精品天堂一级| 国产剧情一区二区三区| 日韩一区二区高清| 一区二区免费视频| 91影院在线免费观看| 国产蜜臀97一区二区三区| 美国一区二区三区在线播放| 欧美日韩国产免费一区二区| 最新国产精品久久精品| 国产成人日日夜夜| 久久人人超碰精品| 免费成人在线观看视频| 欧美久久一二三四区| 一区二区三区不卡视频| a级精品国产片在线观看| 久久精品视频网| 久88久久88久久久| 日韩一级片在线播放| 天天综合日日夜夜精品| 在线视频国内一区二区| 亚洲色图在线看| 色偷偷一区二区三区| 国产精品国产馆在线真实露脸 | 狠狠色丁香婷综合久久| 日韩三级伦理片妻子的秘密按摩| 国产精品亚洲一区二区三区在线|