亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? test_sim.vhd

?? 常見的輸入輸出及存儲器件(ram及fifo)vhdl實現
?? VHD
字號:
----------------------------------------------------------------------------
----------------------------------------------------------------------------
--  The Free IP Project
--  VHDL Free-RAM Core
--  (c) 1999, The Free IP Project and David Kessner
--
--
--  FREE IP GENERAL PUBLIC LICENSE
--  TERMS AND CONDITIONS FOR USE, COPYING, DISTRIBUTION, AND MODIFICATION
--
--  1.  You may copy and distribute verbatim copies of this core, as long
--      as this file, and the other associated files, remain intact and
--      unmodified.  Modifications are outlined below.  
--  2.  You may use this core in any way, be it academic, commercial, or
--      military.  Modified or not.  
--  3.  Distribution of this core must be free of charge.  Charging is
--      allowed only for value added services.  Value added services
--      would include copying fees, modifications, customizations, and
--      inclusion in other products.
--  4.  If a modified source code is distributed, the original unmodified
--      source code must also be included (or a link to the Free IP web
--      site).  In the modified source code there must be clear
--      identification of the modified version.
--  5.  Visit the Free IP web site for additional information.
--      http://www.free-ip.com
--
----------------------------------------------------------------------------
----------------------------------------------------------------------------
library ieee;
use ieee.std_logic_1164.all;
use ieee.std_logic_arith.all;
use ieee.std_logic_unsigned.all;
library work;
use work.ram_lib.all;


entity ram_test is
end ram_test;


architecture arch_ram_test of ram_test is
  signal reset	:std_logic := '1';
  signal clk	:std_logic := '1';

  type STATES is (WRITE, READ);
  signal state		:states;
  signal state_reg	:states;

  signal addr		:std_logic_vector (12 downto 0);
  signal din		:std_logic_vector (7 downto 0);

  signal dout		:std_logic_vector (din'range);
  signal write_enable	:std_logic;

  signal mask		:std_logic_vector (31 downto 0);
  signal rand1		:std_logic_vector (mask'range);
  signal rand2		:std_logic_vector (mask'range);
  signal rand2_reg 	:std_logic_vector (mask'range);

  signal addr_top	:std_logic;
  signal addr_max	:std_logic_vector (addr'range);
  
  signal failure 	:std_logic;

begin
  process (clk)
  begin
    if clk='1' then
      clk <= '0' after 20 ns, '1' after 40 ns;
    end if;
  end process;

  reset <= '1' after 0 ns, '0' after 125 ns;

  mask <= "10100011000000000000000000000000";  -- 0xA3000000



  -- The address counter
  process (reset, clk)
  begin
    if reset='1' then
      addr <= (others=>'0');
    elsif clk'event and clk='1' then
      addr <= addr + 1;
    end if;
  end process;


  -- The addr_top signal
  addr_max <= (others=>'1');
  addr_top <= '1' when addr=addr_max else '0';
  

  -- The state machine
  process (reset, clk)
  begin
    if reset='1' then
      state <= WRITE;
    elsif clk'event and clk='1' then
      case state is
        when WRITE =>
            if addr_top='1' then
              state <= READ;
            end if;
            
        when READ =>
            if addr_top='1' then
              state <= WRITE;
            end if;
            
        when others =>
            state <= WRITE;
      end case;
    end if;
  end process;

  -- Generate a delayed version of state
  process (reset, clk)
  begin
    if reset='1' then
      state_reg <= WRITE;
    elsif clk'event and clk='1' then
      state_reg <= state;
    end if;
  end process;


  -- The write data generator
  process (reset, clk)
  begin
    if reset='1' then
      rand1 <= (others => '1');
    elsif clk'event and clk='1' then
      if state=WRITE then
        if rand1(0)='1' then
          rand1 <= ("0" & rand1(rand1'high downto 1)) xor mask;
        else
          rand1 <= ("0" & rand1(rand1'high downto 1));
        end if;
      end if;
    end if;
  end process;

  din <= rand1(din'range);
  

  -- The READ data generator
  process (reset, clk)
  begin
    if reset='1' then
      rand2 <= (others => '1');
      rand2_reg <= (others => '1');
    elsif clk'event and clk='1' then
      rand2_reg <= rand2;
      
      if state=READ then
        if rand2(0)='1' then
          rand2 <= ("0" & rand2(rand2'high downto 1)) xor mask;
        else
          rand2 <= ("0" & rand2(rand2'high downto 1));
        end if;
      end if;
    end if;
  end process;


  -- Write Enable
  process (reset, clk)
  begin
    if reset='1' then
      write_enable <= '1';
    elsif clk'event and clk='1' then
      if addr_top='1' then
        if state=READ then
          write_enable <= '1';
        else
          write_enable <= '0';
        end if;
      elsif state=WRITE then
        write_enable <= '1';
      else
        write_enable <= '0';
      end if;
    end if;
  end process;


  -- The RAM under test
  U1: ram_dp
  	generic map (addr_bits => addr'high+1,
  	             data_bits => din'high+1,
  	             register_out_flag => 1,
  	             block_type => 0)
  	port map (reset, clk, write_enable, addr, din, clk, addr, dout);

  -- Generate the failure signal
  process (reset, clk)
  begin
    if reset='1' then
      failure <= '0';
    elsif clk'event and clk='1' then
      if failure='0' then
        if state_reg=READ then
          if dout/=rand2_reg(dout'range) then
            failure <= '1';
          end if;
        end if;
      end if;
    end if;
  end process;

end arch_ram_test;

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
亚洲国产综合91精品麻豆| 亚洲一二三四久久| 不卡一区二区中文字幕| 亚洲精品免费在线观看| 欧美一区二区三区不卡| eeuss鲁片一区二区三区在线看| 亚洲欧美另类久久久精品| 欧美剧情片在线观看| 国产一区二区三区免费| 一区二区免费在线| 久久伊人中文字幕| 国产经典欧美精品| 亚洲成av人片在线| 国产精品毛片大码女人| 日韩一区二区三区av| av电影在线观看一区| 日本欧美大码aⅴ在线播放| 国产精品免费看片| 欧美日韩美女一区二区| 国产91精品一区二区麻豆亚洲| 亚洲高清免费视频| 久久精品人人做人人爽人人| 欧美三级在线播放| va亚洲va日韩不卡在线观看| 日韩国产欧美三级| 欧美一区二区三区播放老司机| 国产麻豆日韩欧美久久| 99精品在线观看视频| 一区二区激情小说| 色综合中文字幕国产 | 日韩欧美成人激情| 不卡欧美aaaaa| 亚洲国产成人tv| 国产精品天美传媒沈樵| 欧美一二三区精品| 欧美日韩国产高清一区二区三区 | 国产一区二区影院| 亚洲国产欧美另类丝袜| 亚洲免费资源在线播放| 亚洲国产高清不卡| 日本一区二区三区国色天香| 久久久噜噜噜久噜久久综合| 精品国产91洋老外米糕| 日韩女优毛片在线| 国产视频一区在线观看| 欧洲色大大久久| 91麻豆国产香蕉久久精品| 成人黄色软件下载| 中文字幕欧美国产| 国产精品午夜电影| 自拍偷拍欧美精品| 樱花影视一区二区| 亚洲一区二区三区国产| 亚洲与欧洲av电影| 亚洲一区视频在线| 色诱视频网站一区| 欧美系列亚洲系列| 欧美美女网站色| 欧美不卡视频一区| 久久嫩草精品久久久久| 国产精品久久久久影院老司| 亚洲免费色视频| 午夜不卡在线视频| 九一九一国产精品| 国产成人午夜电影网| 国产69精品久久久久777| 色综合久久综合网| 91精品国产欧美一区二区| 精品理论电影在线观看| 国产精品无码永久免费888| 亚洲乱码精品一二三四区日韩在线| 亚洲国产日韩在线一区模特| 久久国产精品免费| 94-欧美-setu| 欧美一区二区福利在线| 国产精品免费av| 日韩精品电影在线| 国产高清视频一区| 欧美三级三级三级爽爽爽| 欧美va亚洲va| 曰韩精品一区二区| 男女男精品视频| 91麻豆福利精品推荐| 欧美一区二区在线免费观看| 中文字幕国产一区| 亚洲第一在线综合网站| 午夜视频在线观看一区二区 | 韩国v欧美v日本v亚洲v| 成人毛片在线观看| 在线观看亚洲一区| 日韩免费观看2025年上映的电影| 久久久久久久久久久99999| 国产精品国产三级国产普通话蜜臀 | 一区二区三区日韩精品| 日韩成人免费电影| 成人午夜视频免费看| 欧美一区二区三区的| 国产精品国产三级国产| 日日欢夜夜爽一区| 国产成人精品影院| 欧美日韩国产一级片| 亚洲伦在线观看| 一本大道久久精品懂色aⅴ | 成人免费视频播放| 91精品国产麻豆| 中文字幕中文字幕一区二区| 亚洲二区在线观看| 国产aⅴ综合色| 欧美日韩精品免费观看视频 | 亚洲日本护士毛茸茸| 日韩精品亚洲一区二区三区免费| 91精品国产综合久久蜜臀| 欧美变态口味重另类| 久久久久久久久久久电影| 国产精品久久久久久福利一牛影视 | 成人在线一区二区三区| 欧美久久久久久久久中文字幕| 久久久久久电影| 午夜av一区二区三区| 国产91对白在线观看九色| 日韩一二在线观看| 亚洲自拍偷拍综合| 成人av资源下载| 日韩免费高清av| 亚洲香肠在线观看| 黄网站免费久久| 欧美一级在线观看| 尤物av一区二区| 99精品一区二区三区| 久久九九久精品国产免费直播| 亚洲国产日韩在线一区模特| 99视频在线精品| 欧美美女一区二区三区| 亚洲大片在线观看| 91国偷自产一区二区开放时间| 久久精品免视看| 激情伊人五月天久久综合| 欧美日本在线看| 亚洲精品中文在线影院| 91色在线porny| 中文字幕电影一区| 韩国成人在线视频| 欧美不卡在线视频| 日韩成人一区二区三区在线观看| 在线亚洲人成电影网站色www| 久久久久久黄色| 成人免费视频免费观看| 中文字幕精品在线不卡| 国产传媒日韩欧美成人| 精品999在线播放| 欧美在线不卡视频| 国产伦精品一区二区三区免费 | 久久影院视频免费| 美女视频网站久久| 日韩欧美一区二区视频| 蜜臀国产一区二区三区在线播放| 欧美一区二区久久| 美女网站在线免费欧美精品| 日韩精品一区在线观看| 日韩一区二区三区四区五区六区| 蜜臀av性久久久久蜜臀aⅴ流畅 | 国产91精品一区二区麻豆网站| 欧美国产日韩亚洲一区| 国产美女娇喘av呻吟久久| 中文字幕一区二区三中文字幕| caoporen国产精品视频| 亚洲欧美色一区| 欧美日韩一区二区在线视频| 香蕉成人伊视频在线观看| 欧美日韩黄色影视| 国产美女久久久久| 18成人在线观看| 欧美亚洲高清一区二区三区不卡| 午夜欧美视频在线观看| 91精品国产高清一区二区三区蜜臀| 性久久久久久久久久久久| 精品国产免费一区二区三区四区| 狠狠色狠狠色综合| 国产精品福利影院| 欧美伊人久久久久久久久影院| 免费成人在线播放| 国产欧美一区二区三区在线老狼 | 日韩国产欧美在线视频| 欧美不卡视频一区| 成人综合激情网| 亚洲国产精品国自产拍av| 在线视频你懂得一区二区三区| 亚洲国产精品久久艾草纯爱| 精品人伦一区二区色婷婷| 国产91丝袜在线播放0| 一区二区三区高清不卡| 日韩免费观看高清完整版| 国产成人综合亚洲网站| 亚洲成av人片一区二区梦乃 | 色婷婷激情久久| 男女性色大片免费观看一区二区 | 欧美国产精品中文字幕| 欧美最新大片在线看| 国产在线国偷精品免费看| 午夜久久久影院|