亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dw8051_main_regs.v

?? DW8051單片機的設計
?? V
字號:
// $Id: DW8051_main_regs.v,v 1.1 1996/07/25 17:43:04 gina Exp $//------------------------------------------------------------------------------////        This confidential and proprietary software may be used only//     as authorized by a licensing agreement from Synopsys Inc.//     In the event of publication, the following notice is applicable:////                    (C) COPYRIGHT 1996   SYNOPSYS INC.//                          ALL RIGHTS RESERVED////        The entire notice above must be reproduced on all authorized//        copies.//// FILE: DW8051_main_regs.v//// AUTHOR: Ludwig Rieder//// ABSTRACT: DW8051 main special function registers (Verilog version)//// MODIFICATION HISTORY://      L.Rieder        31.05.96        Verilog version created//      Bala Needamangalam//                      July 20,1999    Removed all DesignWare-Foundation //                                      license checkout commands.//------------------------------------------------------------------------------ `include "./DW8051/DW8051_package.inc"`include "./DW8051/DW8051_parameter.v"module DW8051_main_regs (// standard signals:                         clk,                         rst_n,                         // sfr bus signals:                         sfr_addr,                         sfr_reg_cs,                         sfr_reg_data_out,                         sfr_data_out,                         sfr_wr,                             // accu data in:                         biu_data_in,                         acc_data,                         // control signals:                         cycle,                         sp_cnt_dir,                         cnt_sp,                         ld_acc,                         ld_acc_direct,                         chg_flags,                         alu_co,                         alu_aco,                         alu_ovo,                         // sfr regs:                         sp,		// Stack pointer                         dptr,		// Data pointer                         dps,		// Data pointer sel                         pcon,		// Power control                         ckcon,		// Clock control                         psw,		// Prog.Stat.Word                         acc,		// Accumulator                         b,		// B register                         spc_fnc,	// SPC_FNC register                         mpage		// Memory page reg.			 ); input clk; input rst_n; input [7:0]  sfr_addr; input [7:0]  sfr_data_out; input sfr_wr; input [7:0]  biu_data_in; input [7:0]  acc_data; input [1:0]  cycle; input sp_cnt_dir; input cnt_sp; input ld_acc; input ld_acc_direct; input chg_flags; input alu_co; input alu_aco; input alu_ovo; output sfr_reg_cs; output [7:0]  sfr_reg_data_out; output [7:0]  sp; output [15:0] dptr; output [7:0]  dps; output [7:0]  pcon; output [7:0]  ckcon; output [7:0]  psw; output [7:0]  acc; output [7:0]  b; output [7:0]  spc_fnc; output [7:0]  mpage;//------------------------------------------------------------------------------wire clk;wire rst_n;wire [7:0] sfr_addr;wire [7:0] sfr_data_out;wire sfr_wr;wire [7:0] biu_data_in;wire [7:0] acc_data;wire [1:0] cycle;wire sp_cnt_dir;wire cnt_sp;wire ld_acc;wire ld_acc_direct;wire chg_flags;wire alu_co;wire alu_aco;wire alu_ovo;wire sfr_reg_cs;wire [7:0] sfr_reg_data_out;wire [7:0] sp;wire [15:0] dptr;wire [7:0] dps;wire [7:0] pcon;wire [7:0] ckcon;wire [7:0] psw;wire [7:0] acc;wire [7:0] b;wire [7:0] spc_fnc;wire [7:0] mpage;//---------------// local signals://---------------reg  [ 7:0] i_sp;reg  [15:0] i_dp0;reg  [15:0] i_dp1;reg  i_dps;reg  [ 5:0] i_pcon;reg  [ 7:0] i_ckcon;reg  [ 7:1] i_psw;reg  [ 7:0] i_acc;reg  [ 7:0] i_b;reg  i_spc_fnc;reg  [ 7:0] i_mpage; wire [ 7:0] acc_data_in;wire acc_pty;wire acc_pty0;wire acc_pty1;wire acc_pty2;wire acc_pty3;wire acc_pty4;wire acc_pty5; wire cs_sp;wire cs_dpl;wire cs_dph;wire cs_dpl1;wire cs_dph1;wire cs_dps;wire cs_pcon;wire cs_ckcon;wire cs_psw;wire cs_acc;wire cs_b;wire cs_spc_fnc;wire cs_mpage; //------------------------------------------------------------------------------  //----------------------------------------------------  // Build sfr registers accessible by all instructions.  // These registers can generally be read and  // written via the sfr bus.  //----------------------------------------------------  assign cs_sp      = (sfr_addr == `sp_addr)      ? 1  : 0;  assign cs_dpl     = (sfr_addr == `dpl_addr)     ? 1  : 0;  assign cs_dph     = (sfr_addr == `dph_addr)     ? 1  : 0;  assign cs_dpl1    = (sfr_addr == `dpl1_addr)    ? 1  : 0;  assign cs_dph1    = (sfr_addr == `dph1_addr)    ? 1  : 0;  assign cs_dps     = (sfr_addr == `dps_addr)     ? 1  : 0;  assign cs_pcon    = (sfr_addr == `pcon_addr)    ? 1  : 0;  assign cs_ckcon   = (sfr_addr == `ckcon_addr)   ? 1  : 0;  assign cs_psw     = (sfr_addr == `psw_addr)     ? 1  : 0;  assign cs_acc     = (sfr_addr == `acc_addr)     ? 1  : 0;  assign cs_b       = (sfr_addr == `b_addr)       ? 1  : 0;  assign cs_spc_fnc = (sfr_addr == `spc_fnc_addr) ? 1  : 0;  assign cs_mpage   = (sfr_addr == `mpage_addr)   ? 1  : 0;  always @(posedge clk or negedge rst_n)  begin : sfr_reg_file    if (rst_n == 0)    begin       i_sp      <= 8'b00000111;      i_dp0     <= 'b0;      i_dp1     <= 'b0;      i_dps     <= 0;      i_pcon    <= 6'b000000;      i_ckcon   <= 8'b00000001;      i_psw     <= 'b0;      i_acc     <= 'b0;      i_b       <= 'b0;      i_spc_fnc <= 0;      i_mpage   <= 'b0;    end    else    begin      if (sfr_wr == 1)      begin              if (cs_sp      == 1) i_sp        <= sfr_data_out;        else if (cs_dpl     == 1) i_dp0[7:0]  <= sfr_data_out;        else if (cs_dph     == 1) i_dp0[15:8] <= sfr_data_out;        else if (cs_dpl1    == 1) i_dp1[7:0]  <= sfr_data_out;        else if (cs_dph1    == 1) i_dp1[15:8] <= sfr_data_out;        else if (cs_dps     == 1) i_dps       <= sfr_data_out[0];        else if (cs_pcon    == 1) i_pcon      <= {sfr_data_out[7:6],                                                  sfr_data_out[3:0]};        else if (cs_ckcon   == 1) i_ckcon     <= sfr_data_out;        else if (cs_psw     == 1) i_psw       <= sfr_data_out[7:1];        else if (cs_acc     == 1) i_acc       <= sfr_data_out;        else if (cs_b       == 1) i_b         <= sfr_data_out;        else if (cs_spc_fnc == 1) i_spc_fnc   <= sfr_data_out[0];        else if (cs_mpage   == 1) i_mpage     <= sfr_data_out;      end       // for some instructions accu needs to be loaded direct:      if ((ld_acc == 1) || (ld_acc_direct == 1))      begin         i_acc <= acc_data_in;      end       // update program status word (psw) if desired:      if ((chg_flags == 1) && (cycle == `c1))      begin         i_psw <= {alu_co, alu_aco, i_psw[5:3], alu_ovo, i_psw[1]};      end       // count sp if desired:      if (cnt_sp == 1)      begin         if (sp_cnt_dir == 1)          i_sp <= (i_sp + 1);	// up        else          i_sp <= (i_sp - 1);	// down      end     end   end 	// sfr_reg_file  // output mux:  assign sfr_reg_data_out = (cs_sp      == 1) ? i_sp                   :                            (cs_dpl     == 1) ? i_dp0[7:0]             :                            (cs_dph     == 1) ? i_dp0[15:8]            :                            (cs_dpl1    == 1) ? i_dp1[7:0]             :                            (cs_dph1    == 1) ? i_dp1[15:8]            :                            (cs_dps     == 1) ? {7'b0000000, i_dps}    :                            (cs_pcon    == 1) ? {i_pcon[5:4], 2'b11,                                                 i_pcon[3:0]}          :                            (cs_ckcon   == 1) ? i_ckcon                :                            (cs_psw     == 1) ? {i_psw[7:1], acc_pty}  :                            (cs_acc     == 1) ? i_acc                  :                            (cs_b       == 1) ? i_b                    :                            (cs_spc_fnc == 1) ? {7'b0000000, i_spc_fnc} :                                                i_mpage;  // common cs:  assign sfr_reg_cs = (cs_sp      |                        cs_dpl     | cs_dph  |                       cs_dpl1    | cs_dph1 |                       cs_dps     |                       cs_pcon    |                       cs_ckcon   |                       cs_psw     |                       cs_acc     |                       cs_b       |                       cs_spc_fnc |                       cs_mpage);  //------------------  // Accu data_in mux:  //------------------  assign acc_data_in  = (ld_acc_direct == 0) ? acc_data : biu_data_in;  //-----------------------  // Build accu parity bit:  // (written to psw along  // with write to acc)  //-----------------------  assign acc_pty = i_acc[7] ^ i_acc[6] ^ i_acc[5] ^ i_acc[4] ^		   i_acc[3] ^ i_acc[2] ^ i_acc[1] ^ i_acc[0];  //--------------------------------  // Assignments for output signals:  //--------------------------------  assign  sp      = i_sp;  assign  dptr    = (i_dps == 0) ? i_dp0 : i_dp1;  assign  dps     = {7'b0000000, i_dps};  assign  pcon    = {i_pcon[5:4], 2'b11, i_pcon[3:0]};  assign  ckcon   = i_ckcon;  assign  psw     = {i_psw[7:1], acc_pty};  assign  acc     = i_acc;  assign  b       = i_b;  assign  spc_fnc = {7'b0000000, i_spc_fnc};  assign  mpage   = i_mpage;endmodule

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产99久久久国产精品潘金网站| 久久福利视频一区二区| 精品国精品自拍自在线| 欧美久久久久久蜜桃| 色94色欧美sute亚洲线路一ni | 成人网在线免费视频| 美日韩一区二区三区| 精品一区二区三区久久久| 色哟哟一区二区三区| 91小宝寻花一区二区三区| 亚洲v日本v欧美v久久精品| 日韩精品一区二区三区视频| 91精品办公室少妇高潮对白| 成人午夜在线免费| 国产裸体歌舞团一区二区| 视频一区欧美精品| 美女视频一区二区三区| 午夜久久久久久电影| 五月天亚洲精品| 日韩精品福利网| 三级不卡在线观看| www国产成人免费观看视频 深夜成人网| 高清在线成人网| 91在线观看污| 欧美唯美清纯偷拍| 精品久久久久久久久久久久包黑料| 精品欧美一区二区久久| 欧美巨大另类极品videosbest| 欧美一区二区三区免费| 日韩一区有码在线| 日本免费新一区视频| 国产成人av影院| 91精品国产欧美日韩| 亚洲一区在线看| 蜜臀va亚洲va欧美va天堂| 成人黄色网址在线观看| 欧美日韩免费视频| 国产精品久久久久一区二区三区 | 91婷婷韩国欧美一区二区| 日韩一级免费观看| 亚洲国产日韩一级| 韩国女主播一区二区三区| 99久久精品国产观看| 久久亚洲春色中文字幕久久久| 五月婷婷激情综合| 在线免费观看视频一区| 亚洲美女一区二区三区| 99精品热视频| 亚洲美女精品一区| 色悠悠亚洲一区二区| 精品福利一二区| 日本在线播放一区二区三区| 欧美美女视频在线观看| 亚洲一区在线观看免费观看电影高清| 国产精品538一区二区在线| 日韩精品一区二| 奇米亚洲午夜久久精品| 欧美xxxxxxxx| 国产福利视频一区二区三区| 欧美一区二区三区免费观看视频| 久久99精品久久久久久国产越南 | 美女视频黄 久久| 欧美α欧美αv大片| 国产精品一区专区| 国产精品人成在线观看免费| 欧美最新大片在线看| 亚洲少妇最新在线视频| 欧美日韩一区二区三区视频| 国产精品中文字幕一区二区三区| 国产精品久久久久久久久图文区 | 国产高清不卡二三区| 国产精品国产三级国产aⅴ原创| 国产成人一区在线| 亚洲欧美日韩一区| 精品福利二区三区| 99久久精品国产观看| 久久精品国产77777蜜臀| 久久久久久综合| 欧美日韩一区在线观看| www.亚洲色图.com| 麻豆精品久久久| 亚洲欧美欧美一区二区三区| 91精品国产综合久久小美女| 欧美性受xxxx| 91色视频在线| 不卡视频在线看| 久久99久久精品| 青青草精品视频| 亚洲图片有声小说| 国产精品亲子伦对白| 精品国产百合女同互慰| 日韩欧美一区在线| 色网站国产精品| 在线视频一区二区免费| 成人av一区二区三区| 国产一区三区三区| 色妹子一区二区| 欧洲视频一区二区| 欧美军同video69gay| 亚洲h在线观看| 亚洲激情图片小说视频| 一级中文字幕一区二区| 亚洲国产一区二区三区| 亚洲国产wwwccc36天堂| 蜜臀av性久久久久蜜臀aⅴ四虎| 激情五月激情综合网| 国产一区二区三区香蕉| 另类调教123区| 国产91丝袜在线18| 91福利国产成人精品照片| 6080日韩午夜伦伦午夜伦| 欧美成人精品1314www| 久久尤物电影视频在线观看| 午夜成人免费视频| 国产一区二区三区电影在线观看 | 欧美一区二区视频在线观看| 在线观看视频91| 欧美日韩一区二区三区视频| 国产69精品久久99不卡| 日韩电影一区二区三区| 丝袜美腿亚洲一区| 日本欧美一区二区| 国产精品1024| 日韩一区二区在线看片| 国产精品色在线观看| 亚洲综合久久久久| 成人性生交大片免费看在线播放 | 亚洲精品成人在线| 精东粉嫩av免费一区二区三区| 色哟哟欧美精品| 2020国产精品| 亚洲成人激情av| 成人国产精品免费网站| 3atv一区二区三区| 亚洲国产aⅴ成人精品无吗| 91蜜桃在线观看| 亚洲午夜久久久久久久久电影网 | 91精品国产综合久久精品麻豆 | 99视频有精品| 亚洲成年人影院| 91精品国产综合久久香蕉的特点| 亚洲成av人片观看| 欧美人伦禁忌dvd放荡欲情| 久久91精品久久久久久秒播| 国产精品午夜电影| 欧美在线999| 激情图片小说一区| 欧美激情一区在线| 欧美日韩精品一区二区| 丁香六月久久综合狠狠色| 亚洲女人的天堂| 欧美一激情一区二区三区| 国内外成人在线视频| 日韩一区在线看| 精品国产乱码久久久久久久久| 国产成人综合网站| 亚洲成人资源在线| 国产人伦精品一区二区| 欧美日韩一区久久| 国产69精品久久99不卡| 久久国产精品色| 亚洲黄一区二区三区| 国产日韩欧美综合在线| 欧美一级一级性生活免费录像| 91丨porny丨户外露出| 精品一区二区久久久| 亚洲bt欧美bt精品777| 亚洲精品视频在线观看网站| 久久精品人人做| 日韩欧美激情在线| 日韩一区二区在线免费观看| 欧美日韩国产美| 欧美日韩国产美| 日韩一级欧美一级| 日韩欧美国产精品一区| 日韩一区二区三区在线观看| 欧美成人精品福利| 欧美va亚洲va在线观看蝴蝶网| 欧美日韩国产一级| 欧美色电影在线| 欧美大片一区二区三区| 精品国产乱码久久久久久久| 欧美不卡一区二区三区| 91精品国产一区二区| 精品日本一线二线三线不卡| 精品sm捆绑视频| 中文字幕亚洲视频| 一区二区三区四区蜜桃| 亚洲午夜私人影院| 久久精品国产77777蜜臀| 成人动漫精品一区二区| 91美女在线观看| 欧美大肚乱孕交hd孕妇| 国产精品国产三级国产| 日韩精品五月天| 国产99久久久国产精品| 91久久人澡人人添人人爽欧美| 日韩免费电影一区| 中文字幕字幕中文在线中不卡视频| 亚洲va韩国va欧美va精品|