亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? mlt.map.rpt

?? VHDL 乘法器 源代碼
?? RPT
?? 第 1 頁 / 共 2 頁
字號:
Analysis & Synthesis report for mlt
Fri Apr 17 17:34:19 2009
Quartus II Version 8.0 Build 215 05/29/2008 SJ Full Version


---------------------
; Table of Contents ;
---------------------
  1. Legal Notice
  2. Analysis & Synthesis Summary
  3. Analysis & Synthesis Settings
  4. Analysis & Synthesis Source Files Read
  5. Analysis & Synthesis Resource Usage Summary
  6. Analysis & Synthesis Resource Utilization by Entity
  7. General Register Statistics
  8. Parameter Settings for Inferred Entity Instance: lpm_mult:Mult0
  9. lpm_mult Parameter Settings by Entity Instance
 10. Analysis & Synthesis Messages



----------------
; Legal Notice ;
----------------
Copyright (C) 1991-2008 Altera Corporation
Your use of Altera Corporation's design tools, logic functions 
and other software and tools, and its AMPP partner logic 
functions, and any output files from any of the foregoing 
(including device programming or simulation files), and any 
associated documentation or information are expressly subject 
to the terms and conditions of the Altera Program License 
Subscription Agreement, Altera MegaCore Function License 
Agreement, or other applicable license agreement, including, 
without limitation, that your use is for the sole purpose of 
programming logic devices manufactured by Altera and sold by 
Altera or its authorized distributors.  Please refer to the 
applicable agreement for further details.



+------------------------------------------------------------------------+
; Analysis & Synthesis Summary                                           ;
+-----------------------------+------------------------------------------+
; Analysis & Synthesis Status ; Successful - Fri Apr 17 17:34:19 2009    ;
; Quartus II Version          ; 8.0 Build 215 05/29/2008 SJ Full Version ;
; Revision Name               ; mlt                                      ;
; Top-level Entity Name       ; mlt                                      ;
; Family                      ; MAX II                                   ;
; Total logic elements        ; 7                                        ;
; Total pins                  ; 20                                       ;
; Total virtual pins          ; 0                                        ;
; Total memory bits           ; 0                                        ;
; DSP block 9-bit elements    ; 0                                        ;
; Total PLLs                  ; 0                                        ;
; Total DLLs                  ; 0                                        ;
+-----------------------------+------------------------------------------+


+--------------------------------------------------------------------------------------------------------+
; Analysis & Synthesis Settings                                                                          ;
+--------------------------------------------------------------+--------------------+--------------------+
; Option                                                       ; Setting            ; Default Value      ;
+--------------------------------------------------------------+--------------------+--------------------+
; Device                                                       ; EPM1270T144C5      ;                    ;
; Top-level entity name                                        ; mlt                ; mlt                ;
; Family name                                                  ; MAX II             ; Stratix            ;
; Use smart compilation                                        ; Off                ; Off                ;
; Maximum processors allowed for parallel compilation          ; 1                  ; 1                  ;
; Restructure Multiplexers                                     ; Auto               ; Auto               ;
; Create Debugging Nodes for IP Cores                          ; Off                ; Off                ;
; Preserve fewer node names                                    ; On                 ; On                 ;
; Disable OpenCore Plus hardware evaluation                    ; Off                ; Off                ;
; Verilog Version                                              ; Verilog_2001       ; Verilog_2001       ;
; VHDL Version                                                 ; VHDL93             ; VHDL93             ;
; State Machine Processing                                     ; Auto               ; Auto               ;
; Safe State Machine                                           ; Off                ; Off                ;
; Extract Verilog State Machines                               ; On                 ; On                 ;
; Extract VHDL State Machines                                  ; On                 ; On                 ;
; Ignore Verilog initial constructs                            ; Off                ; Off                ;
; Iteration limit for constant Verilog loops                   ; 5000               ; 5000               ;
; Iteration limit for non-constant Verilog loops               ; 250                ; 250                ;
; Add Pass-Through Logic to Inferred RAMs                      ; On                 ; On                 ;
; Parallel Synthesis                                           ; Off                ; Off                ;
; NOT Gate Push-Back                                           ; On                 ; On                 ;
; Power-Up Don't Care                                          ; On                 ; On                 ;
; Remove Redundant Logic Cells                                 ; Off                ; Off                ;
; Remove Duplicate Registers                                   ; On                 ; On                 ;
; Ignore CARRY Buffers                                         ; Off                ; Off                ;
; Ignore CASCADE Buffers                                       ; Off                ; Off                ;
; Ignore GLOBAL Buffers                                        ; Off                ; Off                ;
; Ignore ROW GLOBAL Buffers                                    ; Off                ; Off                ;
; Ignore LCELL Buffers                                         ; Off                ; Off                ;
; Ignore SOFT Buffers                                          ; On                 ; On                 ;
; Limit AHDL Integers to 32 Bits                               ; Off                ; Off                ;
; Optimization Technique                                       ; Balanced           ; Balanced           ;
; Carry Chain Length                                           ; 70                 ; 70                 ;
; Auto Carry Chains                                            ; On                 ; On                 ;
; Auto Open-Drain Pins                                         ; On                 ; On                 ;
; Perform WYSIWYG Primitive Resynthesis                        ; Off                ; Off                ;
; Perform gate-level register retiming                         ; Off                ; Off                ;
; Allow register retiming to trade off Tsu/Tco with Fmax       ; On                 ; On                 ;
; Auto Shift Register Replacement                              ; Auto               ; Auto               ;
; Auto Clock Enable Replacement                                ; On                 ; On                 ;
; Allow Synchronous Control Signals                            ; On                 ; On                 ;
; Force Use of Synchronous Clear Signals                       ; Off                ; Off                ;
; Auto Resource Sharing                                        ; Off                ; Off                ;
; Ignore translate_off and synthesis_off directives            ; Off                ; Off                ;
; Show Parameter Settings Tables in Synthesis Report           ; On                 ; On                 ;
; Ignore Maximum Fan-Out Assignments                           ; Off                ; Off                ;
; Synchronization Register Chain Length                        ; 2                  ; 2                  ;
; PowerPlay Power Optimization                                 ; Normal compilation ; Normal compilation ;
; HDL message level                                            ; Level2             ; Level2             ;
; Suppress Register Optimization Related Messages              ; Off                ; Off                ;
; Number of Removed Registers Reported in Synthesis Report     ; 100                ; 100                ;
; Number of Inverted Registers Reported in Synthesis Report    ; 100                ; 100                ;
; Clock MUX Protection                                         ; On                 ; On                 ;
; Block Design Naming                                          ; Auto               ; Auto               ;
; Synthesis Effort                                             ; Auto               ; Auto               ;
; Shift Register Replacement - Allow Asynchronous Clear Signal ; On                 ; On                 ;
+--------------------------------------------------------------+--------------------+--------------------+


+----------------------------------------------------------------------------------------------------------------------------------------+
; Analysis & Synthesis Source Files Read                                                                                                 ;
+----------------------------------+-----------------+-----------------+-----------------------------------------------------------------+
; File Name with User-Entered Path ; Used in Netlist ; File Type       ; File Name with Absolute Path                                    ;
+----------------------------------+-----------------+-----------------+-----------------------------------------------------------------+
; mlt.vhd                          ; yes             ; User VHDL File  ; C:/altera/80/quartus/vhdl/basicexperiment/multiplier/mlt.vhd    ;
; lpm_mult.tdf                     ; yes             ; Megafunction    ; c:/altera/80/quartus/libraries/megafunctions/lpm_mult.tdf       ;
; aglobal80.inc                    ; yes             ; Megafunction    ; c:/altera/80/quartus/libraries/megafunctions/aglobal80.inc      ;
; lpm_add_sub.inc                  ; yes             ; Megafunction    ; c:/altera/80/quartus/libraries/megafunctions/lpm_add_sub.inc    ;
; multcore.inc                     ; yes             ; Megafunction    ; c:/altera/80/quartus/libraries/megafunctions/multcore.inc       ;
; bypassff.inc                     ; yes             ; Megafunction    ; c:/altera/80/quartus/libraries/megafunctions/bypassff.inc       ;
; altshift.inc                     ; yes             ; Megafunction    ; c:/altera/80/quartus/libraries/megafunctions/altshift.inc       ;
; multcore.tdf                     ; yes             ; Megafunction    ; c:/altera/80/quartus/libraries/megafunctions/multcore.tdf       ;
; csa_add.inc                      ; yes             ; Megafunction    ; c:/altera/80/quartus/libraries/megafunctions/csa_add.inc        ;
; mpar_add.inc                     ; yes             ; Megafunction    ; c:/altera/80/quartus/libraries/megafunctions/mpar_add.inc       ;
; muleabz.inc                      ; yes             ; Megafunction    ; c:/altera/80/quartus/libraries/megafunctions/muleabz.inc        ;
; mul_lfrg.inc                     ; yes             ; Megafunction    ; c:/altera/80/quartus/libraries/megafunctions/mul_lfrg.inc       ;
; mul_boothc.inc                   ; yes             ; Megafunction    ; c:/altera/80/quartus/libraries/megafunctions/mul_boothc.inc     ;
; alt_ded_mult.inc                 ; yes             ; Megafunction    ; c:/altera/80/quartus/libraries/megafunctions/alt_ded_mult.inc   ;
; alt_ded_mult_y.inc               ; yes             ; Megafunction    ; c:/altera/80/quartus/libraries/megafunctions/alt_ded_mult_y.inc ;
; dffpipe.inc                      ; yes             ; Megafunction    ; c:/altera/80/quartus/libraries/megafunctions/dffpipe.inc        ;
; altshift.tdf                     ; yes             ; Megafunction    ; c:/altera/80/quartus/libraries/megafunctions/altshift.tdf       ;
+----------------------------------+-----------------+-----------------+-----------------------------------------------------------------+


+-----------------------------------------------------+
; Analysis & Synthesis Resource Usage Summary         ;
+---------------------------------------------+-------+
; Resource                                    ; Usage ;
+---------------------------------------------+-------+
; Total logic elements                        ; 7     ;
;     -- Combinational with no register       ; 7     ;
;     -- Register only                        ; 0     ;
;     -- Combinational with a register        ; 0     ;

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
欧美日韩一级片在线观看| 国产精品自在在线| 亚洲免费成人av| 亚洲国产高清在线观看视频| 精品国产乱码久久| 日韩一卡二卡三卡四卡| 日韩欧美一区在线| 精品美女被调教视频大全网站| 日韩精品一区二区三区在线播放| 欧美一区二区三区人| 日韩精品一区二区三区在线| 99久久99久久精品免费观看 | 国产亚洲综合在线| 日韩欧美一级精品久久| 日韩欧美亚洲国产另类 | 国产精品性做久久久久久| 国产美女在线精品| 国产精品99久久久久| 99热这里都是精品| 色欧美片视频在线观看在线视频| 日本韩国欧美在线| 91精品福利在线一区二区三区 | 国产成人午夜精品5599| voyeur盗摄精品| 欧美日韩中文精品| 9191精品国产综合久久久久久| 欧美日韩1区2区| 精品日韩av一区二区| 国产日韩av一区二区| 亚洲人成精品久久久久久 | 久久国产精品99精品国产| 国产在线不卡视频| 91麻豆免费在线观看| 日韩一区和二区| 国产精品久久久久精k8| 日韩在线卡一卡二| 国产成人免费视频网站高清观看视频 | 色综合天天性综合| 日韩欧美一区二区在线视频| 国产精品久久久久婷婷| 亚洲高清在线视频| 国产·精品毛片| 7777精品伊人久久久大香线蕉 | 视频一区中文字幕| 粉嫩aⅴ一区二区三区四区五区 | 久久久精品影视| 亚洲综合激情小说| 国产福利一区二区三区| 欧美精品久久天天躁| 国产精品初高中害羞小美女文| 免费看精品久久片| 色成年激情久久综合| 国产调教视频一区| 日本午夜一本久久久综合| 91视频一区二区三区| 久久精品亚洲精品国产欧美kt∨ | 久久久美女艺术照精彩视频福利播放| 一区二区免费在线播放| 99精品偷自拍| 国产欧美日韩在线观看| 激情偷乱视频一区二区三区| 欧美美女网站色| 亚洲美女淫视频| 91女人视频在线观看| 国产精品久久久久婷婷二区次| 激情都市一区二区| 欧美一区二区三区免费视频| 亚洲成人免费视| 欧洲另类一二三四区| 亚洲黄色在线视频| www.在线欧美| 亚洲欧美在线视频| 97久久精品人人做人人爽50路| 中文字幕乱码久久午夜不卡| 国产精品123| 中文字幕精品综合| 成人性视频免费网站| 国产午夜精品一区二区三区嫩草| 久久99精品久久久久婷婷| 日韩一区二区三区高清免费看看| 奇米精品一区二区三区在线观看| 欧美一级片在线| 极品美女销魂一区二区三区| 亚洲精品在线免费播放| 国产一区欧美日韩| 久久久99久久| 中文字幕av一区二区三区免费看| 久久影院电视剧免费观看| 久久国产欧美日韩精品| 日韩欧美国产麻豆| 国内精品不卡在线| 国产日韩高清在线| 91视频免费看| 午夜日韩在线电影| 日韩你懂的电影在线观看| 国产美女在线观看一区| 17c精品麻豆一区二区免费| 91麻豆精品在线观看| 亚洲成精国产精品女| 日韩免费电影网站| 粉嫩嫩av羞羞动漫久久久| 亚洲色图视频网| 91精品久久久久久久99蜜桃| 韩国av一区二区三区四区 | av一区二区三区| 亚洲一区在线观看视频| 91精品欧美一区二区三区综合在| 国产一区亚洲一区| 夜夜爽夜夜爽精品视频| 精品国产露脸精彩对白| 免费精品视频在线| 欧美tickling网站挠脚心| 大美女一区二区三区| 亚洲一区二区三区四区在线| 精品国产乱码久久久久久老虎 | 久久精品视频在线看| 91在线视频播放地址| 天堂午夜影视日韩欧美一区二区| 久久精品人人做人人爽人人| 欧美伊人精品成人久久综合97 | 一本色道a无线码一区v| 久久99久久久久| 亚洲精品久久久蜜桃| 久久久精品综合| 欧美一区二区在线播放| 91成人在线观看喷潮| 国产成人高清在线| 奇米色一区二区| 亚洲一二三四在线| 中文av一区二区| 精品国产一区二区三区av性色| 欧美最猛黑人xxxxx猛交| 国产精品一区专区| 热久久免费视频| 亚洲第一二三四区| 亚洲欧美国产77777| 国产在线观看免费一区| 中文字幕中文字幕在线一区 | 色婷婷久久久久swag精品 | 国产激情视频一区二区三区欧美 | 久久电影网站中文字幕| 亚洲福利一区二区| 一区二区三区在线观看欧美| 中文幕一区二区三区久久蜜桃| 久久综合色综合88| 日韩午夜激情视频| 欧美人动与zoxxxx乱| 国产揄拍国内精品对白| 国产精品美女www爽爽爽| 在线观看亚洲a| 99热这里都是精品| 国产精品一区二区黑丝 | 欧洲日韩一区二区三区| 99精品久久只有精品| 国产成人av电影在线播放| 国产精品91一区二区| 国产一区二三区| 精品一区二区成人精品| 国产麻豆精品在线观看| 国产mv日韩mv欧美| 成人app网站| 91丝袜高跟美女视频| 91老师片黄在线观看| 欧美在线你懂的| 欧美群妇大交群的观看方式| 日韩一区二区精品葵司在线 | 国产精品成人免费精品自在线观看| 日韩美女啊v在线免费观看| 秋霞av亚洲一区二区三| 亚洲综合色视频| 一区二区三区中文在线观看| 一区二区三区精品在线观看| 亚洲综合在线观看视频| 亚洲va韩国va欧美va| 蜜桃免费网站一区二区三区| 国产美女久久久久| gogogo免费视频观看亚洲一| 欧美亚洲高清一区| 51精品久久久久久久蜜臀| 精品国产99国产精品| 国产精品毛片a∨一区二区三区| 亚洲女人小视频在线观看| 肉色丝袜一区二区| 东方aⅴ免费观看久久av| 色婷婷亚洲婷婷| 日韩视频免费观看高清在线视频| 国产视频一区不卡| 亚洲图片自拍偷拍| 国产精品自在在线| 欧美三级资源在线| 777奇米成人网| 国产精品人成在线观看免费| 亚洲在线成人精品| 波多野结衣的一区二区三区| 欧美日韩一区二区在线视频| 久久久噜噜噜久久人人看| 一区二区视频免费在线观看| 蜜臀av亚洲一区中文字幕| 一本一道波多野结衣一区二区| 欧美变态tickle挠乳网站|